## Übersicht Projektaufgaben, Deadlines, sonstige Zeitplanung

Insgesamt gibt es 3 Projektaufgaben, die im Rahmen des Kurses Digitalsystementwurf mit HDLs (EI) / Mikroelektronik (MT) absolviert werden müssen und bewertet werden. Die unten angegebenen Deadlines zur Abgabe der Projektaufgaben (sowohl praktische Abnahme und Abgabe der Dokumentation in Moodle) ist zwingend einzuhalten. In Tabelle 1 ist eine Übersicht der Projekte inklusive der entsprechenden Deadlines zur Abgabe der Projektaufgaben zu finden. In Tabelle 2 ist eine generelle Zeitplanung für das WS1516 aufgeführt.

| Projektaufgabe                                        | Kurzbeschreibung                                                                                                                  | Deadlines <sup>1</sup> zur Abgabe der<br>Projektaufgaben (Prakti-<br>sche Abnahme und Abgabe<br>der Dokumentation in<br>Moodle) |
|-------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------|
| Einführung im Labor – Aufga-                          | KEINE BEWERTUNG KEINE ABGABE von Dokumentation notwendig                                                                          |                                                                                                                                 |
| ben zum Warmwerden (siehe<br>Kapitel 1 des Dokuments) |                                                                                                                                   |                                                                                                                                 |
| Projektaufgabe 1 (von jedem Teilnehmer durchzuführen) | Ergänzung des Entwurfs eines 2-Bit-Zählers und Entwurf eines BCD-Zählers mit 7-Segment-Anzeige                                    | Mo. 9.11./Di.10.11.2015                                                                                                         |
| Projektaufgabe 2 (von jedem Teilnehmer durchzuführen) | Entwicklung eines Kurzzeit-<br>weckers/einer Eieruhr                                                                              | Mo.7.12/Di.8.12.2015                                                                                                            |
| Projektaufgabe 3 (als Gruppe durchzuführen)           | Aufgabenstellung zum Zeit-<br>punkt 24.10.15 noch nicht<br>fixiert: Thema jedoch: Test-<br>bench-Entwicklung für VHDL-<br>Modelle | Mo.18.1./Di.19.1.16                                                                                                             |

Tabelle 1: Übersichtprojektaufgaben inklusive Deadlines zur Abgabe der Aufgaben

<sup>1</sup> An diesem Tag muss die Funktionsweise der gestellten Aufgabe auf der Hardware nachgewiesen werden. Zudem müssen spätestens an diesem Tag die restlichen geforderten Ergebnisse/Dokumentationen auf Moodle in digitaler Form hochgeladen werden.

\_

| Datum                   | Thema/Aktivität                                                              |  |
|-------------------------|------------------------------------------------------------------------------|--|
| Mo. 9.11./Di.10.11.2015 | Abgabe Projektaufgabe 1                                                      |  |
|                         | Vorstellung und Erläuterungen zu Projektaufgabe 2                            |  |
| Mo. 16.10.2015 (E008)   | Theorie-Einheiten Synthesegerechte Modellierung, Designrules, Unterprogramme |  |
| Mo.7.12/Di.8.12.2015    | Abgabe Projektaufgabe 2                                                      |  |
|                         | Vorstellung und Erläuterungen zu Projektaufgabe 3                            |  |
| Mo.14.12.15             | Theorie-Einheit Simulation von VHDL-Modellen                                 |  |
| Mo.18.1./Di.19.1.16     | Abschließendes Kolloquium                                                    |  |

Tabelle 2: Generelle Zeitplanung für das WS1516