## Rechtlicher Hinweis und Copyright Hochschule für angewandte Wissenschaften



#### **Umgang mit dem Kursmaterial**

- Das Kursmaterial ist durch das Copyright des Dozenten und/oder anderer Autoren geschützt.
- Das Material darf nur von Studenten der angegebenen Fachhochschule und nur zu Ausbildungszwecken im Rahmen des angegebenen Kurses verwendet werden.
- Die Veröffentlichung oder Verbreitung des Materials ist ausdrücklich untersagt. Dazu zählen das Veröffentlichen auf Webseiten, Onlinespeichern wie Dropbox, Verbreiten per Email, die Verwendung in Vorträgen oder Publikationen etc.



Vorlesung\_09

# Standard-Schaltnetze und -Schaltwerke



Technische Grundlagen der Informatik

Prof. Dr. Claus Fühner
Fakultät Informatik
Ostfalia Hochschule für angewandte Wissenschaften
Braunschweig/Wolfenbüttel

# Agenda





#### Standard-Schaltnetze

- Multiplexer
- Demultiplexer
- Programmierbare Logik
- Standard-Schaltwerke
  - (Auffang-)Register
  - Schieberegister
  - Zähler





#### **Analogie**

Ein Multiplexer führt mehrere Datenquellen in einem Ausgang zusammen, wobei die gewünschte Datenquelle über eine Steuerleitung ausgewählt wird. Beispiel (aus CPU):



Analogon Schienenverkehr: der Multiplexer entspricht einer (stumpf befahrenen) Weiche





#### Beschreibung

#### Eigenschaften:

- Baustein mit mehreren Eingängen und einem Ausgang
- Über *n* Steuerleitungen wird einer der 2<sup>n</sup> Eingänge durchgeschaltet

#### Schaltbild und logisches Verhalten eines 1 aus 4 Multiplexers:



| s <sub>1</sub> | S <sub>0</sub> | у |
|----------------|----------------|---|
| 0              | 0              | a |
| 0              | 1              | b |
| 1              | 0              | С |
| 1              | 1              | d |





#### Realisierung 8:1 MUX als zweistufige Logik



| S <sub>2</sub> | S <sub>1</sub> | S <sub>0</sub> | У |
|----------------|----------------|----------------|---|
| 0              | 0              | 0              | a |
| 0              | 0              | 1              | b |
| 0              | 1              | 0              | С |
| 0              | 1              | 1              | d |

| S <sub>2</sub> | S <sub>1</sub> | S <sub>0</sub> | У |
|----------------|----------------|----------------|---|
| 1              | 0              | 0              | е |
| 1              | 0              | 1              | f |
| 1              | 1              | 0              | g |
| 1              | 1              | 1              | h |





#### Realisierung beliebiger Schaltfunktionen

- Struktur des internen Schaltnetzes eines Multiplexers aus AND und OR entspricht genau der DNF
- 2<sup>n</sup>: 1 Multiplexer ermöglichen die Realisierung einer DNF mit n Eingangsvariablen
- Eingangsvariablen mit Steuereingängen  $s_0, s_1, ...$  verbinden
- Eingang auf 1 setzen, wenn Minterm vorhanden (y=1 für Eingangsvariablen). Sonst 0.
- Multiplexer sind als fertige Bausteine erhältlich, z. B. 74HC151 8:1 MUX





#### Realisierung beliebiger Schaltfunktionen mit 2:1 MUX



## Demultiplexer



#### Beschreibung

#### Eigenschaften:

- Umkehrung der Multiplexer-Funktionalität
- Ein Eingang wird abhängig von *n* Steuerleitungen auf einen von *2<sup>n</sup>* Ausgängen geschaltet

Schaltbild und logisches Verhalten eines 1 auf 4 Demultiplexers:



| s <sub>1</sub> | s <sub>0</sub> | а | b | С | d |
|----------------|----------------|---|---|---|---|
| 0              | 0              | е | 0 | 0 | 0 |
| 0              | 1              | 0 | е | 0 | 0 |
| 1              | 0              | 0 | 0 | е | 0 |
| 1              | 1              | 0 | 0 | 0 | е |



## Demultiplexer



#### **Realisierung 1:4 Demultiplexer**



## Demultiplexer



#### Realisierung beliebiger Schaltfunktionen

- Setze den Eingang des Demultiplexers auf e=1
- Der Demultiplexer erzeugt alle  $2^n$  Minterme seiner n Steuerleitungen
- Ein ODER-Gatter erzeugt die Einsmenge der Funktion

| C | b | a | У |
|---|---|---|---|
| 0 | 0 | 0 | 0 |
| 0 | 0 | 1 | 0 |
| 0 | 1 | 0 | 1 |
| 0 | 1 | 1 | 0 |
| 1 | 0 | 0 | 0 |
| 1 | 0 | 1 | 1 |
| 1 | 1 | 0 | 1 |
| 1 | 1 | 1 | 1 |



## Programmierbare Logik



#### **Prinzip**



- Oberbegriff: PLD Programmable Logic Device
- PLA (Programmable Logic Array): AND-Array veränderbar, OR-Array veränderbar
- PAL (Programmable Array Logic): AND-Array veränderbar, OR-Array fest
- PROM (Programmable Read Only Memory): AND-Array fest, OR-Array veränderbar

## Programmierbare Logik





# Agenda



- Standard-Schaltnetze
  - Multiplexer
  - Demultiplexer
  - Programmierbare Logik

#### Standard-Schaltwerke

- (Auffang-)Register
- Schieberegister
- Zähler







#### Register

- Aufbau
  - Aneinanderreihung von einzelnen Flipflops
    - "Breite" des Registers = Anzahl der Flipflops
    - Typische Bit-Breiten: 8, 16, 32, 64, 128
  - Alle Flipflops teilen sich dieselbe Taktleitung
- Anwendung: Schneller Speicher in Prozessoren
  - für den Programmierer und direkt ansprechbar
  - für Zwischenergebnisse, Anzahl variiert
- Eingänge und Ausgänge
  - n-fach entsprechend den Einzelflipflops:
     z.B. D, Set oder Reset
  - 1-fach (ein Eingang wirkt auf alle Flipflops des Registers): Takteingang clk, Aktivierung (Enable) e
- Variationen (später!)
  - Schieberegister
  - Universalregister, Akkumulator





#### **Enable-Logik**

- Für Nutzung in größeren Schaltungen: Enable-Eingang e zur Aktivierung
- Schaltung reagiert nur auf Eingangssignale, wenn e=1 und Takt
- Für Register:
  - Datenwort am Eingang nur in speichern bei positiver Taktflank und e=1
  - Zustand halten bei e=0
- Realisierung für positiv taktflankengesteuerte Elemente z. B. durch Vorverarbeitung Taktsignal
  - Variante 1 manchmal problematisch
  - Variante 2 mit D-Latch









#### **RTL-Darstellung**

- Gatter-Darstellung für größere Schaltungen zu kleinteilig
- Zusammenfassen einzelner Gatter für n Bit zu einem Schaltsymbol





clk

1D

C1



#### Register in einer einfachen CPU

 Mit einen Register und einer Recheneinheit (ALU) lässt sich schon ein wesentlicher Teil einer einfachen CPU aufbauen:



- Der Akkumulator
  - ist ein Register und ist Quelle und Ziel von arithmetischen Operationen.
  - kann aus (externem) Speicher und ALU gespeist werden.

# Agenda



- Standard-Schaltnetze
  - Multiplexer
  - Demultiplexer
  - Programmierbare Logik
- Standard-Schaltwerke
  - (Auffang-)Register
  - Schieberegister
  - Zähler



## Schieberegister



#### Aufbau und Funktion



- Ein n-Bit Schieberegister hat einen Eingang d und n parallele Ausgänge  $q_0, q_1, \dots, q_{n-1}$
- Mit jedem Takt wird das Eingangssignal *d* nach rechts weitergeschoben:

$$d \Rightarrow q_0, q_0 \Rightarrow q_1, ..., q_{n-2} \Rightarrow q_{n-1}$$

- Realisierung z.B. in Serie geschaltete D-Flipflops
- Synchrone Taktung



## Schieberegister



#### **Erweiterung**



- Multiplexer erlauben Umschalten zwischen zwei Betriebsarten:
  - 1. Schiebeoperation mit Lesen von *in* (wie Standard-Schieberegister)
  - 2. Paralleles Laden von Daten (zum späteren Herausschieben nach *out*)
- Anwendung: Serielle Datenübertragung



# Agenda



- Standard-Schaltnetze
  - Multiplexer
  - Demultiplexer
  - Programmierbare Logik
- Standard-Schaltwerke
  - (Auffang-)Register
  - Schieberegister
  - Zähler







#### **Funktion**

- Ausgänge q<sub>n</sub>,...q<sub>0</sub> (interpretiert als Binärzahl)
- In jedem Takt wird die Ausgabe inkrementiert
- Zusätzliche Eingänge: Set, Reset, Vorwärts- und Rückwärtsmodus
- Anwendung: Abzählen von Impulsen, kontinuierliche Adressierung





#### Asynchroner Zähler mit T(oggle)-Flipflops



| С        | t | $q_{n+1}$  |
|----------|---|------------|
| 0/1/↑    | - | $q_n$      |
| <b>\</b> | 0 | $q_n$      |
| <b>\</b> | 1 | $\neg q_n$ |







#### Synchroner Zähler

- Ausgänge q<sub>n</sub>,...q<sub>0</sub> (interpretiert als Binärzahl)
- In jedem Takt wird die Ausgabe inkrementiert
- Zusätzliche Eingänge (optional): Set, Reset, Vorwärts- und Rückwärtsmodus
- Anwendung: Abzählen von Impulsen, kontinuierliche Adressierung



| $q_2$ | $q_1$ | $q_0$ | $q_2$ | $q_1$ | $q_0$ |
|-------|-------|-------|-------|-------|-------|
| 0     | 0     | 0     | 0     | 0     | 1     |
| 0     | 0     | 1     | 0     | 1     | 0     |
| 0     | 1     | 0     | 0     | 1     | 1     |
| 0     | 1     | 1     | 1     | 0     | 0     |
| 1     | 0     | 0     | 1     | 0     | 1     |
| 1     | 0     | 1     | 1     | 1     | 0     |
| 1     | 1     | 0     | 1     | 1     | 1     |
| 1     | 1     | 1     | 0     | 0     | 0     |



#### Synchroner Zähler

Übergangsfunktion:

| q <sub>2</sub> | q <sub>1</sub> | $q_0$ | q <sub>2</sub> ′ | q <sub>1</sub> ′ | q <sub>0</sub> ′ |
|----------------|----------------|-------|------------------|------------------|------------------|
| 0              | 0              | 0     | 0                | 0                | 1                |
| 0              | 0              | 1     | 0                | 1                | 0                |
| 0              | 1              | 0     | 0                | 1                | 1                |
| 0              | 1              | 1     | 1                | 0                | 0                |
| 1              | 0              | 0     | 1                | 0                | 1                |
| 1              | 0              | 1     | 1                | 1                | 0                |
| 1              | 1              | 0     | 1                | 1                | 1                |
| 1              | 1              | 1     | 0                | 0                | 0                |



#### Synchroner Zähler

Übergangsfunktion:

$$q_0^{t+1} = \neg q_0^t$$

$$q_1^{t+1} = q_1^t \leftrightarrow q_0^t$$

$$q_2^{t+1} = q_2^t \leftrightarrow (q_1^t \land q_0^t)$$
... und weiter  $q_3^{t+1} = q_3^t \leftrightarrow (q_2^t \land q_1^t \land q_0^t)$ 

| $q_2$ | q <sub>1</sub> | $q_0$ | q <sub>2</sub> ′ | q <sub>1</sub> ′ | $q_0$ |
|-------|----------------|-------|------------------|------------------|-------|
| 0     | 0              | 0     | 0                | 0                | 1     |
| 0     | 0              | 1     | 0                | 1                | 0     |
| 0     | 1              | 0     | 0                | 1                | 1     |
| 0     | 1              | 1     | 1                | 0                | 0     |
| 1     | 0              | 0     | 1                | 0                | 1     |
| 1     | 0              | 1     | 1                | 1                | 0     |
| 1     | 1              | 0     | 1                | 1                | 1     |
| 1     | 1              | 1     | 0                | 0                | 0     |



# Agenda



- Standard-Schaltnetze
  - Multiplexer
  - Demultiplexer
  - Programmierbare Logik
- Standard-Schaltwerke
  - (Auffang-)Register
  - Schieberegister
  - Zähler

