# Mantiksal Tasarım ve Uygulamaları

Dr. Burcu KIR SAVAŞ



#### Sıralı Devreler

- Sıralı devre nedir?
- Sıralı mantık devreleri bileşik devrelere geri besleme ve zamanlama gibi durumların eklenmesi ile oluşmaktadır. Ardışıl sıralı devrelerde bellek elemanları bileşik devrelere geri besleme yolu ile bağlanmaktadır.



Sıralı mantık devreleri blok diyagramı

#### Sıralı Devreler

 Sıralı bir devre, gerektiği kadar çok biti depolamak için birçok flip-flops kullanabilir. Çıkışlar, kombinasyon devresinden veya flip-flops veya her ikisinden gelebilir.



# SR mandalı (Latch) Nor kapıları ile tasarlanmış

- SR mandalı, iki çapraz bağlı NOR kapısına sahip bir devredir.
- Set için S ve R reset için etiketli iki girişi vardır.
- R(Reset) ve S(Set) şeklinde iki girişe sahip bu flip floplarda S girişi '1' konumuna getirildiğinde çıkış '1'; R girişi '1' konumuna getirildiğinde çıkış '0' olur. Her iki girişin aktif olması durumu "Tanımsız" olarak adlandırılır. Girişlerin ikisinin de aktif olmadığı durumlarda ise çılkış değişmez.



Fig. 5-3 SR Latch with NOR Gates

# SR mandalı (Latch) Nand kapıları ile tasarlanmış

SR mandalı, iki çapraz bağlı NAND geçididir. Set için S ve R reset için etiketli iki girişi vardır.



Fig. 5-4 SR Latch with NAND Gates

#### Kontrol Girişli SR mandalı (Latch)

 Temel SR mandalının çalışması, mandalın durumunun ne zaman değiştirilebileceğini belirleyen ek bir kontrol girişi sağlanarak değiştirilebilir.



Fig. 5-5 SR Latch with Control Input

#### D mandalı (Latch)

• SR mandalındaki belirsiz durumun istenmeyen durumunu ortadan kaldırmanın bir yolu, S ve R girişlerinin asla aynı anda 1'e eşit olmaması durumudur. D mandali bu durumu çözer.



Fig. 5-6 D Latch

#### Mandallar için Semboller

 Bir mandal, solda girişler ve sağda çıkışlar bulunan dikdörtgen bir blokla belirtilir. Çıktılardan biri normal çıktıyı, diğeri ise tamamlayıcı çıktıyı belirtir.



 $\overline{SR}$ 

#### Flip- Flops

- Bir mandal ya da flip-flop durumu, kontrol girişindeki bir değişiklikle değiştirilir.
- Bu anlık değişim tetik olarak adlandırılır ve neden olduğu geçişin flipflop'u tetiklediği söylenir.
- Kontrol girişinde darbeler bulunan D mandalı, aslında darbe mantık 1 seviyesine her gittiğinde tetiklenen bir flip-flop'tur.
- Darbe girişi seviyede kaldığı sürece, veri girişindeki herhangi bir değişiklik çıkışı ve mandalın durumunu değiştirecektir.

#### Mandallar için Saat Cevabı

Şekil (a)'da kontrol girişindeki pozitif bir seviye yanıtı, saat darbesi mantık
 1'de kalırken D girişi değiştiğinde çıkışta değişikliklere izin verir.



#### Kenar Tetiklemeli (Edge-Triggered) D Flip-Flop

 İlk mandala ana, ikinciye de bağımlı mandal denir. Devre, D girişini örnekler ve Q çıkışını yalnızca kontrol eden saatin negatif kenarında değiştirir.



#### D Tipi Pozitif Kenar Tetiklemeli Flip Flop

 Kenar tetiklemeli bir D flip-flop'un daha verimli başka bir yapısı, üç SR mandalı kullanır. İki mandal, harici D(veri) ve CLK(saat) girişlerine yanıt verir. Üçüncü mandal, flip-flop için çıkışları sağlar.



Fig. 5-10 D-Type Positive-Edge-Triggered Flip-Flop

#### D Tipi Kenar Tetiklemeli Flip Flop'ların Grafik Sembolü



(a) Positive-edge

(a) Negative-edge

Fig. 5-11 Graphic Symbol for Edge-Triggered D Flip-Flop

#### JK Flip- Flop

- Bir flip-flop ile gerçekleştirilebilecek üç işlem vardır: 1'e ayarlayın, 0'a sıfırlayın veya çıkışını tamamlayın. JK flip-flop, üç işlemi de gerçekleştirir. D flip-flop ve kapılar ile oluşturulmuş bir JK flip-flop'un devre şeması aşağıda verilmiştir.
- J girişi flip-flop'u 1'e ayarlar, K girişi onu 0'a sıfırlar ve her iki giriş de etkinleştirildiğinde çıkış tamamlanır. Bu, D girişine uygulanan devre incelenerek doğrulanabilir:



#### T Flip- Flop

(b) From D flip-flop

- T(toggle) flip-flop, tamamlayıcı bir flip-flop'tur ve J ve K girişleri birbirine bağlandığında bir JK flip-flop'tan elde edilebilir.
- T flip-flop, Şekil (b)'de gösterildiği gibi bir D flip-flop ve özel OR kapıları ile oluşturulabilir. D girişi için ifade şu şekildedir:

(a) From JK flip-flop



(c) Graphic symbol

#### Flip Floplar için Karakteristik Tablosu

| JK Flip-Flop |   |       |            |  |  |
|--------------|---|-------|------------|--|--|
| J            | K | Q(t + | 1)         |  |  |
| 0            | 0 | Q(t)  | No change  |  |  |
| 0            | 1 | 0     | Reset      |  |  |
| 1            | 0 | 1     | Set        |  |  |
| 1            | 1 | Q'(t) | Complement |  |  |

| D Flip-Flop |  |
|-------------|--|
|-------------|--|

| D | Q(t | + 1)  |
|---|-----|-------|
| 0 | 0   | Reset |
| 1 | 1   | Set   |

#### **T Flip-Flop**

| Т | Q(t + | 1)         |
|---|-------|------------|
| 0 | Q(t)  | No change  |
| 1 | Q'(t) | Complement |

D flip-flop Characteristic Equations

$$Q(t+1)=D$$

JK flip-flop Characteristic Equations

$$Q(t + 1) = JQ^{+} + K^{-}Q$$

T flip-flop Characteristic Equations

$$Q(t + 1) = T \bigoplus Q = TQ^{+} + T^{-}Q$$

#### Direk Girişler

- Bazı flip-flop lar, flip-flop ları saatten bağımsız olarak belirli bir duruma zorlamak için kullanılan asenkron girişlere sahiptir.
- Flip-flop'u 1'e ayarlayan girişe mevcut ya da doğrudan küme denir.
- Flip-flop'u 0'a temizleyen giriş, clear veya direct reset olarak adlandırılır.
- Dijital bir sistemde güç açıldığında flip-flop ların durumu bilinmez.
- Doğrudan girişler, sistemdeki tüm flip-flop ları saatli işlemden önce bilinen bir başlangıç durumuna getirmek için kullanışlıdır.

#### Asenkron D flip-flop

 Asenkron sıfırlama ile pozitif kenar tetiklemeli bir D flip-flop, Şekil (a) 'da gösterilmektedir.



#### Sıralı Devre Örneği

 Saatli bir sıralı devrenin davranışı, durum denklemleri aracılığıyla cebirsel olarak açıklanabilir.

• Bir durum denklemi, bir sonraki durumu mevcut durumun ve girdilerin bir fonksiyonu olarak belirtir. Bir durum denklemi, bir flip-flop durum geçişinin

koşulunu belirten cebirsel bir ifadedir.



$$A(t+1) = A(t) x(t) + B(t) x(t)$$

$$B(t+1) = A`(t) x(t)$$

$$Y(t) = (A(t) + B(t)) x(t)$$

|   | resent<br>State Input |   |   | ext<br>ate | Output |  |
|---|-----------------------|---|---|------------|--------|--|
| Α | В                     | x | Α | В          | У      |  |
| 0 | 0                     | 0 | 0 | 0          | 0      |  |
| 0 | 0                     | 1 | 0 | 1          | 0      |  |
| 0 | 1                     | 0 | 0 | 0          | 1      |  |
| 0 | 1                     | 1 | 1 | 1          | 0      |  |
| 1 | 0                     | 0 | 0 | 0          | 1      |  |
| 1 | 0                     | 1 | 1 | 0          | 0      |  |
| 1 | 1                     | 0 | 0 | 0          | 1      |  |
| 1 | 1                     | 1 | 1 | 0          | 0      |  |

| Pro | Present |     | Next State |     |     | Output |       |  |  |
|-----|---------|-----|------------|-----|-----|--------|-------|--|--|
| Sta |         | x = | 0          | x = | : 1 | x = 0  | x = 1 |  |  |
| Α   | В       | A   | В          | Α   | В   | у      | y     |  |  |
| 0   | 0       | 0   | 0          | 0   | 1   | 0      | 0     |  |  |
| 0   | 1       | 0   | 0          | 1   | 1   | 1      | 0     |  |  |
| 1   | 0       | 0   | 0          | 1   | 0   | 1      | 0     |  |  |
| 1   | 1       | 0   | 0          | 1   | 0   | 1      | 0     |  |  |

#### Sıralı Devre Örneği- Durum Diyagramı

• Bir durum tablosunda bulunan bilgiler, bir durum diyagramı biçiminde grafiksel olarak gösterilebilir. Bu diyagram türünde, bir durum bir daire ile temsil edilir ve durumlar arasındaki geçişler, daireleri birleştiren yönlü çizgilerle gösterilir. 1/0 : anlamı giriş 1 ve çıkış 0'dır.



# Sıralı Devre Örneği

Sıralı devre, iki D flip-flop A ve B, bir giriş x ve bir çıkış y'den oluşur.
 Devrenin mantık diyagramı, iki flip-flop giriş denklemi ve bir çıkış denklemi ile cebirsel olarak ifade edilebilir:

$$D_A = Ax + Bx$$
  
 $D_B = A`x$   
 $y = (A + B)x`$ 

Analiz etmek istediğimiz devre, giriş denklemi ile tanımlanır.

$$D_A = A \bigoplus X \bigoplus Y$$



#### D Flop'ları Örnek

 Axy altındaki ikili sayılar 000'den 111'e kadar listelenmiştir. Sonraki durum değerleri, durum denkleminden elde edilir.

$$A(t+1) = A \oplus x \oplus y$$

| Present<br>state | Inputs   | Next<br>state |                   |
|------------------|----------|---------------|-------------------|
| A                | x y      | A             | 01,10             |
| O                | 0 0      | O             | 00, 11 ( ) 00, 11 |
| O                | 0 1      | 1             |                   |
| O                | 1 0      | 1             | (0)               |
| O                | 1 1      | O             |                   |
| 1                | 0 0      | 1             |                   |
| 1                | 0 1      | O             | 01.10             |
| 1                | 1 0      | O             | 01, 10            |
| 1                | 1 1      | 1             |                   |
| (b)              | State ta | ıble          | (c) State diagram |

# JK Flop'ları Örnek

$$J_A = \begin{matrix} P & V \\ Saved to this PC \end{matrix} A = BX$$

$$J_B = \begin{matrix} X & KB = A X + AX \\ X & KB = A X + AX \end{matrix} A X = A \bigoplus X$$

**Table 5-4**State Table for Sequential Circuit with JK Flip-Flops

| Present<br>State |   | Input       | Next<br>State |           | inc follow | Flip-Flop<br>Inputs |    |    |  |
|------------------|---|-------------|---------------|-----------|------------|---------------------|----|----|--|
| A                | В | x           | A             | В         | JA         | KA                  | JB | KB |  |
| 0                | 0 | 0           | 0             | 1         | 0          | 0                   | 1  | 0  |  |
| 0                | 0 | 1           | 0             | 0         | 0          | 0                   | 0  | 1  |  |
| 0                | 1 | 0           | 1             | 1         | 1          | 1                   | 1  | 0  |  |
| 0                | 1 | resolutions | 1             | 0         | 10         | 0                   | 0  | 1  |  |
| 1                | 0 | 0           | 1             | 1 Landard | 0          | 0                   | 1  | 1  |  |
| 1                | 0 | 1           | 1             | 0         | 0          | 0                   | 0  | 0  |  |
| 1                | 1 | 0           | 0             | 0         | 1          | 1                   | 1  | 1  |  |
| 1                | 1 | 1           | 1             | 1         | 1          | 0                   | 0  | 0  |  |



Fig. 5-18 Sequential Circuit with JK Flip-Flop



#### T Flop'ları Örnek

$$Q(t + 1) = T \oplus Q = T Q + TQ$$



#### Use present state as inputs ,

Table 5-5
State Table for Sequential Circuit with T Flip-Flops

| Present<br>State |   | Input           |   | ext | Output  |
|------------------|---|-----------------|---|-----|---------|
| A                | В | W X             | A | В   | y       |
| 0                | 0 | 0               | 0 | 0   | 0       |
| 0                | 0 | 1               | 0 | 1   | 0       |
| 0                | 1 | 0               | 0 | 1   | 0       |
| 0                | 1 | nassa alu anum  | 1 | 0   | 0       |
| 1                | 0 | 0               | 1 | 0   | 0       |
| 1                | 0 | as send must ci | 1 | 1   | 0       |
| 1                | 1 | 0               | 1 | 1   | philapo |
| 1                | 1 | 1               | 0 | 0   | 1       |

$$T_A = B_X$$
  
 $T_B = X$   
 $y = AB$ 

$$A(t+1)=(Bx)'A+(Bx)A'$$

$$=AB'+Ax'+A'Bx$$

$$B(t+1)=x\oplus B$$

#### Mealy ve Moore Modelleri

- Sıralı bir devrenin en genel modelinin girişleri, çıkışları ve dahili durumları vardır. İki sıralı devre modeli arasında ayrım yapmak gelenekseldir:**Mealy ve Moore Modelleri**
- Çıktının üretilme biçiminde farklılık gösterirler.
- Mealy modelinde çıktı, hem mevcut durumun hem de girdinin bir fonksiyonudur.
- Moore modelinde, çıktı yalnızca mevcut durumun bir fonksiyonudur.

#### Mealy ve Moore Modelleri

- İki modeli ele alırken kaynaklar sıralı devreden sonlu durum makinesi (kısaltılmış FSM) olarak bahseder.
- Sıralı bir devrenin Mealy modeli, Mealy FSM veya Mealy makinesi olarak adlandırılır.
- Sıralı bir devrenin Moore modeli, Moore FSM veya Moore makinesi olarak anılır.

