# 四川大学计算机学院、软件学院实验报告

学号: 2023141460321 姓名: 孙谦昊 专业: 计算机科学与技术班级: 行政七班 第 13 周

| 课程名称 | 计算机组成原理实验                                                                                  | 实验课时 | 1-4 节        |  |
|------|--------------------------------------------------------------------------------------------|------|--------------|--|
| 实验项目 | 7 段译码器的设计与实现                                                                               | 实验时间 | 2024. 11. 28 |  |
| 实验目的 | <ol> <li>掌握7段码译码显示原理</li> <li>使用ISE软件设计并仿真</li> <li>学会程序下载</li> <li>能使用七段码显示器显示</li> </ol> |      |              |  |
| 实验环境 | SWORD 4.0 套件、ISE Design Suite 14.7 、Vivado Design Suite 2014.3<br>及以上版本                    |      |              |  |

#### 1. 建立新的工程

双击桌面上"Xilinx ISE 14.7"图标,启动 ISE 软件,选择 File>New Project 选项,弹出新建工程引导界面。在对话框中输入工程名称 Sseg7,并指定工程路径。点击 Next 按钮进入下一页选 Kintex7 XC7K325T 芯片,采用 FFG676 封装。另外,选择 Verilog 作为默认的硬件描述语言。再点击 Next 按钮进入下一页确认新建工程的信息。若无误,点击 Finish。

#### 2. 设计 8 位七段显示器

在工程管理区(左上角)任意位置单击鼠标右键,在弹出的菜单中选择Add Source 命令。在工程 Sseg7 的目录下依次选择 HexTo8SEG.v, MC14495\_ZJU.sch, P2S\_I0.v, SSeg\_map.v, MUX2T1\_64.v添加,并自行生成对应的 symbol 符号。再在工程 Sseg7 的目录下选择 IP 核 P2S.ngc 加入。

用原理图输入法(Schematic)新建名为 SSeg7\_Dev. sch 的文件,进入 Schematic 的工作界面,绘制电路图为:

实验内容 (算法、程序、步骤和 方法)



修改各模块的实例名。修改后各模块的实例名分别为: HexTo8SEG——SM1, P2S——M2, SSeg\_map——SM3, MUX2T1\_64——MUXSH2M。综合后若没有错误, 即可进行封装, 双击 Create Schematic Symbol,即可生成对应的符号,供后面设计使用。

#### 3. 添加 LED 显示模块 (SPIO. v)

在工程管理区(左上角)任意位置单击鼠标右键,在弹出的菜单中选择Add Source 命令。在工程 Sseg7 的目录下依次选择 SPIO.v, LED\_P2S.ngc, LED P2S IO.v添加,并自行生成对应的 symbol 符号。

#### 4. 添加其它模块

在工程管理区(左上角)任意位置单击鼠标右键,在弹出的菜单中选择Add Source 命令。在工程Sseg7的目录下依次选择SAnti\_jitter\_IO.v,SEnter\_2\_32\_IO.v,Multi\_8CH32\_IO.v,clk\_div.v添加,并自行生成对应的symbol符号。再添加对应的IP核:SAnti\_jitter.ngc,SEnter 2 32.ngc,Multi 8CH32.ngc。

在工程管理区(左上角)任意位置单击鼠标右键,在弹出的菜单中选择Add Source 命令。在工程 Sseg7 的目录下依次选择 PIO. v, Seg7\_Dev. sch, ScanSync. v, Seg\_map. v, MUX2T1\_8. v 添加,并自行生成对应的 symbol 符号。

# 5. 创建随机存储器 RAM B 和只读存储器 ROM D 两个固核

首先在工程管理区 (左上角) 任意位置单击鼠标右键,在弹出的菜单中选择 New Source 命令。在弹出窗口中选择 IP (CORE Generator & Architecture Wizard),输入文件名 RAM\_B。点击 Next,进入 Select IP窗口,选择 Block Memory Generator。点击 Next,进入 Block Memory Generator窗口。点击 Next,进入第3页,如图 3.13 所示。设置 Write Width为32, Write Depth为1024,点击 Generate,生成 RAM B 核。



接下来,同样在工程管理区(左上角)任意位置单击鼠标右键,在弹出的菜单中选择 New Source 命令。在弹出窗口中选择 IP(CORE Generator

&Architecture Wizard),输入文件名 ROM\_D。点击 Next,进入 Select IP 窗口,选择 Distributed Memory Generator。点击 Next,进入 Distributed Memory Generator 窗口,设置 Depth 为 1024, Data Width 为 32,选择 Memory Type 为 ROM。点击 Generate,生成 ROM\_D 核。



### 6. 构建顶层模块 Sseg7. sch

首先,在工程管理区(左上角)任意位置单击鼠标右键,在弹出的菜单中选择 New Source 命令。选择 Schematic,输入文件名 Sseg7。

# (1) 建立子模块一:

进入 Schematic 的工作界面,接下来需要按照相关实验文档中 SSeg7-Top. pdf 图示将对应的符号部件拖入画布中,分别修改对应的实例名。



# (2) 建立子模块二:

检查 Seg7\_Dev. sch 中的连线情况, 生成对应的 symbol 符号。



接下来,回到顶层模块 Sseg7. sch。在画布空白处点击右键,选择 Object Properties。在弹出窗口中选择 New···,在 Sheet numbers 中设置 2,点击 OK。这时生成一个新的空白画布,做好线的连接:



## 7. 构建引脚约束文件

约束文件 Org-Sword. ucf 已编写好,只需将其添加到该工程下。

8. 将整个工程进行保存,综合,实现。如果调试通过,双击 Generate Programming File 生成比特流文件。参照之前实验的过程,下载比特流文件,观察 SWORD 开发板运行结果

测试结果如下:

数据记录 和计算





|  | 成绩评定: | 指导教师签名: |  |
|--|-------|---------|--|