## OgisoSetsuna 整理 本资料为<mark>免费资料</mark>,仅供个人使用!

| 学院专业                                                    | 班                 | 年级            | 学号                                                                                                                                  |                          |                | 共2页第1页        |
|---------------------------------------------------------|-------------------|---------------|-------------------------------------------------------------------------------------------------------------------------------------|--------------------------|----------------|---------------|
| 2021~2022 学年第二学期期                                       | 末考试试卷             |               | 4. 以下同步时序逻                                                                                                                          | 辑电路的规则中错误的               | 是 ( )。         |               |
| 《数字逻辑与数字系统》                                             |                   |               | A. 每一个电路元件或者是寄存器或者是组合电路                                                                                                             |                          |                |               |
| 《双于这相一双于示范                                              | B. 至少有一个电路元件是寄存器  |               |                                                                                                                                     |                          |                |               |
| (考试时间: 2022 年 9 月                                       | C. 所有寄存器接受同一个时钟信号 |               |                                                                                                                                     |                          |                |               |
| 注意: 在考试试卷的开头还给出了本张试卷上涉及到的                               | D. 每个环路只能有一个寄存器   |               |                                                                                                                                     |                          |                |               |
| 一、填空题                                                   |                   |               | 5. 具有"有1出0                                                                                                                          | 、全0出1"功能的逻辑              | 計一是 ( )。       |               |
| 1. 同步时序逻辑电路中用来存储电路状态的是                                  | o                 |               | A. 与非门                                                                                                                              | B. 或非门                   | C. 异或门         | D. 同或门        |
| 2. 数字电路逻辑函数中任意两个不同最大项之和为                                | o                 |               | 6. 有以下 MIPS 指                                                                                                                       | <b>\Phi:</b>             |                |               |
| 3. 有限状态机分为两类,分别是和                                       | o                 |               | LOOP: slt \$s2                                                                                                                      | , \$zero, \$t1           |                |               |
| 4. 数字电路中信号传输最慢的路径是。                                     |                   | . //          | beq \$t2                                                                                                                            | , \$zero, DONE           |                |               |
| 5. 一个非门由个 MOS 管组成。                                      |                   |               | addi \$t1                                                                                                                           | 1, \$t1, -1              |                |               |
| 6. 寄存器由共享时钟的多个组成。                                       |                   | XX            | addi \$s2                                                                                                                           | 2, \$s2, 2               |                |               |
| 7. 32 位 MIPS 指令集的常见指令格式包括 R 型、                          | ·°                |               | j LOOP                                                                                                                              |                          |                |               |
| 8. $\bar{F} = AB + \bar{A}B + BC$ 的最小项表达式为 $\sum m^4$ ( | ).                | $\mathcal{Y}$ | DONE:                                                                                                                               |                          |                |               |
| 二、选择题                                                   | X > 1             |               | 已知 <b>\$t1</b> 寄存器的                                                                                                                 | 初始值为 10, <b>\$s2</b> 寄存器 | 异的初始值为 0, 则\$s | 2 寄存器的终值为( )。 |
| 1. 以下时序逻辑器件中采用边沿触发的是()。                                 |                   |               | A. 10                                                                                                                               | B. 20                    | C. 5           | D. 0          |
| A. D 锁存器 B. D 触发器 C. SR 锁                               | 存器                | D. 双稳态电路      | 7. 不会对时序逻辑                                                                                                                          | 电路的输出造成影响的               | 是 ( )。         |               |
| 2.8 输入电路的真值表有())行。                                      |                   |               | A. 未来时刻输入                                                                                                                           | B. 当前时刻输入                | C. 历史时刻输入      | D. 当前电路状态     |
| A. 8 B. 64 C. 256                                       |                   | D.1024        | 8. 以下对于三段式有限状态机的描述错误的是( )。                                                                                                          |                          |                |               |
| 3. 下图所示逻辑图输出为"1"时,输入变量组合"ABCD"为( )。                     |                   |               | A. 三段式可用于描述 Moore 型状态机和 Mealy 型状态机                                                                                                  |                          |                |               |
| A B                                                     |                   |               | B. 第一段必须使用非阻塞赋值                                                                                                                     |                          |                |               |
|                                                         |                   |               | C. 第二段必须使用阻塞赋值                                                                                                                      |                          |                |               |
|                                                         | - F               |               | <ul> <li>D. 第三段必须使用阻塞赋值</li> <li>9. 在 SystemVerilog 语言中,将 24 位 a_in 的高 8 位与 16 位 b_in 的中间 8 位拼接起来赋值给 out 的低 16 位的语句是( )。</li> </ul> |                          |                |               |
| C —                                                     |                   |               |                                                                                                                                     |                          |                |               |
| р —                                                     |                   |               |                                                                                                                                     |                          |                |               |
| A. 0000 B. 0101 C.1100                                  |                   | D.1000        |                                                                                                                                     |                          |                |               |

### OgisoSetsuna 整理 本资料为免费资料,仅供个人使用!

年级

学院 专业

班

学号

姓名

共2页第2页

A.assign out[15:0] = {a\_in[23:16], b\_in[11:4]};

B. assign out[16:1] = {a\_in[23:16], b\_in[11:4]};

C. assign out[15:0] = {a\_in[24:17], b\_in[11:4]};

D. assign out[15:0] = {a in[23:16], b in[10:3]};

10. 对于 MIPS 指令 bne,其控制信号 RegWrite、AluSrc、Branch、Jump 的取值分别为( )。

A. 0, 1, 1, 0

B. 1, 0, 1, 0

C. 0, 0, 1, 0

D. 0, 0, 0, 1

三、写出以下卡诺图对应的最简与或式。

| AB<br>CD | 00 | 01 | 11 | 10 |
|----------|----|----|----|----|
| 00       | 1  | X  |    | X  |
| 01       | 1  | 1  | 1  | X  |
| 11       | X  | 1  |    | X  |
| 10       | 1  | X  | X  | 1  |

四、使用四选一多路选择器(可以是多个)设计一个 3 输入多数表决器(即有 2 个及以上的输入为 1 时输出 1,否则输出 0),画出电路图。

五、设计一个 Moore 型状态机,使得输入序列为"010"时状态机的输出为 1。要求画出状态机示意图,确定状态对应的二进制编码,画出状态转换表和输出表,并写出状态转换方程和输出方程。

六、1. 已知如下电路。与非门的传播延迟 $t_{NAND\_pd}=20$ ps,最小延迟 $t_{NAND\_cd}=15$ ps。 求电路的传播延迟和最小延迟。



2. 已知如下计算 4 输入异或函数的电路。异或门的传播延迟为 $t_{XOR\_pd}=100$ ps,最小延迟为 $t_{XOR\_cd}=35$ ps。每一个触发器的建立时间为 $t_{setup}=60$ ps,保持时间为 $t_{hold}=50$ ps,时钟到 Q 的最大延迟为 $t_{pcq}=70$ ps,最小延迟为 $t_{ccq}=20$ ps。



- a. 求电路的最大运行频率。
- b. 该电路是否满足保持时间约束?

七、SystemVerilog 程序填空<mark>(代码省略,见头歌平台对应部分的代码)</mark>

- 1. 请完成下表所示的有限状态机的建模。该状态机有四个状态 A、B、C、D, 一个输入
- in,以及一个输出 out,采用同步低电平复位,复位状态为 A。

| 现态 | 次      | 输出     |       |
|----|--------|--------|-------|
|    | in = 0 | in = 1 | 111 ഥ |
| A  | A      | В      | 0     |
| В  | С      | В      | 0     |
| С  | A      | D      | 0     |
| D  | С      | В      | 1     |

- 2. 设计一个低电平有效的 2:4 译码器。
- 3. 设计一个时钟分频电路,对于输入的系统时钟进行10分频。

# 注意: 在打印试卷时可以选择不打印此页!

### 关于使用本资料的须知:

- 1. 本资料为个人整理,不建议广泛传播。
- 2. 本资料使用了天津大学试卷的模板制作,但并非正式考试试卷,仅作为个人复习使用。
- 3. 本资料为往年考试真题回忆版,可能与实际真题有出入,也不一定反映了您使用该资料当年试题的题型、难度、知识点覆盖范围。
- 4. 资料中<mark>标红处</mark>为试题内容有关重要提醒,<mark>标黄底处</mark>为本资料与实际真题有出入的部分。
- 5. 绝大多数资料不提供相应的答案,请您务必不要直接拿这份资料向任课老师寻求题目解答等。

#### 关于这门课程的个人提醒和建议:

- 1. 本课程为《数字逻辑与数字系统》,是 2020 级计算机科学与技术、软件工程、人工智能、网络空间安全专业第四学期的大类基础课。
- 2. 天大的智算学部偏"软",因此硬件类课程难度都不会很大(包括 csapp),这门课也是一样。虽然也被称作"数电",但与电类专业学的《数字逻辑电路》相比,内容量和难度都要小得多,不会涉及到大量电路元件的记忆和复杂电路的设计,考察的重点更偏向于怎么在逻辑上而不是物理上去实现数字电路。
- 3. 虽然内容量很少,但是如果平时不做积累,临到考试之前再去抱佛脚也很难掌握的。比如 FSM 的大题,涉及到很多的知识点,例如两种 FSM 的画法、从 FSM 到状态转换表等等,这些考前再去学可来不及。
- 4. 数电这门课的重难点两只手都能掰得过来(与计网形成鲜明对比):逻辑门、卡诺图、编码器/译码器/多路选择器、两种延迟、FSM、建立和保持时间约束,最后再加上天天实验要写的 SV 语言。这些内容熟练掌握了能够应对几乎所有的大题和一半以上的小题。考试之前老师都会开复习课,有的老师甚至会划很细致的重点,所以完全不用担心,正常复习就可以了。
- 5. 最后祝大家考试顺利啦!