## 1 思考题

#### 1.1 多级页表的优劣势

多级页表的优势在于:允许页表内存在"空洞",操作系统可以在虚拟地址被应用进程使用之后再分配和填写相应的页表页,这样当应用进程的虚拟地址空间范围非常大,但是真实使用的虚拟页又非常少的时候,多级页表可以仅仅映射比较少的页数,从而能够大大减少页表本身所占用的物理内存。

多级页表能发挥这样一种优势的前提条件,是应用进程使用的虚拟地址远小于总的虚拟地址空间。如果虚拟地址空间用满,多级页表最末级的页表和单级页表使用的内存大小是一样的,这样多级页表的其他级页表就是多出来的,相比于单级页表占用了更多的内存。

#### 1.2 以 4KB 粒度映射时

总地址范围 4GB,故需要  $\frac{4GB}{4KB} = 1M$  个物理页。由于单个页表页中每项占据 8B,一个页表页本身的项数为  $\frac{4KB}{8B} = 2^9$ ,即一个最末级页表页可以指向  $2^9$  个物理页。这样就需要  $\frac{1M}{2^9} = 2^{11}$  个 L3 页表页。同理就需要  $\frac{2^{11}}{2^9}$  个,即 4 个 L2 页表页。这时候只需要 1 个 L0、1 个 L1 页表页。所以一共需要 2048+4+1+1=2054 个页表页。

#### 1.3 以 2MB 粒度映射时

此时需要  $\frac{4GB}{2MB}=2K=2^{11}$  个物理页。然而,由于物理内存的映射粒度发生了变化,我们需要重新计算每个页表页中能够容纳的项数。由于单个页表页本身此时也占据 2MB 的空间,一个页表页中含有  $\frac{2MB}{8B}=2^{18}$  项。所以只需要一张最末级页表就足够包含这  $2^{11}$  个物理页。

在此基础上我们需要考虑,此时我们能够容纳多少级页表。由于粒度为  $2^{MB}$ ,物理页内偏移为  $2^{21}$ ,由刚才的计算知,单个页表页含有  $2^{18}$  项,故单个页表页索引长度为 18。由于我们虚拟地址只有 64 位,最多也只能容纳两级页表(即占用 18+18+21=57 位)。这样我们需要 1 个 10 页表页,1 个 10 页表页,所以一共是 10 个页表页。

(当然此时我们也可以只用单级页表来进行索引,毕竟一张页表的  $2^{18}$  项就已经足够覆盖我们需要的  $2^{11}$  个不同的物理页,这时候我们实际上只需要 1 个页表页。)

## 2 练习题

我们在配置 ttbr1 的时候,填入的物理地址是和 ttbr0 一样的,不同之处仅仅是虚拟地址的差别。所以我们只需要在第 78 行设定配置 ttbr1 虚拟地址的开始,即

vaddr = KERNEL\_VADDR(Oxffffff000000000)+PHYSMEM\_START

在本代码定义的每个页表的 PTP\_ENTRIES 为 512 的情况下,此处我们以 2MB 为粒度映射 1GB 内存恰好需要 512 个页表项,也就是说,一个 L2 页表页就足够了。从而对应的 L0 和 L1 页表页里也暂时仅仅需要填写一项,即下一级页表的首地址。这一部分我们在 step1 中填写。

之后, 我们还需要在87行, 填写物理地址前, 设定

vaddr = PHYSMEM START

然后只需要用循环体将对应的 L2 页表页每项填写上对应的物理地址即可。

## 3 思考题

从 ChCore 启动到 el1\_mmu\_activate 函数启用之前,ChCore 使用物理地址,MMU 启动之后,CPU 会对 PC 中的地址进行翻译,从这时候开始 PC 中的地址将被视为虚拟地址。为了能够保证指令的正常运行,必须为低虚拟地址段配置相应的页表,并将低地址区域的虚拟地址映射为完全相同的物理地址。因为在调用 start\_kernel 函数之后,内核会跳转到高地址区域运行,但是在启动过程中调用过的函数仍然可能用到低虚 拟地址,如果不提前将这部分低虚拟地址的页表配置好,MMU 将无法翻译这部分虚拟地址,导致

# 4 练习题

### 附录

```
/* first set the virtual address for kernel mode*/
 77
             vaddr = KERNEL_VADDR + PHYSMEM_START;
78
 79
             /* Step 1: set LO and L1 page table entry */
             boot_ttbr1_l0 [GET_L0_INDEX(vaddr)] = ((u64)boot_ttbr1_l1) | IS_TABLE
 80
 81
                                                   | IS_VALID | NG;
 82
             boot_ttbr1_l1 [GET_L1_INDEX(vaddr)] = ((u64)boot_ttbr1_l2) | IS_TABLE
                                                   | IS_VALID | NG;
 83
 84
 85
             /* Step 2: map PHYSMEM_START ~ PERIPHERAL_BASE with 2MB granularity */
 86
             vaddr = PHYSMEM\_START;
 87
 88
             for (; vaddr < PERIPHERAL_BASE; vaddr += SIZE_2M) {
                     boot_ttbr1_l2[GET_L2_INDEX(vaddr)] =
 89
 90
                              (vaddr) /* here we have modified vaddr, va = pa */
 91
                              | UXN /* Unprivileged execute never */
                              | ACCESSED /* Set access flag */
 92
                              NG /* Mark as not global */
 93
                              | INNER_SHARABLE /* Sharebility */
 94
 95
                              | NORMAL_MEMORY /* Normal memory */
                              | IS_VALID;
 96
 97
             }
98
             /* Step 2: map PERIPHERAL_BASE ~ PHYSMEM_END with 2MB granularity */
99
         for (vaddr = PERIPHERAL BASE; vaddr < PHYSMEM END; vaddr += SIZE 2M) {
100
                     boot_ttbr1_l2[GET_L2_INDEX(vaddr)] =
101
102
                              (vaddr) /* here we have modified vaddr, va = pa */
103
                              \mid UXN /* Unprivileged execute never */
104
                              | ACCESSED /* Set access flag */
                              | NG /* Mark as not global */
105
                              | DEVICE_MEMORY /* Device memory */
106
107
                              | IS_VALID;
             }
108
```