## Maszyny stanów w języku VHDL.

### 1 Treść zadania

Zadaniem do wykonania jest detektor sekwencji 011\_100. Na zajęciach zostały zadane 2 obligatoryjne zadania i jedno dodatkowe:

- automat Moore,
- automat Mealy,
- dowolny automat jako projekt hierarchiczny z HexTo7Seg.

Automat ma posiadać zegar CLK\_LF o częstotliwości  $f_{CLK}=33\frac{1}{3}MHz$ , przyciski RESET (R7), Clock Enable (K0) i wejście X (K1) oraz wyjście Y (LED 0). Należy przeprowadzić symulację behawioralną wczytując odpowiednią 21-elementową sekwencję (STD\_LOGIC\_VECTOR(0 to 20)), a przed zboczem narastającym zegara x musi być już ustabilizowany (zmiana wejścia X ma nastapić 10 nanosekund przed cyklem zegara).

# 2 Grafy automatów

Automaty to układy cyfrowe realizujące zadane sekwencje (detekcję ciągu, odczytanie słów itp.). Każdy automat posiada swój stan początkowy i na podstawie ciągu wprowadzonych danych w odpowiednich cyklach zegarowych. Automat ma dać odpowiedni sygnał wejściowy w zależności od wprowadzonych danych. Rozróżniane na zajęciach są dwa rodzaje automatów: Moore i Mealy. Różnica polega na tym, że w tym pierwszym wyjście zależy tylko od stanu, w jakim automat się znajduje, a w drugim - od stanu i wejścia, jakie zostało podane. W automatach Moore'a zazwyczaj ostatni stan to jest ten, w którym dana sekwencja jest akceptowana, więc przyjmuje on wyjście 1 (wykryta poprawna sekwencja), pozostałe stany mają 0 (sekwencja niewykryta/niepełna). Automat Mealy z racji swoich warunków najczęściej ma 1 stan mniej. Z racji podanej wcześniej cechy, logiczna jedynka pojawi się na wyjściu od razu po wprowadzeniu danych, przed zboczem narastającym zegara.

#### 2.1 Moore



Diagram 1: Graf w postaci automatu Moore'a

#### 2.2 Mealy



Diagram 2: Graf w postaci automatu Mealy'ego

#### 3 Pliki VHDL

Oba automaty podzielone zostały formalnie na 2 procesy:

Pierwszy z nich odpowiada za zmianę stanu podczas zbocza narastającego zegara oraz resetowanie układu, a drugi jest instrukcją *case...when*, w której zakodowany jest każdy ze stanów oraz odpowiednie przejścia. Poza procesem występuje też wyprowadzenie wyjścia, w zależności od stanu (Moore) lub stanu i wejścia (Mealy).

#### 3.1 Moore

Kod pliku tworzącego detektor sekwencji zrealizowany jako automat Moore:

```
1 library IEEE;
2 use IEEE.STD_LOGIC_1164.ALL;
  entity moore is
      Port ( X : in STD_LOGIC;
              Y : out STD_LOGIC;
6
              CE : in STD_LOGIC;
              CLK : in STD_LOGIC;
8
              RST : in STD_LOGIC);
9
10 end moore;
11 architecture Behavioral of moore is
12 type state_type is (A, B, C, D, E, F, G);
13 signal state, next_state : state_type;
14
15 begin
16 process1 : process(CLK)
    begin
      if rising_edge(CLK) then
18
        if RST = '1' then
19
           state <= A;
20
21
           state <= next_state;</pre>
        end if;
24
      end if;
    end process process1;
27 process2 : process(state, X, CE)
   begin
28
      next_state <= state;</pre>
29
      if CE = '1' then
30
```

```
31
         case state is
          when A =>
32
            if X = 0, then
33
               next_state <= B;</pre>
34
             end if;
35
           when B =>
36
             if X = '1' then
37
38
                next_state <= C;</pre>
39
             end if;
40
           when C =>
             if X = '0' then
41
               next_state <= B;</pre>
42
              else
43
               next_state <= D;</pre>
44
             end if;
45
          when D =>
46
47
             if X = '0' then
48
                next_state <= B;</pre>
49
               next_state <= E;</pre>
             end if;
52
          when E =>
             if X = '0' then
53
54
                next_state <= F;</pre>
             else
55
                next_state <= A;</pre>
56
             end if;
57
           when F =>
58
             if X = 0, then
59
60
                next_state <= G;</pre>
61
              else
                next_state <= C;</pre>
62
             end if;
63
          when G =>
64
             if X = '0' then
65
               next_state <= B;</pre>
66
             else
67
                next_state <= C;</pre>
68
           end if;
        end case;
71
     end if;
72 end process process2;
_{73} Y <= '1' when state = G
        else '0';
75 end Behavioral;
```

#### 3.2 Mealy

Kod pliku tworzącego detektor sekwencji zrealizowany jako automat Moore:

```
1 library IEEE;
2 use IEEE.STD_LOGIC_1164.ALL;
4 entity mealy is
     Port ( X : in STD_LOGIC;
              Y : out STD_LOGIC;
              CE : in STD_LOGIC;
              CLK : in STD_LOGIC;
              RST : in STD_LOGIC);
10 end mealy;
11 architecture Behavioral of mealy is
12 type state_type is (A, B, C, D, E, F);
13 signal state, next_state : state_type;
15 begin
16 process1 : process(CLK)
17 begin
    if rising_edge(CLK) then
       if RST = '1' then
19
          state <= A;
20
       else
21
22
          state <= next_state;</pre>
23
        end if;
    end if;
   end process process1;
27 process2 : process(state, X, CE)
   begin
      next_state <= state;</pre>
29
      if CE = '1' then
30
       case state is
31
          when A =>
32
            if X = 0, then
33
               next_state <= B;</pre>
            end if;
          when B =>
            if X = '1' then
38
               next_state <= C;</pre>
             end if;
39
         when C =>
40
            if X = '0' then
41
               next_state <= B;</pre>
42
             else
43
               next_state <= D;</pre>
             end if;
          when D =>
            if X = 0, then
47
               next_state <= B;</pre>
48
             else
49
               next_state <= E;</pre>
50
             end if;
51
          when E =>
52
             if X = 0, then
53
               next_state <= F;</pre>
54
55
              next_state <= A;</pre>
            end if;
         when F =>
            if X = '0' then
59
               next_state <= B;</pre>
60
```

## 4 Testbench

Procedura testowa polega na stworzeniu symulacji behawioralnej, która przyjmuje następujący ciąg wejściowy:  $***abcdef****abcde\overline{f}****$ , czyli trzy losowe wejścia, następnie ciąg prawidłowy, potem znowu trzy losowe symbole, poprawny ciąg z zanegowanym ostatnim sygnałem oraz trzy losowe wejścia. Należało pamiętać, aby  $f_{CLK}=33\frac{1}{3}$  MHz oraz żeby wywołanie zmiany sygnału zegara nastąpiło po ustabilizowaniu wartości sygnału wejścia x. Wartość opóźnienia została ustalona na 10 ns. Dodatkowo w oknie symulacji na ekran został wyprowadzony wewnętrzny sygnał state (w oknie Wave).

#### 4.1 Moore

Listing testbencha dla automatu Moore:

```
1 LIBRARY ieee;
2 USE ieee.std_logic_1164.ALL;
3 ENTITY moore_tbh IS
4 END moore_tbh;
5 ARCHITECTURE behavior OF moore_tbh IS
      COMPONENT moore
      PORT (
           X : IN std_logic;
8
           Y : OUT std_logic;
9
           CE : IN std_logic;
10
           CLK : IN std_logic;
11
           RST : IN std_logic
12
          );
13
14
      END COMPONENT;
    signal X : std_logic ;
    signal CE : std_logic := '1';
     signal CLK : std_logic := '0';
19
     signal RST : std_logic := '0';
20
      signal Y : std_logic;
21
      signal vector : STD_LOGIC_VECTOR(0 to 20) := "111011100010011101000";
22
      constant CLK_period : time := 30 ns;
23
24
25 BEGIN
     uut: moore PORT MAP (
26
            X => X
27
            Y => Y,
28
            CE => CE,
29
            CLK => CLK,
30
            RST => RST
31
          );
32
33
     CLK_process :process
34
    begin
35
     CLK <= '0';
```

```
37
       wait for CLK_period/2;
      CLK <= '1';
38
      wait for CLK_period/2;
39
      end process;
40
41
      stim_proc: process
42
43
      begin
44
      X <= '1';
45
      wait for 5 ns;
46
         for i in 0 to 20 loop
47
         X <= vector(i);</pre>
48
         wait for 30 ns;
       end loop;
49
         wait;
50
      end process;
51
52 END;
```

Wynik symulacji można zaobserwować na zrzucie ekranu:



Symulacja behawioralna dla automatu Moore

## 4.2 Mealy

Listing testbencha dla automatu Mealy:

```
1 LIBRARY ieee;
2 USE ieee.std_logic_1164.ALL;
3 ENTITY mealy_tbh IS
4 END mealy_tbh;
5 ARCHITECTURE behavior OF mealy_tbh IS
      COMPONENT mealy
6
      PORT (
7
           X : IN std_logic;
8
9
           Y: OUT
                    std_logic;
           CE : IN std_logic;
10
           CLK : IN std_logic;
11
           RST : IN
                      std_logic
12
          );
13
     END COMPONENT;
14
15
     signal X : std_logic ;
16
     signal CE : std_logic := '1';
17
     signal CLK : std_logic := '0';
18
     signal RST : std_logic := '0';
20
21
      signal Y : std_logic;
    signal vector : STD_LOGIC_VECTOR(0 to 20) := "1110111000100111101000";
22
      constant CLK_period : time := 30 ns;
23
24
25 BEGIN
     uut: mealy PORT MAP (
26
            X => X
27
            Y => Y,
28
            CE => CE,
29
            CLK => CLK,
```

```
31
               RST => RST
32
            );
33
      {\tt CLK\_process} \; : \\ {\tt process}
34
35
      begin
       CLK <= '0';
36
       wait for CLK_period/2;
37
38
       CLK <= '1';
39
       wait for CLK_period/2;
40
      end process;
41
42
      stim_proc: process
43
      begin
       X <= '1';
44
       wait for 5 ns;
45
         for i in 0 to 20 loop
46
         X <= vector(i);</pre>
47
48
         wait for 30 ns;
       end loop;
49
         wait;
50
51
      end process;
52 END;
```

Wynik symulacji można zaobserwować na zrzucie ekranu:



Symulacja behawioralna dla automatu Mealy

# 5 Wgranie na płytę ZL-9572

Wgranie powyższego programu nie sprawiło prawie żadnych problemów, diody reagowały na przyciski poprawnie, tj. razem z wybranym kierunkiem oraz przy wciśniętym przycisku *CE* (*Clock Enable*). Należało pamiętać, aby w odpowiednich odstępach czasowych klikać lub odpuszczać przycisk, gdyż trzeba było "wstrzelić się" w takty zegara. Ponadto w pliku .ucf odkomentowane oraz zedytowane zostały następujące linie

```
1 # Clocks
2 NET "CLK" LOC = "P7" | BUFG = CLK;
3 NET "CLK" PERIOD = 30ns HIGH 50%;

4 
5 # Keys
6 NET "CE" LOC = "P42";
7 NET "X" LOC = "P40";
8 NET "RST" LOC = "P39"; # GSR

9 
10 # LEDS
11 NET "Y" LOC = "P35";
```

# 6 Projekt hierarchiczny

Projekt hierarchiczny polegał na stworzeniu układu, który wykorzystuje logicznie poprzednie zadanie (detektor sekwencji - dowolnie Moore lub Mealy *CLR* - *Clear*, *CE* - *Clock Enable*, *DIR* - *Direction*), ale połączony jest z blokiem *HexTo7Seg*. Podczas zajęć udało nam się zaimportować schemat z poprzedniego zadania jako blok, który można użyć na potrzeby projektu hierarchicznego.

### 7 Wnioski

Pierwsze dwa zadania zostały w pełni wykonane bez problemu. W zadaniu trzecim, czyli projekcie hierarchicznym zabrakło czasu na przetestowanie i ewentualne poprawienie układu. Obserwacja zmiany stanów automatów w symulacjach behawioralnych ukazuje, że automaty działają w sposób planowy. Warto zauważyć, że w symulacji automatu Moore'a wyjście pokazuje sygnał 1 tylko raz, gdzie w symulacji automatu Mealy'ego wyjście Y wskazuje sygnał 1 dwa razy. Jest to spowodowane konstrukcją automatu Mealy i tego, że po wprowadzeniu przedostatniego znaku sekwencji automat wszedł do ostatniego stanu, a z racji iż miał już na wejściu logiczne '0', to na wyjściu, zgodnie z grafem, pojawił się sygnał '1'. Drugie wystąpienie jedynki logicznej jest krótsze niż pierwsze, ponieważ szybciej nastąpiła zmiana sygnału wejściowego, przez co warunek wykrycia sekwencji nie został spełniony (mimo iż automat nie zmienił jeszcze stanu, ponieważ nadal czekał na zbocze narastające zegara).