## Generator sygnału 1 kHz

Raport Techniczny

Szymon Januszek, szymon\_j@tutanota.com Kwiecień 2023

#### Streszczenie

Głównym celem poniższej konstrukcji jest otrzymanie sygnału możliwie najwyższej jakości, zdefiniowanych w założeniach konkursowych, tzn. dokładność częstotliwości, stopień zniekształceń harmonicznych oraz dokładność amplitudy sygnału.

# Spis treści

| 1 | Bezpośrednia synteza cyfrowa      | 3          |
|---|-----------------------------------|------------|
|   | 1.1 Mikrokontroler                | 3          |
|   | 1.2 Przetwornik Cyfrowo-Analogowy | 3          |
|   | 1.3 Analiza sygnału wyjściowego   |            |
| 2 | Kształtowanie                     | 4          |
| 3 | Kontrola Amplitudy                | Ę          |
|   | 3.1 Pomiar amplitudy              | 5          |
|   | 3.2 Element sprzęgający           | 5          |
|   | 3.3 Źródło odniesienia            |            |
| 4 | Implementacja                     | $\epsilon$ |
|   | 4.1 Dithering                     | 7          |
|   | 4.2 Kod źródłowy                  | 8          |

## 1 Bezpośrednia synteza cyfrowa

Aby wygenerować maksymalnie stabilny i dokładny względem częstotliwości sygnał, zdecydowałem się na wykorzystanie techniki Bezpośredniej Syntezy Cyfrowej, gdzie mikroprocesor wraz z układem Przetwornika Cyfrowo-Analogowego (DAC) generuje sygnał zbliżony do sygnału oczekiwanego. Umożliwia to zastosowanie wysokiej jakości generatora kwarcowego, jako głównego źródła odniesienia, o precyzji rzędu 50ppm¹, w całym zakresie temperatur. Oznacza to, iż częstotliwość uzyskanego sygnału nie będzie odbiegać o więcej niż ±50 mHz od wartości oczekiwanej.

#### 1.1 Mikrokontroler

Jako główny mikrokontroler wybrany został układ AVR32DA28[2] należący do rodziny 8-bitowych układów AVR. W porównaniu ze starszymi generacjami, producent dopuszcza pracę układu przy częstotliwościach przekraczających 8 MHz z napięciem 3 V. Jednocześnie dokonana została unifikacja modelu pamięci, co okaże być się przydatne przy pisaniu oprogramowania(4).

### 1.2 Przetwornik Cyfrowo-Analogowy

Do implementacji przetwornika zrealizowany został układ drabinki R-2R (Rys.1). Umożliwiając łatwą zmianę wartości liczbowej, przedstawionej jako liczba binarna na pinach mikrokontrolera, na ułamek napięcia zasilania.



Rysunek 1: Schemat drabiny R-2R [1]

Napięcie na węźle wyjściowym przetwornika można opisać w następujący sposób:

$$V_{out} = V_{ref} \times \frac{a_0 \times 2^0 + a_1 \times 2^1 + a_2 \times 2^2 + \dots + a_{N-1} \times 2^{N-1}}{2^N}$$

Jak widać, przy N=8, przetwornik ten pozwala na uzyskanie 256 różnych wartości. Dla  $V_{ref}=3\,\rm V$ , oznacza to, iż różnica pomiędzy dwoma dowolnymi stopniami wynosi ok. 11.72 mV.

Co ciekawe, okazuje się, iż impedancja wyjściowa takiego układu jest stała dla każdego poziomu  $^2$ .

<sup>&</sup>lt;sup>1</sup>Części na milion

<sup>&</sup>lt;sup>2</sup>Wynika to z Twierdzenie Thévenina, zakładającego zerową impedancję źródła oraz mikrokontrolera. W rzeczywistości ich wartości są znacznie mniejsze od wartości R.

Aby zachować użyteczność najniższych bitów, precyzja wykorzystanych rezystorów musi być lepsza niż  $\frac{1}{2^N} \times 100\% \approx 0.3\%$ . Na szczęście, w sprzedaży dostępne są rezystory przeznaczone do montażu powierzchniowego o precyzji 0.1%.

### 1.3 Analiza sygnału wyjściowego

Sygnał generowany w ten sposób nie opowiada jednak perfekcyjnej sinusoidzie (Rys. 2). Obecne jest tzw. zniekształcenie kwantyzacji, wynikające z faktu, iż sygnał złożony jest z serii dyskretnych wartości. Jednak jeśli dokładnie przyjrzymy się różnicy pomiędzy naszym sygnałem a idealnej sinusoidzie, to okaże się, że amplituda takiego sygnału jest nie wielka ( $\Delta V \leqslant \frac{V_{ref}}{2^N}$ ), a także składa się on z częstotliwości wielokrotnie większych niż częstotliwość fundamentalna generowanego sygnału.



Rysunek 2: Przebieg sinusoidy generowanej przy pomocy przetwornika R-2R.

Możemy uznać, iż dobrym przybliżeniem takiego sygnału będzie suma sinusoidy o amplitudzie równej połowie napięcia zasilania  $V_{ref}$  i o częstotliwości  $f_0$  oraz sygnału prostokątnego o częstotliwości  $f_0 \times N_{smpl}$  i amplitudzie  $0.5 \times \frac{V_{ref}}{2^N}$ , gdzie  $N_{smpl}$  oznacza ilość dyskretnych zmian napięcia w czasie jednego okresu.

Widzimy więc że że częstotliwość już częstotliwość drugiej składowej jest  $N_{smpl}$  - krotnie większa, a jej amplituda  $2^{N-2}\pi$ -krotnie mniejsza w porównaniu ze składową fundamentalną. Oznacza to, iż przy zastosowaniu filtru dolnoprzepustowego niskiego stopnia, możliwe jest efektywne usunięcie składowych wyższej częstotliwości.

## 2 Kształtowanie

**TBD** 

## 3 Kontrola Amplitudy

Ostatnią zmienną którą należy rozpatrzyć jest amplituda sygnału wyjściowego. Na tym etapie amplituda sygnału jest większa od oczekiwanej wartości 0.5 V. Potrzebna jest więc metoda dokładnego tłumienia, nie wprowadzająca dodatkowych zniekształceń i zakłucenia.

Rozwiązanie oparte o nawet precyzyjny potencjometr pozostaje jednak wrażliwe na takie zmienne jak napięcie zasilania, czy też dryft parametrów elementów związany ze zmianą temperatury.

Tak więc, niezbędny jest układ aktywnie korygujący amplitudę sygnału. Cyfrowa implementacja takiego rozwiązania nie wchodzi w gre, ponieważ przetwornik DAC nie posiada wystarczającej głębokości bitowej. Stąd też, proponuję rozwiązanie w pełni analogowe.

Przy użyciu wzmacniaczy operacyjnych możemy uzyskać pętle sprzężenia zwrotnego, korygującą amplitude sygnału względem stałego napięcia odniesienia. Do realizacji tego rozwiązania potrzebujemy następujących elementów.

### 3.1 Pomiar amplitudy

Po pierwsze, konieczny jest pomiar amplitudy sygnału wyjściowego. To tego celu służy tzw. Detektor szczytowy (Rys. 3).



Rysunek 3: Przykładowy schemat połówkowego detektora szczytowego

## 3.2 Element sprzęgający

Wymagany jest układ umożliwiający tłumienie sygnału zmiennego względem sygnału sterującego:

$$V_{wyj} \propto \frac{V_{wej}}{V_{ster}} \tag{1}$$

Fizyczna implementacja takiego układu okazuje się być niebanalna. Możliwy jest układ realizujący operacje mnożenia wartości sygnałów. Jego realizacja jednak jest wysoce złożona i wymaga relatywnie dużo części, ponieważ w jego skład wchodzą układy wyznaczające logarytm naturalny obu wartości, dodające te wartości do siebie, a na koniec wyznaczające funkcje wykładniczą  $e^x$  tej sumy.

Alternatywna metoda wykorzystuje element zmieniający swój opór elektryczny względem jakiegoś innego czynnika. Przykładem historycznej realizacji takiego układu jest zastosowanie niewielkiej łapmy żarowej, której opór włókna jest wprost proporcjonalny do jego temperatury.

Istnieje jednak znacznie prostsze i wydajniejsze rozwiązanie.

Popularnym elementem o zmiennym oporze jest fotorezystor. W przeciwieństwie do innych elementów światłoczułych, przy stałym natężeniu światła, zachowuje się on jak faktyczny rezystor, tzn. prąd przepływający jest wprost proporcjonalny do napięcia i odwrotnie do jego oporu  $I \propto \frac{V}{R_{\phi}}$ .

Tak więc, jeśli zamknie się fotorezystor w obudowie światłoszczelnej wraz z diodą LED, uzyskamy układ o zmiennym oporze elektrycznym, kontrolowany przez prąd diody<sup>3</sup>.

$$R \propto \frac{1}{I_{Led}}$$
 (2)

Umożliwia to łatwą implementacje układu sprzężenia (Eq. 1).

Co prawda powyższy model ignoruje fakt, iż tak na prawdę opór fotorezystora zależny jest wykładniczo od natężenia padającego światła  $R = \left(\frac{1}{\phi}\right)^A$ . Nie stanowi jednak to dużego problemu ponieważ układ ten znajduje się w pętli sprzężenia zwrotnego.

$$R \propto \frac{1}{(I_{Led})^A} \tag{3}$$

#### 3.3 Źródło odniesienia

W tym momęcie potrzebne jest jedynie stabilne oraz dostrajalne źródło napięcia odniesienia. Do tego celu z zupełności wystarczy układ LM4041 wraz z precyzyjnym potencjometrem.

## 4 Implementacja

Czas przejść do opisu kodu źródłowego. W pliku sine\_tab.cpp znajduje się definicja tabeli funkcji sinus. Składa się ona z 1024 próbek, a wartość i-tej próbki zdefiniowana jest w następujący sposób:

$$f(i) = (2^N - 1) + \left\lfloor (2^N - 1) \times \sin\left(\frac{2\pi \times i}{N_{smpl}}\right) \right\rfloor \tag{4}$$

$$f(i) = 127 + \left| 127 \times \sin\left(\frac{2\pi \times i}{1024}\right) \right| \tag{5}$$

Każda próbka jest 8-bitową liczbą całkowitą z zakresu  $\in \{0...254\}$ , jednocześnie tabela przedstawia cały jeden okres funkcji sinus, poza wartością  $\sin(2\pi)$ . Następną próbkę stanowi wartość  $\sin(0)$ . Dzięki temu reprodukowany sygnał nie zawiera przeskoku co cały okres.

Zadaniem oprogramowania mikrokontrolera pozostaje wczytanie kolejnych wartości z pamięci, a następnie ustawienie pinów na odpowiedni stan. Wykorzystując 8-bitową naturę architektury AVR możliwe jest ustawienie stanu całego rejestru (tj. grupy 8 pinów) poprzez pojedynczy zapis do obszaru peryferialnego pamięci (Linia 53)

 $<sup>^3</sup>$ Zakładam  $\phi \propto I$ 

W tym miejscu napotykamy jednak pewien problem, synteza powyższego sygnału wymaga produkcji ponad miliona próbek na sekundę, tym czasem zastosowany mikroprocesor jest przystosowany do pracy przy częstotliwości nie przekraczających 24 MHz. Przy zastosowanym generatorze kwarcowym o częstotliwości pracy 12.288 MHz oznacza to, że mamy dokładnie 12 cykli maszynowych na wygenerowanie następnej próbki, co więcej aby zachować precyzje częstotliwości musimy wykorzystać wszystkie 12 cykli za każdym razem. Stąd też decyzja o implementacji całego algorytmu bezpośrednio w niskopoziomowym assemblerze. Pozwala to na dokładną kontrolę nad czasem wykonania całego cyklu, a jednocześnie umożliwia szereg optymalizacji będacych poza zasiegiem kompilatora.

Kolejne bajty pobierane są przez instrukcje ld (Linia 42), która jednocześnie inkrementuje wskaźnik tworzony przez parę rejestrów r30 i r31.

Problemem pozostaje jedynie wydajne zawijanie wskaźnika po dotarciu do 1024-tej wartości. Ponownie wykorzystując 8-bitową nature układów AVR, możliwe jest bardzo wydajne rozwiązanie tego problemu.

Jednym z atrybutów udostępnianych przez kompilator GCC jest

\_\_attribute\_\_((aligned (1024))), który pozwala na wymuszenie wyrównania pozycji pierwszego bajtu danej zmiennej do wielokrotności liczby podanej jako argument. Oznacza to iż pozycja tablicy przyjmuje postać  $A \times 1024$ .

Tak więc, niższy bajt 16-bitowego wskaźnika będzie ulegał stałym zmianą na całej swojej długości, natomiast w bajcie wyższym, dzięki wyrównaniu tabeli, zmieniać się będą jedynie dwa najniższe bity (Rys. 4).



Rysunek 4: Schemat rozkładu bitów we wskaźniku

Tak więc jedyne co tak na prawdę musimy robić to nie pozwolić na zmianę stanu 6 najwyższych bitów wskaźnika. Możemy to osiągnąć używając sprytej sztuczki, zajmującej łącznie 2 cykle zegarowe (Linia 56).

$$r31' = ((r31 \lor 11_{bin}) \land r20) \tag{6}$$

Po pierwsze zerujemy sześć najwyższych bitów górnego rejestru instrukcją ANDI - (And with Immidiate) z liczbą  $3_{dec}$ . Następnie instrukcja OR przywraca poprawny stan wyższych bitów, które na początku działania programu zostały zapisane w rejestrze 20 (Linijka 26).

#### 4.1 Dithering

Techniką mogącą poprawić charakterystykę szumową sygnału jest tzw. Dihering. polegającą na uprzypadkowieniu najniższych bitów próbek. Pozwala to na gładszy rozkład energii składowych wynikających z kwantyfikacji sygnału (Rys. 2) Korzyści jej stosowania nie zostały jeszcze ustalone na tym etapie projektu, jednak możliwa

okazała się jej implementacja, pomimo wysoce ograniczonych zasobów obliczeniowych.

W celu generowania przypadkowych bitów zaimplementowany został prosty generator LCG (Linia 46)

$$r0' = 3 \times r0 \mod 256 \tag{7}$$

Do tego celu wykorzystane zostały właściwości instrukcji MUL mnożącej wartość dwóch rejestrów 8-bitowych, a otrzymując 16-bitowy wynik zawarty w parze rejestrów r1, r0.

Teraz jako wynik przypadkowej operacji zostaje wybrany 9-ty bit wyniku operacji  $r0 \times 3$ . Zawarty jest w rejestrze r1. Następnie XOR-owany jest z wartością następnej próbki zawartej w r2

$$r2' = r2 \oplus (((r0 \times 3) \gg 8) \land 1) \tag{8}$$

#### 4.2 Kod źródłowy

30

```
;Szymon Januszek 2023
   #include <avr/io.h>
   #include "config.h"
   .extern SINE TAB
   .global main
   main:
        temporarly use r1 for ZERO
9
        eor r1, r1
10
11
        ;select external clock as Main Clock source
12
        ldi r16, 0xD8; MAGIC VALUE
13
        ldi r17, 0x83
14
        out CPU CCP, r16
15
        sts CLKCTRL MCLKCTRLA, r17; use external clock
16
17
        out CPU CCP, r16
        sts CLKCTRL_MCLKCTRLB, r1; disable prescaler
19
20
        ;set port direction and clear
21
        ldi r16, 0xFF
22
        sts PORTD DIRSET, r16
23
        out PORT OUT, r1
24
        ;load pointer to Z reg. pair
26
        Idi r20, hi8(SINE TAB)
27
        mov r31, r20
28
        mov r30, r1
29
```

```
#ifdef DITHER
31
         ; setup constans. r0 is used as counter for RNG
32
         ldi r16, 3
33
         mov r3, r16
34
         ldi r16, 1
35
         mov r0, r16
36
         ldi r17, 1
37
    #endif //DITHER
38
39
40
    loop:
41
         ;pull next byte out of memory and increment the pointer
42
         ld r2, Z+
43
44
    #ifdef DITHER
45
         ; randomise lowest bit
46
         mul r0, r3
47
         ;and r1, r17
48
         nop
49
         eor r2, r1
50
    #endif //DITHER
51
52
         ;output data
53
         out PORT_OUT, r2
54
55
         ;cyclize data pointer
56
         andi r31, 0x03
57
         or r31, r20
58
59
         ;pad for 12.288 MHz
    #ifndef DITHER
61
         nop
62
         nop
63
         nop
64
         nop
65
    #endif //DITHER
66
67
         rjmp loop
```

## References

- [1] CC BY-SA 2.0. URL: https://commons.wikimedia.org/wiki/File:R2r-ladder.png.
- [2] Microchip corp. AVR32DA Final Data Sheet. URL: https://ww1.microchip.com/downloads/aemDocuments/documents/MCU08/ProductDocuments/DataSheets/AVR32DA28-32-48-Data-Sheet-40002228B.pdf.



Rysunek 5: Kot autora wspomagający proces twórczy