## **Features STM32F4**

| Parameter            | Kursinformationen                                                                                          |
|----------------------|------------------------------------------------------------------------------------------------------------|
| Veranstaltung:       | Vorlesung Digitale Systeme                                                                                 |
| Semester             | Sommersemester 2021                                                                                        |
| Hochschule:          | Technische Universität Freiberg                                                                            |
| Inhalte:             | Spezifische Besonderheiten des STM32                                                                       |
| Link auf den GitHub: | https://github.com/TUBAF-IfI-<br>LiaScript/VL DigitaleSysteme/blob/main/lectures/12 CortexMFe<br>atures.md |
| Autoren              | Sebastian Zug, Karl Fessel & Andrè Dietrich                                                                |



### **DMA**

Wenn wir derCPU (Hauptprozessor) die ganze Arbeit des Abholens von Anweisungen (Code) aus dem Flash, der Ausführung der dekodierten Anweisungen und des Verschiebens von Daten zu und von Peripheriegeräten und Speicher erledigen lassen, führt mit steigender Zahl von Komponenten zu einer steigenden Auslastung des Systems. Die Zahl der Interrupts, die ein UART1-Datenempfänger generiert, der einen Datenstrom erhält, den die CPU sofort in einen lokalen Puffer im Speicher übertragen muss, um kein Datenpaket zu verlieren, führt dies mit

### (1Start + 8data + 0Parity + 1stop) = 10Bit bei 115200Baud

zu 11520 Interrupts pro Sekunde. Diese konkurieren dann noch mit den anderer Peripheriegeräten wie UART, SPI, ADC. Dabei passiert bei dieser konkreten Aufgabe nichts anderes als das "hin- und herschaufeln" von Daten. Eine Rechenpower wird gar nicht abgefragt.

Noch schlimmer wird die Situation, wenn neben der eigentlichen Kopieroperation auch noch der Overhead für das Umschalten des Kontexts zu und von Interrupt-Handlern berücksichtigt wird. Die CPU ist nicht in der Lage die volle Arbeitsleistung zu entfalten, da sie mit Datentransaktionen beschäftigt ist.

## **Umsetzung**

Der Begriff Speicherdirektzugriff oder englisch Direct Memory Access (DMA) erlaubt den Datenaustausch über das Bussystem ohne den Umweg über die CPU auf den Speicher zugreift. Diese Technik erlaubt angeschlossenen Peripheriegeräten untereinander und mit dem Arbeitsspeicher zu kommunizieren. Der Vorteil des Speicherdirektzugriffs ist die schnellere Datenübertragung bei gleichzeitiger Entlastung des Prozessors.

NJTRST, JTDI, JTCK/SWCLK JTDO/SWD, JTDO JTAG & SW MPU ETM NVIC TRACECLK TRACED[3:0] ARM Cortex-M4 84 MHz I-BUS 512 KB bus-matrix DP DM ID, VBUS, SOF USB OTG FS AHB1 84 MHz DMA1 Voltage regulator 3.3 to 1.2 V VDD = 1.7 to 3.6 V (PDR OFF) @VDD @VDDA Supply RC HS GPIO PORT A POR/PDF BOR VDDA, VSSA NRST GPIO PORT B PLL1&2 GPIO PORT C @VDDA @VDD GPIO PORT D OSC\_IN OSC\_OUT Reset & GPIO PORT E VBAT = 1.65 to 3.6 V GPIO PORT H XTAL 32 kHz 23 ALARM\_OUT 2 STAMP1 CRC TIM2 TIM3 16b 4 channels, ETR as AF I up to 81 AF EXT IT. WKUP TIM4 32b D[7:0] CMD, CK as AF AHB/APB2 AHB/APB1 TIM5 SDIO / MMC 4 compl. channels TIM1\_CH1[1:4]N, 4 channels TIM1\_CH1[1:4]ETR, TIM1 / PWM16b RX, TX as AF CTS, RTS as AF USART2 irDA 2 channels as AF TIM9 SP2/12S2 1 channel as AF TIM10 WWDG MOSI/SD, MISO/SD\_ext, SCK/CK NSS/WS, MCK as AF 1 channel as AF SP3/I2S3 I2C1/SMBUS SCL, SDA, SMBA as AF  $\mathbb{Z}$ I2C2/SMBUS SCL. SDA. SMBA as AF <sup>d</sup>USART6 SCL, SDA, SMBA as AF RX, TX, CK as AF 12C3/SMBUS MOSI, MISO, SCK, NSS as AF SPI1 MOSI, MISO, SCK, NSS as AF VDDREF\_ADC Temperature sensor <= 16 analog inputs ADC1 MS33717V1

Figure 3. STM32F401xD/xE block diagram

Interne Struktur des STM32F401 [STM32] Seite 14

Der DMA-Controller führt den direkten Speichertransfer durch: als AHB-Master kann er die Kontrolle über die AHB-Busmatrix übernehmen, um AHB-Transaktionen zu initiieren. er kann folgende Transaktionen durchführen:

- Peripherie-zu-Speicher
- Speicher-zu-Peripherie
- Speicher-zu-Speicher

Figure 4. Multi-AHB matrix



Busmatrix am Beispiel des STM32F401 Controllers [STM32] Seite 36

| Modus                  | DMA1 | DMA2 |
|------------------------|------|------|
| Peripherie-zu-Speicher | X    | X    |
| Speicher-zu-Peripherie | X    | X    |
| Speicher-zu-Speicher   |      | X    |

DMA controller REQ\_STR0\_CH0 REQ\_STR0\_CH1 Memory port AHB 1 REQ\_STR0\_CH7 STREAM 5 STREAM 7 STREAM 0 REQ\_STR1\_CH0 STREAM 1 STREAM STREAM STREAM REQ\_STR1\_CH1 REQ\_STREAM0 REQ\_STREAM1 REQ\_STREAM2 REQ\_STR1\_CH7 REQ STREAM3 REQ STREAM4 REQ STREAM5 FIFO FIFO FIFO FIFO FIFO FIFO Arbiter REQ\_STREAM6 REQ\_STREAM7 STREAM 6 STREAM STREAM STREAM STREAM STREAM REQ\_STR7\_CH0 REQ\_STR7\_CH1 REQ\_STR7\_CH7 Peripheral port Channel selection AHB slave Programming port programming interface ai15945

Figure 22. DMA block diagram

DMA Basisstruktur [STM32] Seite 168

Jeder Kanal kann einen DMA-Transfer zwischen einem Peripherieregister, das sich an einer festen Adresse befindet, und einer Speicheradresse durchführen. Die Menge der zu übertragenden Daten (bis zu 65535) ist programmierbar. Das Register, das die Menge der zu übertragenden Datenelemente enthält, wird nach jeder Transaktion dekrementiert.

Table 29. DMA2 request mapping (STM32F401xB/C and STM32F401xD/E)

| Peripheral requests | Stream 0  | Stream 1  | Stream 2  | Stream 3 | Stream 4                          | Stream 5  | Stream 6                         | Stream 7  |
|---------------------|-----------|-----------|-----------|----------|-----------------------------------|-----------|----------------------------------|-----------|
| Channel 0           | ADC1      | -         | -         | -        | ADC1                              | -         | TIM1_CH1<br>TIM1_CH2<br>TIM1_CH3 | -         |
| Channel 1           | -         | -         | -         | -        | -                                 | -         | -                                | -         |
| Channel 2           | -         | -         | -         | -        | -                                 | -         | -                                | -         |
| Channel 3           | SPI1_RX   | -         | SPI1_RX   | SPI1_TX  | -                                 | SPI1_TX   | -                                | -         |
| Channel 4           | SPI4_RX   | SPI4_TX   | USART1_RX | SDIO     | -                                 | USART1_RX | SDIO                             | USART1_TX |
| Channel 5           | -         | USART6_RX | USART6_RX | SPI4_RX  | SPI4_TX                           | -         | USART6_TX                        | USART6_TX |
| Channel 6           | TIM1_TRIG | TIM1_CH1  | TIM1_CH2  | TIM1_CH1 | TIM1_CH4<br>TIM1_TRIG<br>TIM1_COM | TIM1_UP   | TIM1_CH3                         | -         |
| Channel 7           | -         | -         | -         | -        | -                                 | -         | -                                | -         |

DMA Channelzuordnungen [STM32] Seite 171

Die Übertragungsdatengrößen der Peripherie und des Speichers sind über die Bits PSIZE und MSIZE im Register DMA\_CCRx voll programmierbar.

Eine DMA-Transaktion besteht aus einer Folge von einer konfigurierbaren Anzahl von Datenübertragungen. Dabei besteht jede DMA-Übertragung besteht aus drei Operationen:

- Laden aus dem Peripherie-Datenregister oder einer Speicherstelle, die über das DMASxPAR- oder DMASxMOAR-Register adressiert wird
- Speichern der geladenen Daten im Peripherie-Datenregister oder einer Speicherstelle, die über das DMA*SxPAR- oder DMA*SxM0AR-Register adressiert wird -
- Nachdekrementieren des DMA\_SxNDTR-Registers, das die Anzahl der noch auszuführenden Transaktionen enthält

Effizient wird das DMA-Verfahren allerdings erst, wenn nicht nur ein einzelnes Datenwort zu übertragen ist, sondern größere zusammenhängende Speicherbereiche, z. B. ganze Datensektoren oder -spuren von einer Festplatte. Dann lohnt sich auch der gewisse Overhead, der dadurch entsteht, dass zuallererst der DMA-Controller durch Setzen diverser Registerinhalte für die bevorstehende Aufgabe aufgesetzt werden muss. Peripherie- und Speicherzeiger können optional nach jeder Transaktion automatisch nachinkrementiert werden. Wenn der inkrementierte Modus aktiviert ist, ist die Adresse der nächsten Übertragung die Adresse der vorherigen Übertragung, die je nach gewählter Datengröße um 1, 2 oder 4 inkrementiert wird.

[STM32] Firma ST, STM32F401xx Controller Data Sheet, Link

## **Programmierung**

Lassen Sie uns das Ganze anhand eines Beispiels evaluieren. Nehmen wir an, dass Sie den Analog-Digital-Wandler auf Ihrem Controller maximal nutzen wollen. Dazu werden die gelesenen Daten in den Speicher geschrieben, um dort beispielsweise gefiltert und analysiert zu werden.

Welche Schritte sind entsprechend notwendig?

- Konfiguration des ADC in einem ContinousMode
- Aktivierung des DMA Channels für den zugehörigen PIN
- Visualisierung des Speicherinhaltes im Debug Modus



## Herausforderungen

Die Existenz der DMA-Einheit kann manchmal einige Probleme verursachen. Wenn z. B. in einer Architektur mit einem CPU-Cache die DMA-Einheit auf den Datenspeicher zugreift und an eine Stelle schreibt, die auch im Cache gespiegelt ist, werden die Daten im Cache-Speicher ungültig.

#### **NVIC**

Interrupts können in zwei Gruppen kategorisiert werden, nämlich in asynchrone Interrupts (aka Interrupt, Hardware-Interrupt) und synchrone Interrupts (aka Exception). Erstere können jederzeit eintreffen, typischerweise IO-Interrupts, letztere können nur nach der Ausführung eines Befehls eintreffen, z.B. wenn die CPU versucht, eine Zahl durch 0 zu dividieren oder ein Page Fault. Das ist also der Unterschied zwischen Interrupts und Exceptions.

Die Intel-Dokumentation klassifiziert Interrupts und Exceptions wie folgt:

| Kategorie  | Subkategorie                    | Bedeutung                                                                                                                                                                    |
|------------|---------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Interrupts | Maskierbare Interrupts          | Alle Interrupt Requests (IRQs), die von I/O-Geräten ausgegeben werden, führen zu maskierbaren Interrupts. Ein maskierbarer Interrupt wird ignoriert, sofern er maskiert ist. |
|            | Nicht-maskierbare<br>Interrupts | Nur wenige kritische Ereignisse (z. B. Hardwarefehler) führen zu nichtmaskierbaren Interrupts . Nichtmaskierbare Interrupts werden von der CPU immer erkannt.                |
| Exceptions | Fehler                          | Können im Allgemeinen behoben werden;<br>nach der Behebung kann das Programm<br>ohne Verlust der Kontinuität neu gestartet<br>werden.                                        |
|            | Traps                           | Traps werden vom Anwenderprogramm<br>ausgelöst, um eine Funktionalität des<br>Betriebssystems aufzurufen.                                                                    |
|            | Programmierte<br>Ausnahmen      | Programmierte Ausnahmen werden von der<br>Steuereinheit als Traps behandelt; sie werden<br>oft als Software-Interrupts bezeichnet.                                           |

## **NVIC**

Was steht im Werbetext zum Nested Vector Interrupt Controller (NVIC) und was bedeuten diese Aussagen?

The devices embed a nested vectored interrupt controller able to manage 16 priority levels, and handle up to 62 maskable interrupt channels plus the 16 interrupt lines of the Cortex®-M4 with FPU:

- Closely coupled NVIC gives low-latency interrupt processing
- Interrupt entry vector table address passed directly to the core
- Allows early processing of interrupts
- Processing of late arriving, higher-priority interrupts
- Support tail chaining
- Processor state automatically saved

## Trigger für die ISR

Cortex-M Controller implementieren mindestens die folgenden Exceptions:

- Reset Dies ist die Routine, die ausgeführt wird, wenn ein Chip aus dem Reset kommt.
- Non Maskable Interrupt (NMI) Wie der Name schon sagt, kann dieser Interrupt nicht deaktiviert werden. Wenn Fehler in anderen Exception-Handlern auftreten, wird ein NMI ausgelöst. Abgesehen von der Reset-Exception hat er die höchste Priorität aller Exceptions.
- HardFault Der Auffangbehälter für verschiedene Systemfehler, die auftreten können, wie z. B. Zugriffe auf fehlerhaften Speicher, Divide-by-Zero-Fehler und illegale Zugriffe ohne Vorzeichen. Es ist der einzige Handler für Fehler auf der ARMv6-M-Architektur, aber für ARMv7-M & ARMv8-M können Fault-Handler mit feinerer Granularität für bestimmte Fehlerklassen aktiviert werden (d.h. MemManage, BusFault, UsageFault).
- SVCall Exception Handler, der aufgerufen wird, wenn ein Supervisor Call (svc) Befehl ausgeführt wird.
- PendSV & SysTick Interrupts auf Systemebene, die durch Software ausgelöst werden. Sie werden typischerweise beim Betrieb eines RTOS verwendet, um zu verwalten, wann der Scheduler läuft und wann Kontextwechsel stattfinden.

Auf die Core Exeptions folgen die Interrupteinträge der peripheren Elemente.

"Events sind neben Interrupts etwas, das dem Cortex Core seinen Schlaf rauben kann." (mikrocontroller.net Forenbeitrag)

# **Umsetzung**

Beschaltung externer Interrupts [STM32] Seite 206

The devices embed a nested vectored interrupt controller able to manage 16 priority levels.

[STM32] Firma ST, STM32F401xx Controller Data Sheet, Link

# Beschleunigung der Abarbeitung

| Ansatz                   | Erklärung                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |
|--------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Tail-Chaining            | Üblicherweise muss die Hardware beim Beenden einer ISR mindestens acht vom <i>caller safe</i> Register poppen und wiederherstellen. Wenn jedoch bereits eine neue Exception ansteht, kann dieses POP und das anschließende PUSH übersprungen werden, da genau dieselben Register erst gespeichert und dann wieder entnommen werden würden!                                                                                                                                                                                                                                                                                                                          |
| Late-arriving Preemption | Der ARM-Kern kann ein ISR höherer Priorität erkennen, während er sich in der <i>Exception-Entry-Phase</i> befindet (Sichern der Caller-Register & Abrufen der auszuführenden ISR-Routine). Die Optimierung besteht darin, dass die ISR-Routine mit höherer Priorität geholt und ausgeführt werden kann, statt die ursprünglich geplante. Die bereits erfolgte Speicherung des Registerzustands ist davon ja unabhängig. Dadurch wird die Latenzzeit für den Interrupt mit höherer Priorität reduziert und praktischerweise kann der Prozessor nach Beendigung des spät eintreffenden Exception-Handlers in die ursprüngliche ISR unmittelbar anschließend bedienen. |
| Lazy State Preservation  | ARMv7- & ARMv8-Bausteine können eine optionale Floating Point Unit (FPU) integrieren. Diese kommt mit dem Zusatz von 33 Vier-Byte-Registern (s0-s31 & fpscr). 17 davon sind "caller"-gespeichert und müssen gesichert werden. Da FPU-Register nicht oft in ISRs verwendet werden, kann eine Optimierung Lazy Context Save aktiviert werden, die das tatsächliche Speichern der FPU-Register auf dem Stack vermeidet, bis eine Fließkommaanweisung in der Exception verwendet wird.                                                                                                                                                                                  |
|                          |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |

# **Beispiel**

Nutzung Externer Interrupts in Form der Buttons auf dem STM32F401RE Board.