|                          | 1          | ı          |      |       |     |        |     |      |      |        |      |     | 2019/1/1                                                                 | 7 |
|--------------------------|------------|------------|------|-------|-----|--------|-----|------|------|--------|------|-----|--------------------------------------------------------------------------|---|
| 命令                       | ニーモニック     | オペコート      |      | _     |     |        |     |      | ステー  |        |      | フラグ | 説明                                                                       |   |
|                          | 命令 オペランド   | OP Rd Rx   | Drct | Index | Imm | FP RIt | Reg | Imm4 | Indr | B Indr | Othr | 変化  |                                                                          | _ |
| No Operation             | NO         | 00h 0h 0h  |      |       |     |        |     |      |      |        | 3    | ×   | 何もしない                                                                    |   |
| Load                     | LD Rd,EA   | 08h Rd EA  | 7    | 7     | 5   | 7      | 4   | 4    | 6    | 6      |      | ×   | $Rd \leftarrow [EA]$                                                     |   |
| Load                     | LD Rd,FLAG | 14h Rd 0h  |      |       |     |        |     |      |      |        | 4    | ×   | Rd ← FLAG                                                                |   |
| Store                    | ST Rd,EA   | 10h Rd EA  | 6    | 6     |     | 6      |     |      | 5    | 5      |      | ×   | [Dsp] ← EA                                                               |   |
| Add                      | ADD Rd,EA  | 18h Rd EA  | 7    | 7     | 5   | 7      | 5   | 4    | 6    | 6      |      | 0   | $Rd \leftarrow Rd + [EA]$                                                |   |
| Subtract                 | SUB Rd,EA  | 20h Rd EA  | 7    | 7     | 5   | 7      | 5   | 4    | 6    | 6      |      | 0   | $Rd \leftarrow Rd - [EA]$                                                |   |
| Compare                  | CMP Rd,EA  | 28h Rd EA  | 7    | 7     | 5   | 7      | 5   | 4    | 6    | 6      |      | 0   | Rd - [EA]                                                                |   |
| Logical And              | AND Rd,EA  | 30h Rd EA  | 7    | 7     | 5   | 7      | 5   | 4    | 6    | 6      |      | 0   | Rd ← Rd and [EA]                                                         |   |
| Logical Or               | OR Rd,EA   | 38h Rd EA  | 7    | 7     | 5   | 7      | 5   | 4    | 6    | 6      |      | 0   | Rd ← Rd or [EA]                                                          |   |
| Logical Xor              | XOR Rd,EA  | 40h Rd EA  | 7    | 7     | 5   | 7      | 5   | 4    | 6    | 6      |      | 0   | Rd ← Rd xor [EA]                                                         |   |
| Add with Scale           | ADDS Rd,EA | 48h Rd EA  | 8    | 8     | 6   | 8      | 6   | 5    | 7    | 7      |      | 0   | $Rd \leftarrow Rd + [EA]^2$                                              |   |
| Multiply                 | MUL Rd,EA  | 50h Rd EA  | 57   | 57    | 55  | 57     | 55  | 54   | 56   | 56     |      | 0   | $Rd \leftarrow Rd \times [EA]$                                           |   |
| Divide                   | DIV Rd,EA  | 58h Rd EA  | 73   | 73    | 71  | 73     | 71  | 70   | 72   | 72     |      | 0   | $Rd \leftarrow Rd / [EA]$                                                |   |
| Modulo                   | MOD Rd,EA  | 60h Rd EA  | 73   | 73    | 71  | 73     | 71  | 70   | 72   | 72     |      | 0   | Rd ← Rd % [EA]                                                           |   |
| Multiply Long            | MULL Rd,EA | 680h Rd EA | 57   | 57    | 55  | 57     | 55  | 54   | 56   | 56     |      | 0   | $(Rd+1,Rd) \leftarrow Rd \times [EA]$                                    | 注 |
| Divide Long              | DIVL Rd,EA | 70h Rd EA  | 73   | 73    | 71  | 73     | 71  | 70   | 72   | 72     |      | 0   | $Rd \leftarrow (Rd+1,Rd) / [EA],$<br>$Rd+1 \leftarrow (Rd+1,Rd) \% [EA]$ | 注 |
| Shift Left Arithmetic    | SHLA Rd,EA | 80h Rd EA  | 8+n  | 8+n   | 6+n | 8+n    | 6+n | 5+n  | 7+n  | 7+n    |      | 0   | $Rd \leftarrow Rd \ll [EA]$                                              | 1 |
| Shift Left Logical       | SHLL Rd,EA | 88h Rd EA  | 8+n  | 8+n   | 6+n | 8+n    | 6+n | 5+n  | 7+n  | 7+n    |      | 0   | Rd ← Rd << [EA]                                                          | _ |
| Shift Right Arithmetic   | SHRA Rd,EA | 90h Rd EA  | 8+n  | 8+n   | 6+n | 8+n    | 6+n | 5+n  | 7+n  | 7+n    |      | 0   | Rd ← Rd >> [EA]                                                          | 1 |
| Shift Right Logical      | SHRL Rd,EA | 98h Rd EA  | 8+n  | 8+n   | 6+n | 8+n    | 6+n | 5+n  | 7+n  | 7+n    |      | 0   | Rd ← Rd >>> [EA]                                                         | 1 |
| Jump on Zero             | JZ EA      | A0h 0h EA  | 4/5  | 4/5   |     |        |     |      | 4/5  |        |      | ×   | If (Z) $PC \leftarrow EA$                                                | 1 |
| Jump on Carry            | JC EA      | A0h 1h EA  | 4/5  | 4/5   |     |        |     |      | 4/5  |        |      | ×   | If (C) $PC \leftarrow EA$                                                | 1 |
| Jump on Minus            | JM EA      | A0h 2h EA  | 4/5  | 4/5   |     |        |     |      | 4/5  |        |      | ×   | If (S) PC ← EA                                                           | 1 |
| Jump on Overflow         | JO EA      | A0h 3h EA  | 4/5  | 4/5   |     |        |     |      | 4/5  |        |      | ×   | if (V) PC ← EA                                                           | 1 |
| Jump on greater than     | JGT EA     | A0h 4h EA  | 4/5  | 4/5   |     |        |     |      | 4/5  |        |      | ×   | If (not (Z or (S xor V))) $PC \leftarrow EA$                             | 1 |
| Jump on greater or equal |            | A0h 5h EA  | 4/5  | 4/5   |     |        |     |      | 4/5  |        |      | ×   | if (not (S xor V)) PC ← EA                                               | 1 |
| Jump on less or equal    | JLE EA     | A0h 6h EA  | 4/5  | 4/5   |     |        |     |      | 4/5  |        |      | ×   | If (Z or (S xor V)) PC ← EA                                              | 1 |
| Jump on less than        | JLT EA     | A0h 7h EA  | 4/5  | 4/5   |     |        |     |      | 4/5  |        |      | ×   | If (S xor V) PC ← EA                                                     | 1 |
| Jump on Non Zero         | JNZ EA     | A0h 8h EA  | 4/5  | 4/5   |     |        |     |      | 4/5  |        |      | ×   | If (not Z) PC ← EA                                                       | 1 |
| Jump on Non Carry        | JNC EA     | A0h 9h EA  | 4/5  | 4/5   |     |        |     |      | 4/5  |        |      | ×   | If (not C) $PC \leftarrow EA$                                            | - |
| Jump on Non Minus        | JNM EA     | A0h Ah EA  | 4/5  | 4/5   |     |        |     |      | 4/5  |        |      | ×   | If (not S) $PC \leftarrow EA$                                            | - |
| Jump on Non Overflow     | JNO EA     | A0h Bh EA  | 4/5  | 4/5   |     |        |     |      | 4/5  |        |      | ×   | If (not V) PC ← EA                                                       | 1 |
| Jump on higher           | JHI EA     | A0h Ch EA  | 4/5  | 4/5   |     |        |     |      | 4/5  |        |      | ×   | If (not (Z or C)) PC ← EA                                                | 1 |
| Jump on lower or same    | JLS EA     | A0h Eh EA  | 4/5  | 4/5   |     |        |     |      | 4/5  |        |      | ×   | If $(Z \text{ or } C) PC \leftarrow EA$                                  | 1 |
| Jump                     | JMP EA     | A0h Fh EA  | 5    | 5     |     |        |     |      | 5    |        |      | ×   | PC ← EA                                                                  | 1 |
| Call subroutine          | CALL EA    | A8h 0h EA  | 6    | 6     |     |        |     |      | 6    |        |      | ×   | [SP] ← PC, PC ← EA                                                       | 1 |
| Input                    | IN Rd,EA   | B0h Rd EA  | 7    |       |     |        |     |      | 6    | 6      |      | ×   | Rd ← IO[EA]                                                              | 1 |
| Output                   | OUT Rd,EA  | B8h Rd EA  | 6    |       |     |        |     |      | 5    | 5      |      | ×   | IO[EA] ← Rd                                                              | 1 |
| Push Register            | PUSH Rd    | C0h Rd 0h  |      |       |     |        |     |      |      |        | 5    | ×   | [SP] ← Rd                                                                | 1 |
| Pop Register             | POP Rd     | C4h Rd 0h  |      |       |     |        |     |      |      |        | 6    | ×   | Rd ← [SP++]                                                              | 1 |
| Return from Subroutine   | RET        | D0h 0h 0h  |      |       |     |        |     |      |      |        | 6    | ×   | PC ← [SP++]                                                              | 1 |
| Return from Interrupt    | RETI       | D4h 0h 0h  |      |       |     |        |     |      |      |        | 9    | ×   | $FLAG \leftarrow [SP++], PC \leftarrow [SP++]$                           | 1 |
| Enable Interrupt         | EI         | E0h 0h 0h  |      |       |     |        |     |      |      |        | 5    | ×   | 割込み許可                                                                    | 1 |
| Disable Interrupt        | DI         | E4h 0h 0h  |      |       |     |        |     |      |      |        | 5    | ×   | 割込み禁止                                                                    | 1 |
| Supervisor Call          | SVC        | F0h 0h 0h  |      |       |     |        |     |      |      |        | 12   | ×   | システムコール                                                                  | 1 |
| Halt                     | HALT       | FFh 0h 0h  |      |       |     |        |     |      |      |        | 5    | ×   | CPU停止                                                                    | 1 |
|                          |            |            | 1    | 1     | 1   | 1      | 1   | 1    | 1    | 1      |      | 1   |                                                                          | 1 |

## アドレッシングモード (上の表中EAの詳細) に付いて

| アドレッシングモード(上の表中EAの詳細)に付いて |                 |                       |             |     |                |                                         |     |  |  |  |
|---------------------------|-----------------|-----------------------|-------------|-----|----------------|-----------------------------------------|-----|--|--|--|
| アドレッシングモード                | m <i>b</i> r ⇒¬ | ニーモニック                | 命令フォーマット    |     | EA(実効アドレス)の決め方 |                                         |     |  |  |  |
| ノトレッシンクモート                | 略記              | (EA部分の標記方法)           | 第1ワード 第2ワード |     | 略記             | 解説                                      |     |  |  |  |
| Direct                    | Drct            | OP Rd, <u>Dsp</u>     | OP+0 Rd0h   | Dsp | [Dsp]          | Dsp番地                                   | ]   |  |  |  |
| Indexed                   | Index           | OP Rd, <u>Dsp.Rx</u>  | OP+1 RdRx   | Dsp | [Dsp+Rx]       | (Dsp+Rxレジスタの内容)番地                       | ]   |  |  |  |
| Immediate                 | Imm             | OP Rd, <u>#Imm</u>    | OP+2 Rd0h   | Imm | Imm            | Immそのもの                                 | ]   |  |  |  |
| FP Rerative               | FP Rlt          | OP Rd <u>,Dsp4.FP</u> | OP+3 RdD4   |     | [Dsp4+FP]      | (D4を符号拡張した値×2 + FPレジスタの内容)番地(D4=Dsp4/2) | 注 2 |  |  |  |
| Register                  | Reg             | OP Rd, <u>Rs</u>      | OP+4 RdRs   |     | Rs             | Rsレジスタの内容                               | ]   |  |  |  |
| 4bit Signed Immediate     | Imm4            | OP Rd, <u>#Imm4</u>   | OP+5 RdI4   |     | Imm4           | I4を符号拡張した値そのもの                          | 注:  |  |  |  |
| Register Indirect         | Indr            | OP Rd <u>.0.Rx</u>    | OP+6 RdRx   |     | [Rx]           | Rxレジスタの内容番地                             | ]   |  |  |  |
| Byte Register Indirect    | B Indr          | OP Rd, <u>@Rx</u>     | OP+7 RdRx   |     | [Rx]           | Rxレジスタの内容番地(但し番地の内容は8bitデータ)            | ]   |  |  |  |
| O.J.                      | Othr            | OP Rd                 | OP Rd0h     |     |                | なし                                      |     |  |  |  |
| Other                     | Othi            | OP                    | OP 0h0h     |     |                | なし                                      | 1   |  |  |  |

注4

※アセンブリ言語でDsp と Dsp 4、 Imm と Imm 4の 標記は同じ(値によりアセンブラが自動判定)。 ※FP相対で、Dsp4は-16~+14の偶数

注1:MULL、DIVL命令ではRdは偶数番号のレジスタ

注2:D4はDsp4(4bitディスプレースメント)の1/2の値

注3: I4はImm 4 (4 bit即値)のこと 注4: アドレッシングモードによりOPの値が変化する

アドレス

| データ形式 | 15 |          | 0 |   |
|-------|----|----------|---|---|
| データ   |    | 16ビットデータ |   | 8 |

16ビットアドレス

メモリ空間 +0 +1
0000H
0002H
0004H

| I/O空間    | +0 | +1 |
|----------|----|----|
| 00H      |    |    |
| 02H      |    |    |
| 04H      |    |    |
|          |    |    |
| •••      |    |    |
|          |    |    |
| FCH      |    |    |
| FEH      |    |    |
| <u>'</u> |    |    |

レジスタ構成

FFFCH FFFEH

|             | 15      | 0 |
|-------------|---------|---|
| GO          |         |   |
| G1          |         |   |
| G2          |         |   |
| G3          |         |   |
| G4          |         |   |
| G5          |         |   |
| G6          |         |   |
| G7          |         |   |
| G8          |         |   |
| G9          |         |   |
| G10         |         |   |
| G11         |         |   |
| FP          |         |   |
| SP(SSP/USP) |         |   |
| USP         |         |   |
| <u>'</u>    | CPUレジスタ |   |

|      | レシ    | ジスタの        | 意味        |  |  |  |  |
|------|-------|-------------|-----------|--|--|--|--|
| CDIT | G0-11 | 汎用レ         | ジスタ       |  |  |  |  |
| CPU  | FP    | フレー         | ムポインタ     |  |  |  |  |
| レジスタ | SSP   | システムスタックポイン |           |  |  |  |  |
| 9    | USP   | ユーザス        | タックポインタ   |  |  |  |  |
|      | PC    | プログ         | ラムカウンタ    |  |  |  |  |
|      |       | フラグ         |           |  |  |  |  |
|      |       | Е           | 割込み許可     |  |  |  |  |
|      |       | P           | 特権モード     |  |  |  |  |
| PSW  | FLAG  | I           | I/O特権モード  |  |  |  |  |
|      | FLAG  | V           | オーバフロー    |  |  |  |  |
|      |       | С           | キャリー      |  |  |  |  |
|      |       | S           | 符号        |  |  |  |  |
|      |       | Z           | ゼロ        |  |  |  |  |
|      | 15    |             | 0         |  |  |  |  |
| PC   |       |             |           |  |  |  |  |
| FLAG | 0000  | 0000        | EPIO VCSZ |  |  |  |  |

PSW

| ダイレクト(*0)   |    |      |     | ショートイミディ | エイト(*5) |               |
|-------------|----|------|-----|----------|---------|---------------|
| O P         | Rd | 0H   | Dsp | O P      | Rd      | Imm4          |
|             |    |      |     | ,        |         |               |
| インデクスド(*1)  |    |      |     | レジスタインダイ | レクト(*6) |               |
| O P         | Rd | Rx   | Dsp | O P      | Rd      | Rx            |
|             |    | •    |     | •        | •       | •             |
| イミディエイト(*2) | )  |      |     | バイト・レジスタ | インダイロ   | <b>ンクト(*7</b> |
| O P         | Rd | OH   | Imm | O P      | Rd      | Rx            |
|             |    |      |     |          |         |               |
| FP相対(*3)    |    |      |     | レジスタ(*8) |         |               |
| O P         | Rd | Dsp4 |     | O P      | Rd      | OH            |
|             |    | •    |     |          | •       |               |

| レジスタレジスタ(*4) |    |    |  |  |  |  |  |  |  |
|--------------|----|----|--|--|--|--|--|--|--|
| O P          | Rd | Rs |  |  |  |  |  |  |  |
|              |    |    |  |  |  |  |  |  |  |

| オペランドなし(*9) |     |
|-------------|-----|
| O P         | 00H |

|            | /     |          |          |          |          |            |          |          |          |  |  |
|------------|-------|----------|----------|----------|----------|------------|----------|----------|----------|--|--|
|            | \     | OP下位3ビット |          |          |          |            |          |          |          |  |  |
|            |       | 0        | 1        | 2        | 3        | 4          | 5        | 6        | 7        |  |  |
|            | 00000 | NO(*9)   |          |          |          |            |          |          |          |  |  |
|            | 00001 | LD(*0)   | LD(*1)   | LD(*2)   | LD(*3)   | LD(*4)     | LD(*5)   | LD(*6)   | LD(*7)   |  |  |
| _          | 00010 | ST(*0)   | ST(*1)   |          | ST(*3)   | LD(*8) ※ 1 |          | ST(*6)   | ST(*7)   |  |  |
| _          | 00011 | ADD(*0)  | ADD(*1)  | ADD(*2)  | ADD(*3)  | ADD(*4)    | ADD(*5)  | ADD(*6)  | ADD(*7)  |  |  |
|            | 00100 | SUB(*0)  | SUB(*1)  | SUB(*2)  | SUB(*3)  | SUB(*4)    | SUB(*5)  | SUB(*6)  | SUB(*7)  |  |  |
|            | 00101 | CMP(*0)  | CMP(*1)  | CMP(*2)  | CMP(*3)  | CMP(*4)    | CMP(*5)  | CMP(*6)  | CMP(*7)  |  |  |
|            | 00110 | AND(*0)  | AND(*1)  | AND(*2)  | AND(*3)  | AND(*4)    | AND(*5)  | AND(*6)  | AND(*7)  |  |  |
|            | 00111 | OR(*0)   | OR(*1)   | OR(*2)   | OR(*3)   | OR(*4)     | OR(*5)   | OR(*6)   | OR(*7)   |  |  |
|            | 01000 | XOR(*0)  | XOR(*1)  | XOR(*2)  | XOR(*3)  | XOR(*4)    | XOR(*5)  | XOR(*6)  | XOR(*7)  |  |  |
|            | 01001 | ADDS(*0) | ADDS(*1) | ADDS(*2) | ADDS(*3) | ADDS(*4)   | ADDS(*5) | ADDS(*6) | ADDS(*7) |  |  |
|            | 01010 | MUL(*0)  | MUL(*1)  | MUL(*2)  | MUL(*3)  | MUL(*4)    | MUL(*5)  | MUL(*6)  | MUL(*7)  |  |  |
|            | 01011 | DIV(*0)  | DIV(*1)  | DIV(*2)  | DIV(*3)  | DIV(*4)    | DIV(*5)  | DIV(*6)  | DIV(*7)  |  |  |
|            | 01100 | MOD(*0)  | MOD(*1)  | MOD(*2)  | MOD(*3)  | MOD(*4)    | MOD(*5)  | MOD(*6)  | MOD(*7)  |  |  |
|            | 01101 | MULL(*0) | MULL(*1) | MULL(*2) | MULL(*3) | MULL(*4)   | MULL(*5) | MULL(*6) | MULL(*7) |  |  |
| O P 上位5ビット | 01110 | DIVL(*0) | DIVL(*1) | DIVL(*2) | DIVL(*3) | DIVL(*4)   | DIVL(*5) | DIVL(*6) | DIVL(*7) |  |  |
| 5<br>L     | 01111 |          |          |          |          |            |          |          |          |  |  |
| F#         | 10000 | SHLA(*0) | SHLA(*1) | SHLA(*2) | SHLA(*3) | SHLA(*4)   | SHLA(*5) | SHLA(*6) | SHLA(*7) |  |  |
| Ъ          | 10001 | SHLL(*0) | SHLL(*1) | SHLL(*2) | SHLL(*3) | SHLL(*4)   | SHLL(*5) | SHLL(*6) | SHLL(*7) |  |  |
| 0          | 10010 | SHRA(*0) | SHRA(*1) | SHRA(*2) | SHRA(*3) | SHRA(*4)   | SHRA(*5) | SHRA(*6) | SHRA(*7) |  |  |
|            | 10011 | SHRL(*0) | SHRL(*1) | SHRL(*2) | SHRL(*3) | SHRL(*4)   | SHRL(*5) | SHRL(*6) | SHRL(*7) |  |  |
|            | 10100 | JMP(*0)  | JMP(*1)  |          |          |            |          | JMP(*6)  |          |  |  |
|            | 10101 | CALL(*0) | CALL(*1) |          |          |            |          | CALL(*6) |          |  |  |
|            | 10110 | IN(*0)   |          |          |          |            |          | IN(*6)   | IN(*7)   |  |  |
|            | 10111 | OUT(*0)  |          |          |          |            |          | OUT(*6)  | OUT(*7)  |  |  |
|            | 11000 | PUSH(*8) |          |          |          | POP(*8)    |          |          |          |  |  |
|            | 11001 |          |          |          |          |            |          |          |          |  |  |
|            | 11010 | RET(*9)  |          |          |          | RETI(*9)   |          |          |          |  |  |
|            | 11011 |          |          |          |          |            |          |          |          |  |  |
|            | 11100 | EI(*9)   |          |          |          | DI(*9)     |          |          |          |  |  |
|            | 11101 |          |          |          |          |            |          |          |          |  |  |
|            | 11110 | SVC(*9)  |          |          |          |            |          |          |          |  |  |
|            | 11111 |          |          |          |          |            |          |          | HALT(*9) |  |  |

| 特 | 権命 | 令句 |
|---|----|----|
|   |    |    |

※1:フラグからレジスタへの転送命令

|      | >   | >=  | =  | !=  | <=  | <   |
|------|-----|-----|----|-----|-----|-----|
| 符号あり | JGT | JGE | JΖ | JNZ | JLE | JLT |
| 符号無し | JHI | JNC | JΖ | JNZ | JLS | JС  |

FLAGのビット割り (00000000EP00VCSZ)

| Rd/Rs/Rx            |             |  |  |  |  |
|---------------------|-------------|--|--|--|--|
| 値                   | 意味          |  |  |  |  |
| 0                   | G0          |  |  |  |  |
| 1                   | Gl          |  |  |  |  |
| 2                   | G2          |  |  |  |  |
| 3                   | G3          |  |  |  |  |
| 4                   | G4          |  |  |  |  |
| 5                   | G5          |  |  |  |  |
| 6                   | G6          |  |  |  |  |
| 7                   | G7          |  |  |  |  |
| 8                   | G8          |  |  |  |  |
| 9                   | G9          |  |  |  |  |
| A                   | G10         |  |  |  |  |
| В                   | G11         |  |  |  |  |
| С                   | G12(FP)     |  |  |  |  |
| D                   | SP(SSP/USP) |  |  |  |  |
| Е                   | USP         |  |  |  |  |
| F                   | PC          |  |  |  |  |
| CD o 女性 UD o = パー女生 |             |  |  |  |  |

SPの意味はPフラグで変化 (P=1:SSP、P=0:USP)

| 1        |     |  |  |  |  |
|----------|-----|--|--|--|--|
| JMP命令のRd |     |  |  |  |  |
| 値        | 意味  |  |  |  |  |
| 0        | JZ  |  |  |  |  |
| 1        | JC  |  |  |  |  |
| 2        | JM  |  |  |  |  |
| 3        | JO  |  |  |  |  |
| 4        | JGT |  |  |  |  |
| 5        | JGE |  |  |  |  |
| 6        | JLE |  |  |  |  |
| 7        | JLT |  |  |  |  |
| 8        | JNZ |  |  |  |  |
| 9        | JNC |  |  |  |  |
| A        | JNM |  |  |  |  |
| В        | JNO |  |  |  |  |
| С        | JHI |  |  |  |  |
| D        |     |  |  |  |  |
| Е        | JLS |  |  |  |  |
| F        | JMP |  |  |  |  |

メモリマップ

IOマップ

|           | +0番地 +1番地         |         |
|-----------|-------------------|---------|
| 0000h     |                   |         |
| 0002h     |                   |         |
| 0004h     |                   |         |
| <br>EFFEh | RAM(60kB)         | RAM     |
| F000h     |                   |         |
|           | IPL(4064B)        | ROM     |
| FFDEh     | 11 L(1001D)       |         |
| FFE0h     | Timer0            |         |
| FFE2h     | Timer l           |         |
| FFE4h     | RN4020 受信         |         |
| FFE6h     | RN4020 送信         |         |
| FFE8h     | FT232RL 受信        |         |
| FFEAh     | FT232RL 送信        | 中       |
| FFECh     | TeC 受信            | [ h     |
| FFEEh     | TeC 送信            | 割り込みベクタ |
| FFF0h     | uSD               | グ       |
| FFF2h     | ADC               | 7       |
| FFF4h     | 不正(奇数)アドレス        | Ø       |
| FFF6h     | メモリ保護違反           |         |
| FFF8h     | ゼロ除算(※1)          |         |
| FFFAh     | 特権違反(※1)          |         |
| FFFCh     | 未定義命令(※1)         |         |
| FFFEh     | SVC (※1)          |         |
|           | ※1:マイクロプログラムに上り発生 |         |

| <b>%</b> 1 | • | 7     | ノカ  | П                  | プロ  | ガラ   | 1.15 | 1-1 | ) 発生         |
|------------|---|-------|-----|--------------------|-----|------|------|-----|--------------|
| × 1        |   | ~ ~ / | 1 7 | $\boldsymbol{\mu}$ | / 1 | ′/ / | A 1. | '   | <i>)</i> # + |

| 10 4 | / /                       |                   |       |  |  |
|------|---------------------------|-------------------|-------|--|--|
|      | +0番地                      | +1番地              |       |  |  |
| 00h  | Timer0(In:現在値/O           | ut:周期)            |       |  |  |
| 02h  | Timer0(In:フラグ/Out:コントロール) |                   |       |  |  |
| 04h  | Timer1(In:現在値/Out:周期)     |                   |       |  |  |
| 06h  | Timer1(In:フラグ/Out:コントロール) |                   |       |  |  |
| 08h  | 00H FT232RL-Data          |                   |       |  |  |
| 0Ah  | 00H                       | FT232RL-Stat/Ctrl |       |  |  |
| 0Ch  | 00H                       | TeC-Data          |       |  |  |
| 0Eh  | 00H                       | TeC-Stat/Ctrl     |       |  |  |
| 10h  | 00H                       | uSD-Stat/Ctrl     |       |  |  |
| 12h  | uSD-Me                    | emAddr            |       |  |  |
| 14h  | uSD-Bll                   | kAddrH            | Ţ     |  |  |
| 16h  | uSD-Bl                    | kAddrL            | 0     |  |  |
| 18h  | 00H                       | 拡張ポート(In/Out)     | /0装置  |  |  |
| 1Ah  | 00H                       | ADC参照電圧(Out)      | ے     |  |  |
| 1Ch  | 00H 拡張ポートHi(Out)          |                   |       |  |  |
| 1Eh  | 00H モード(In)               |                   |       |  |  |
| 20h  | 00H ADC(CH0)              |                   |       |  |  |
| 22h  | 00H                       | ADC(CH1)          |       |  |  |
| 24h  | 00H                       | ADC(CH2)          |       |  |  |
| 26h  | 00H                       | ADC(CH3)          |       |  |  |
| 28h  | 00H                       | RN4020-Data       |       |  |  |
| 2Ah  | 00H                       | RN4020-Stat/Ctrl  |       |  |  |
| 2Ch  | 00H                       | RN4020-Cmd        |       |  |  |
| 2Eh  | 00H                       | 予約                |       |  |  |
| 30h  | 空き                        | 空き                | 空     |  |  |
| •••  | •                         | ••                | NH.   |  |  |
| F0h  |                           | b0=Enable MMU     | UMM   |  |  |
| F2h  | 空き                        |                   |       |  |  |
| F4h  | ベースレジスタ                   |                   |       |  |  |
| F6h  | リミットレジスタ                  |                   |       |  |  |
| F8h  | データレジスタ(Out)/データSW(IN)    |                   |       |  |  |
| FAh  | アドレスレジスタ(IN)              |                   |       |  |  |
| FCh  | 00H                       | ロータリーSW(IN)       | コンソール |  |  |
| FEh  | 00H                       | 機能レジスタ(IN)        | 1     |  |  |

拡張ポートHi(M000 VVVV)

M (0:入力, 1:出力), VVVV (I7~I4に出力)

## I/Oポート詳細

| 番地  | I/Oポート       | ビット       | 意味                                                               |
|-----|--------------|-----------|------------------------------------------------------------------|
|     | *-Ctrl(OUT)  | TR00 0000 | T=Enable Transmitter Interrupt, R=Enable Reciver Interrupt       |
|     | *-Stat(IN)   | TR00 0000 | т=Transmitter Ready, R=Reciver Ready                             |
| 02h | Timer0 コントール | 1000 000S | I=Enable Interrupt, s=Start                                      |
| 04h | Timerl コントール | 1000 000S | I=Enable Interrupt, s=Start                                      |
| llh | uSD-Ctrl     | 0000 EIRW | E=INT_ENA, I=INIT, R=READ, w=WRITE                               |
| 13h | uSD-Stat     | 0000 IE00 | I=IDLE, E=ERROR                                                  |
| 1Fh | モード          | 0000 0MMM | ммм: 000=TeC,001=TaC,010=DEMO1,011=DEMO2,111=RN4020FactoryReset  |
| 2Dh | RN4020-Cmd   | 0000 FHCS | RN4020(F=Flow Control, H=Hw Pin, C=Cmd Pin, S=Sw Pin (初期值=0001)) |
| FDh | ロータリーSW(IN)  | 000S SSSS | sssss: 0=G0,1=G1,···11=G11,12=FP,13=SP,14=PC,15=FLAG,16=MD,17=MA |
| FFh | 機能レジスタ(IN)   | 0000 FFFF | FFFF: 0=ReadReg, 1=WriteReg, 13=ReadMem, 14=WriteMem             |