#### TEMA 5. SISTEMAS COMBINACIONALES MSI.

### INTRODUCCIÓN

Los sistemas combinacionales son aquellos en los que las salidas dependen exclusivamente de las entradas, luego para una misma entrada siempre se tiene la misma salida.

Hasta ahora el diseño de funciones lógicas, o de circuitos lógicos, se ha realizado mediante el uso exclusivo de puertas básicas. Los circuitos que contienen estas puertas básicas son conocidos como SSI (Small Scale of Integration) por que contienen un número pequeño de transistores. El diseño que se realiza con estos dispositivos se denomina CUSTOM.

Un paso más profundo en el diseño HARDWARE es realizar un diseño **SEMI-**CUSTOM, basado en el uso de bloques constructores más complejos. Esto se puede hecer mediante el uso de sistemas o circuitos MSI (Medium Scale of Integration) dónde el número de puertas básicas puede llegar a 100.

Más avanzados son los sistemas LSI (Large Scale of Integration ~1000), VLSI (Very Large Scale of Integration >1000), y ULSI (Ultra Large Scale of Integration >100000).

En un computador se realizan principalmente operaciones de codificación y decodificación de datos usando codificadores y decodificadores; transmisión y control de datos usando líneas de bus, multiplexadores y demultiplexadores; y procesado de datos mediante circuitería aritmética.

En nuestro computador podemos encontrarnos los siguientes sistemas MSI:

- CODIFICADORES Y DECODIFICADORES
- MULTIPLEXORES Y DEMULTIPLEXORES
- SUMADORES, COMPARADORES ...

Además estos dispositivos pueden usarse también para la realización de funciones complejas con un considerable ahorro de área frente al uso de puertas básicas (circuitos SSI).

#### **DECODIFICADORES**

Un decodificador es un circuito lógico con n entradas y  $2^n$  salidas, tal que para cada combinación de entradas se activa al menos una salida. Si sólo se activa una salida se denomina **decodificador completo**.

Por ejemplo este es un circuito decodificador completo de 3 a 8 líneas, permitiría la activación de un dispositivo al proporcionarle la dirección de dicho dispositivo. Dispone de una entrada de **HABILITACIÓN** (enable) que conecta o desconecta el dispositivo, en este caso dicha entrada es activa a **NIVEL BAJO**, ya que el dispositivo se activa cuando dicha entrada recibe un '0' lógico.



Los decodificadores pueden dividirse en diferentes tipos:

- EXCITADORES (DRIVERS) que controlan algún dispositivo.
- NO EXCITADORES, los que no se usan para dicho fin.

Tanto las entradas como las salidas, principalmente estas últimas, pueden ser:

- ACTIVAS A **NIVEL ALTO**: la salida activa es 1 y la no activa **0**.
- ACTIVAS A **NIVEL BAJO**: la salida activa es **0** y la no activa **1**.

Además el número de entradas de Habilitación puede ser de una o más, y pueden estar activas a nivel alto o bajo.

Podemos encontrar decodificadores de muy diversos "tamaños":

De 2 a 4 líneas

De 3 a 8 líneas (bin a oct)

De 4 a 16 líneas (bin a hex)

Convertidores de códigos: BCD/decimal y BCD/7-seg

Ejemplo de Decodificador completo de 3 a 8 líneas: CIRCUITO 74X138

|    |        | INPL | JTS |        |   |    |    |    | OUT  | PUTS |    |    |    |
|----|--------|------|-----|--------|---|----|----|----|------|------|----|----|----|
|    | ENABLE |      |     | SELECT |   | 1  |    |    | 0011 | 1015 |    |    |    |
| G1 | G2A    | G2B  | С   | В      | Α | Y0 | Y1 | Y2 | Y3   | Y4   | Y5 | Y6 | Y7 |
| Х  | Н      | X    | X   | Х      | X | Н  | Н  | н  | Н    | Н    | Н  | Н  | Н  |
| ×  | ×      | н    | X   | X      | X | н  | Н  | Н  | Н    | Н    | Н  | Н  | Н  |
| L  | ×      | X    | Х   | X      | X | н  | Н  | Н  | Н    | Н    | Н  | Н  | Н  |
| Н  | L      | L    | L   | L      | L | L  | Н  | н  | н    | н    | H  | Н  | Н  |
| H  | L      | L    | L   | L      | Н | н  | L  | Н  | н    | Н    | H  | Н  | Н  |
| Н  | L      | L    | L   | Н      | L | н  | Н  | L  | Н    | Н    | Н  | Н  | Н  |
| Н  | L      | L    | L   | Н      | Н | н  | Н  | Н  | L    | Н    | Н  | Н  | Н  |
| Н  | L      | L    | Н   | L      | L | н  | Н  | н  | Н    | L    | Н  | Н  | Н  |
| Н  | L      | L    | Н   | L      | Н | H  | Н  | Н  | Н    | Н    | L  | Н  | Н  |
| Н  | L      | L    | Н   | Н      | L | Н  | Н  | н  | Н    | Н    | Н  | L  | н  |
| Н  | L      | L    | н   | н      | Н | Н  | Н  | н  | Н    | н    | н  | н  | L  |

Simbolos Lógico del Decodificador, según el Standard IEEE y tradicional.



Interior del decodificador:



## REALIZACIÓN DE FUNCIONES CON DECODIFICADORES

Un circuito decodificador completo genera todos los productos fundamentales (mintérminos) de las variables de entrada.

Cuándo las salidas del decodificador son activas a **nivel bajo**, para realizar la función en suma de productos basta con conectar las salidas correspondientes a los mintérminos de la función usando puertas NAND:

Por ejemplo:  $F(X,Y,Z) = \sum m(0, 3, 6)$ 



A veces puede ocurrir que necesitemos decodificar más líneas de las que nos permite nuestro circuito, se bebe entonces construir un decodificador de mayor tamaño usando decodificadores de menor tamaño:

Por ejemplo para 4 bits (X,Y,Z,W)



# **CONVERTIDORES DE CÓDIGOS**

Son circuitos Codificadores/Decodificadores que convierten los datos de un código a otro.

El circuito 74X42 es un convertidor de BCD a Decimal (de 4 a 10 líneas).

| ET IN | LOT. | TON   | T. | о. |  |
|-------|------|-------|----|----|--|
| FUN   |      | HC HM | 14 | ы. |  |

| NO       |   | INP | UTS |   |   |   |   |   | OUT | PUTS |   |   |   |   |
|----------|---|-----|-----|---|---|---|---|---|-----|------|---|---|---|---|
| NO.      | D | С   | В   | Α | 0 | 1 | 2 | 3 | 4   | 5    | 6 | 7 | 8 | 9 |
| 0        | L | L   | L   | L | L | Н | Н | Н | Н   | Н    | Н | Н | Н | Н |
| 1        | L | L   | L   | Н | Н | L | н | H | Н   | Н    | Н | H | н | Н |
| 2        | L | L   | Н   | L | Н | Н | L | Н | Н   | Н    | Н | Н | н | Н |
| 3        | L | L   | Н   | Н | Н | Н | Н | L | Н   | Н    | Н | H | Н | Н |
| 4        | L | Н   | L   | L | Н | Н | Н | Н | L   | Н    | Н | Н | н | Н |
| 5        | L | Н   | L   | Н | Н | Н | Н | Н | Н   | L    | Н | Н | Н | Н |
| 6        | L | Н   | H   | L | Н | Н | Н | Н | Н   | H    | L | Н | Н | Н |
| 7        | L | Н   | Н   | Н | Н | Н | Н | Н | H   | Н    | Н | L | Н | Н |
| 8        | Н | L   | L   | L | Н | Н | Н | Н | Н   | Н    | Н | Н | L | Н |
| 9        | Н | L   | L   | Н | Н | Н | Н | H | Н   | Н    | Н | Н | Н | L |
| - 6      | Н | L   | Н   | L | Н | Н | Н | Н | Н   | Н    | Н | Н | Н | Н |
|          | Н | L   | Н   | н | Н | Н | Н | Н | Н   | Н    | Н | Н | н | н |
| Invalid  | H | H   | L   | L | Н | Н | Н | Н | Н   | н    | н | H | н | н |
| ilivalid | H | Н   | L   | Н | Н | Н | Н | Н | Н   | Н    | Н | H | Н | Н |
|          | H | Н   | Н   | L | H | Н | Н | Н | Н   | н    | H | H | Н | H |
|          | Н | Н   | н   | Н | н | Н | H | Н | н   | H    | н | H | н | Н |



El circuito 74X47 es un convertidor de BCD a 7-segmentos (de 4 a 7 líneas). Permite visualizar en un display de 7-segmentos el dígito decimal correspondiente al BCD. Son circuitos drivers.

Los visualizadores están formados por siete que (Light Emitter Diode), LEDs dispositivos que emiten luz cuando la corriente que los atraviesa excede de un cierto valor (al igual que un diodo normal conduce cuando se supera una determinada tensión entre sus bornes), de ahí que para su excitación se necesiten dispositivos que proporcionen corriente suficiente. Existen dos tipos de visualizadores con LEDs principalmente. Los de ánodo común y los de cátodo común. Los primeros se usan cuando el decodificador tiene salidas activas a nivel bajo, mientras que los segundos son para los decodificadores con salidas activas a nivel alto.



Otros visualizadores muy usados son los LCD (Liquid Crystal Display) que no están formados por diodos sino por una serie de plaquitas conductoras capaces de excitar un líquido que hay entre ellas.

Símbolo lógico y explicación de los terminales de I/O:



Asignación numérica de las entradas y resultado de la visualización



#### **CODIFICADORES**

Son los dispositivos MSI que realizan la operación inversa a la realizada por los decodificadores. Generalmente, poseen  $2^n$  entradas y n salidas.

Cuando solo una de las entradas está activa para cada combinación de salida, se le denomina **codificador completo**.

Por ejemplo, el siguiente circuito proporciona a la salida la combinación binaria de la entrada que se encuentra activada. En este caso se trata de un codificador completo de 8 bits, o también llamado codificador de 8 a 3 líneas:



Las salidas codificadas, generalmente se usan para controlar un conjunto de 2<sup>n</sup> dispositivos, suponiendo claro está que sólo uno de ellos está activo en cualquier momento. Sin embargo cuando nos encontremos con que se deben controlar dispositivos que pueden estar activos al mismo tiempo, problema que se suelen encontrar los sistemas microprocesadores, es preciso usar un dispositivo que nos proporcione a la salida el código del dispositivo que tenga más alta prioridad.

En la siguiente página podemos ver una sencilla comparación.

En la siguiente figura se representa el diagrama lógico de un codificador completo de Decimal a BCD natural, junto a su tabla de funcionamiento.

| <b>I1</b> | <b>I2</b> | <b>I3</b> | <b>I4</b> | <b>I5</b> | <b>I6</b> | <b>I7</b> | <b>I8</b> | <b>I9</b> | A | В | C | D | 11-  | Dec/BCD |                 |
|-----------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|---|---|---|---|------|---------|-----------------|
| 0         | 0         | 0         | 0         | 0         | 0         | 0         | 0         | 0         | 0 | 0 | 0 | 0 | 12—  |         |                 |
| 1         | 0         | 0         | 0         | 0         | 0         | 0         | 0         | 0         | 0 | 0 | 0 | 1 | I3 — |         |                 |
| 0         | 1         | 0         | 0         | 0         | 0         | 0         | 0         | 0         | 0 | 0 | 1 | 0 |      |         | <u> </u> —А     |
| 0         | 0         | 1         | 0         | 0         | 0         | 0         | 0         | 0         | 0 | 0 | 1 | 1 | I4 — |         | —в              |
| 0         | 0         | 0         | 1         | 0         | 0         | 0         | 0         | 0         | 0 | 1 | 0 | 0 | I5—  |         | <del>L</del> -с |
| 0         | 0         | 0         | 0         | 1         | 0         | 0         | 0         | 0         | 0 | 1 | 0 | 1 | I6—  |         | <u>—</u> р      |
| 0         | 0         | 0         | 0         | 0         | 1         | 0         | 0         | 0         | 0 | 1 | 1 | 0 | I7—  |         |                 |
| 0         | 0         | 0         | 0         | 0         | 0         | 1         | 0         | 0         | 0 | 1 | 1 | 1 | I8   |         |                 |
| 0         | 0         | 0         | 0         | 0         | 0         | 0         | 1         | 0         | 1 | 0 | 0 | 0 | I9—  |         |                 |
| 0         | 0         | 0         | 0         | 0         | 0         | 0         | 0         | 1         | 1 | 0 | 0 | 1 |      |         | ]               |

Por otro lado la figura siguiente representa el diagrama lógico del circuito 74147, que es un codificador de **prioridad** de Decimal a BCD natural; en la tabla de funcionamiento adjunta se puede notar la diferencia con el anterior.

| /I1 | /I2 | /I3 | /I4 | /I5 | / <b>I</b> 6 | / <b>I7</b> | /I8 | /I9 | / <b>A</b> | / <b>B</b> | /C | /D | /I1—C Dec/BCD |    |
|-----|-----|-----|-----|-----|--------------|-------------|-----|-----|------------|------------|----|----|---------------|----|
| X   | X   | X   | X   | X   | X            | X           | X   | 0   | 0          | 1          | 1  | 0  | /12—0         |    |
| X   | X   | X   | X   | X   | X            | X           | 0   | 1   | 0          | 1          | 1  | 1  | /12 /         |    |
| X   | X   | X   | X   | X   | X            | 0           | 1   | 1   | 1          | 0          | 0  | 0  |               | Ά  |
| X   | X   | X   | X   | X   | 0            | 1           | 1   | 1   | 1          | 0          | 0  | 1  | /I4—O         | Β  |
| X   | X   | X   | X   | 0   | 1            | 1           | 1   | 1   | 1          | 0          | 1  | 0  | /I5 <b>—o</b> | 'C |
| X   | X   | X   | 0   | 1   | 1            | 1           | 1   | 1   | 1          | 0          | 1  | 1  | /I6—O         | 'n |
| X   | X   | 0   | 1   | 1   | 1            | 1           | 1   | 1   | 1          | 1          | 0  | 0  | /I7— <b>d</b> | ט  |
| X   | 0   | 1   | 1   | 1   | 1            | 1           | 1   | 1   | 1          | 1          | 0  | 1  | /I8 <b>—o</b> |    |
| 0   | 1   | 1   | 1   | 1   | 1            | 1           | 1   | 1   | 1          | 1          | 1  | 0  | /I9 <b>—d</b> |    |
| 1   | 1   | 1   | 1   | 1   | 1            | 1           | 1   | 1   | 1          | 1          | 1  | 1  |               |    |

Cuando se trata de establecer la prioridad con mayor número de bits, es preciso recurrir a la asociación de codificadores. El siguiente diagrama muestra un codificador de prioridad de 16 líneas a 4, usando codificadores de prioridad 74148, de 8 a 3 líneas.



**/EI**: Habilitación

/GS: es 0 cuando el dispositivo está habilitado y una o más de sus entradas está activa

**/EO**: salida para habilitar otro codificador de más baja prioridad



#### **MULTIPLEXORES**

**Multiplexar** es pasar información de "muchos" canales o líneas a "pocos" canales o líneas.

Un **MULTIPLEXOR** (**MUX**) es un circuito combinacional que selecciona una entrada y la transfiere a la salida. La selección de la entrada, o dato, se realiza según un conjunto de valores de las variables de control.

Poseen por tanto, **n** entradas de selección, para **2**<sup>n</sup> entrada de datos, proporcionando **dos salidas**: una para el dato directo y otra para el dato negado.

A continuación se presenta la tabla de funcionamiento y el Símbolo lógico estándar para un multiplexor de 8 a 1 líneas. Se trata del circuito 74X151, con entrada de habilitación activa a nivel bajo.

|   |        | FUNC. | TION TABLE |      |      |
|---|--------|-------|------------|------|------|
|   | IN     | PUTS  | 10>        | OUT  | PUTS |
|   | SELECT |       | STROBE     | 0011 | 1015 |
| С | В      | Α     | G          | Υ    | w    |
| Χ | Χ      | Χ     | Н          | L    | Н    |
| L | L      | L     | L          | D0   | D0   |
| L | L      | Н     | L          | D1   | D1   |
| L | Н      | L     | L          | D2   | D2   |
| L | Н      | Н     | L          | D3   | D3   |
| Н | L      | L     | L          | D4   | D4   |
| Н | L      | Н     | L          | D5   | D5   |
| Н | Н      | L     | L          | D6   | D6   |
| Н | Н      | Н     | L          | D7   | D7   |

H = high level, L = low level, X = irrelevant D0, D1, . . . D7 = the level of the respective D input



Existen en el mercado diferentes multiplexores.

El siguiente corresponde al 74153, que es un circuito MSI con dos Mux de 4 a 1 líneas.

A los Mux se les suele llamar también selectores de datos. Así este sería un selector de datos 1-de- 4 (ya que selecciona un dato de cuatro disponibles).

|     |     |     | FUN | CTION 1 | TABLE |        |        |  |
|-----|-----|-----|-----|---------|-------|--------|--------|--|
|     |     | INP | UTS |         |       |        |        |  |
| SEL | ECT |     | DA  | ATA .   |       | STROBE | OUTPUT |  |
| В   | Α   | C0  | C1  | C2      | C3    |        |        |  |
| X   | X   | X   | Х   | X       | Х     | Н      | L      |  |
| L   | L   | L   | X   | X       | X     | L      | L      |  |
| L   | L   | Н   | X   | X       | X     | L      | Н      |  |
| L   | Н   | ×   | L   | X       | X     | L      | L      |  |
| L   | Н   | X   | Н   | Χ       | X     | L      | Н      |  |
| Н   | L   | X   | X   | L       | X     | L      | L      |  |
| Н   | L   | ×   | X   | Н       | X     | L      | Н      |  |
| Н   | Н   | ×   | X   | X       | L     | L      | L      |  |
| Н   | Н   | X   | X   | X       | Н     | L      | Н      |  |

Select inputs A and B are common to both sections.



El diagrama lógico sobre estas líneas corresponde a la configuración interior del dispositivo arriba descrito, lo que nos puede dar una idea de la diferencia entre los circuitos SSI y los MSI.

Un multiplexor muy usado es el 74157 (El 74158 es una versión del primero con las salidas activas a nivel bajo). Se trata de un circuito con cuádruple multiplexor de dos a una líneas:

| _ |    | $\sim$ | -10 |     | TΔ  | _ | _ |
|---|----|--------|-----|-----|-----|---|---|
| _ | 10 |        |     | IN. | 1 / | - | _ |
|   |    |        |     |     |     |   |   |

| Š. | INPL | JTS |    | OUTF      | PUT Y     |
|----|------|-----|----|-----------|-----------|
| G  | ļ    | DA  | TA | 'ALS157A  | 'ALS158   |
| G  | A/B  | Α   | В  | SN74AS157 | SN74AS158 |
| Н  | Χ    | Χ   | X  | L         | Н         |
| L  | L    | L   | X  | L         | н         |
| L  | L    | Н   | X  | н         | L         |
| L  | Н    | X   | L  | L         | н         |
| L  | Н    | Х   | Н  | Н         | L         |



Este Mux funciona como selector de palabras: según sea el valor de selección G1, en las cuatro salidas aparece A[1-4] ó B[1-4], lo que lo hace muy útil en las aplicaciones aritméticas que se verán en el tema siguiente.

## EXTENSIÓN DE MULTIPLEXORES

Como siempre, cuando no se dispone del número necesario de entradas en un solo dispositivo, hay que recurrir a asociar dispositivos de menor número de entradas para obtener uno mayor.

Vamos a construir un MUX de 16:1 usando MUX de 4:1.

La asociación es muy similar a la que se hace con los decodificadores, pero cambian la disposición de los MSB y LSB (bits más significativos y menos significativos).



## REALIZACIÓN DE FUNCIONES COMBINACIONALES CON MUX

Partimos de la siguiente afirmación: un multiplexor de 2<sup>n</sup> entradas puede realizar cualquier función lógica de n+1 variables.

Se pueden usar dos métodos:

- > de forma algebraica;
- > de forma tabular.

Nos centraremos en este último, y lo seguiremos mediante un ejemplo:

1. A partir de la expresión canónica y se escoge un Mux determinado:

Ej: Sea 
$$f(A,B,C,D) = \sum_{4} m(0,2,3,7,8,13,15)$$

Al ser una función de 4 variables necesitamos un MUX de 8 a 1 líneas (o sea, con tres variables de control)

2. Se crea un mapa de Karnaugh de manera que la numeración en las columnas, coincida con la entrada que se pretende seleccionar.

Así, las columnas, vendrán determinadas por las variables de control del MUX, y las filas por el dato o los datos que se quieren transmitir. Las variables de control deben ser las de menor peso. Evaluando cada columna identificamos el valor que hay que colocar en cada entrada.

Ei: Realizamos dicho mapa para nuestra función:

|     | BCD<br>10<br>000 | 11<br>001 | I2<br>010  | 13<br>011  | 14<br>100 | 15<br>101 | I6<br>110 | 17<br>111 |
|-----|------------------|-----------|------------|------------|-----------|-----------|-----------|-----------|
| A 0 | 1                | 0         | 1          | 1          | 0         | 0         | 0         | 1         |
|     | 0                | 1         | 2          | 3          | 4         | 5         | 6         | 7         |
| 1   | 1                | 0         | 0          | 0          | 0         | 1         | 0         | 1         |
|     | 8                | 9         | 10         | 11         | 12        | 13        | 14        | 15        |
|     | 1                | 0         | / <b>A</b> | / <b>A</b> | 0         | A         | 0         | 1         |

- 3. Hacemos el diagrama lógico del circuito colocando den las entradas de datos lo que la tabla nos indique.
  - Ej: Nuestra tabla nos dice que en la entrada **I0** de nuestro MUX, debemos colocar un **1**; que en la **I1**, un **0**; ...

Nos debe quedar un circuito como el de la figura:



### **EJERCICIO DE MUX**

Para familiarizarnos con el empleo de MUX, deduzcamos la función que realiza el siguiente circuito



### **DEMULTIPLEXORES**

En realidad no existen como tales, sino que vienen definidos por los decodificadores/demultiplexores.

La función que debe realizar es la **inversa** de la que realiza el MUX, o sea, debemos seleccionar una salida por donde transmitir el dato de la entrada.

Por tanto, el circuito constará de 1 entrada de datos, n entradas de selección de salida, y  $2^n$  salidas.

El Decodificador/DEMUX 74138 que ya conocemos utiliza su entrada de habilitación **G1** para entrada de Datos:

|    |        | INPL | JTS |        |   |    |    |    | OUT | DUTO |    |    |    |
|----|--------|------|-----|--------|---|----|----|----|-----|------|----|----|----|
| -  | ENABLE |      |     | SELECT |   | 1  |    |    | 001 | PUTS |    |    |    |
| G1 | G2A    | G2B  | С   | В      | Α | Y0 | Y1 | Y2 | Y3  | Y4   | Y5 | Y6 | Y7 |
| X  | н      | X    | Х   | Х      | Х | Н  | Н  | Н  | Н   | Н    | Н  | Н  | Н  |
| X  | ×      | н    | X   | X      | X | Н  | Н  | н  | Н   | Н    | Н  | Н  | Н  |
| L  | ×      | ×    | X   | Х      | X | Н  | Н  | Н  | Н   | Н    | Н  | Н  | Н  |
| H  | L      | L    | L   | L      | L | L  | н  | н  | н   | н    | Н  | Н  | Н  |
| H  | L      | L    | L   | L      | Н | н  | L  | Н  | Н   | Н    | Н  | Н  | Н  |
| Н  | L      | L    | L   | Н      | L | н  | Н  | L  | Н   | Н    | Н  | Н  | Н  |
| Н  | L      | L    | L   | Н      | Н | н  | Н  | Н  | L   | Н    | Н  | Н  | Н  |
| Н  | L      | L    | Н   | L      | L | н  | Н  | н  | Н   | L    | Н  | н  | Н  |
| Н  | L      | L    | Н   | L      | Н | H  | Н  | Н  | Н   | Н    | L  | Н  | Н  |
| Н  | L      | L    | Н   | Н      | L | н  | Н  | н  | Н   | Н    | Н  | L  | Н  |
| Н  | L      | L    | Н   | н      | Н | Н  | н  | н  | н   | н    | н  | н  | L  |

