# Tema - 4

# Introducción a las Familias Lógicas.

En los últimos capítulos se han visto aplicaciones digitales basadas en el uso de puertas lógicas. En este tema se ofrecerá una visión general de la variedad de tecnologías y dispositivos digitales que se pueden emplear para llevar a la práctica estas aplicaciones. Y se resumirán sus ventajas e inconvenientes, lo que nos permitirá establecer unos criterios de selección.

## 1.- Introducción.

La era de la electrónica con semiconductores comienza con la invención del transistor en 1948 y a partir de ahí la evolución de la tecnología electrónica inicia una rápida carrera. En 1952, se sustituye el empleo de germanio por el silicio y en 1958 se fabricó el primer JFET (transistor de unión de efecto campo), lo que condujo a la aparición del transistor *metal-óxido-semiconductor de efecto campo* (MOSFET). Las continuas mejoras en el diseño y fabricación de los sistemas de computación, han hecho de los MOSFET los dispositivos más universalmente empleados.

Para mejorar las conexiones de diferentes componentes electrónicos se propuso la fabricación de todos los componentes del circuito, junto con su interconexionado, sobre una misma oblea de silicio. A esta solución se la denominó circuito integrado monolítico, y en 1959 la empresa *Texas Instruments* ® desarrolla el primer circuito integrado con tecnología RTL (lógica resistencia-transistor bipolar).

La Figura 4-1 muestra una sección de un circuito integrado, donde se ve el chip del circuito dentro del encapsulado. Los terminales del chip se conectan a los pines del encapsulado para permitir las conexiones con las entradas y salidas del mundo exterior.

Todas las funciones lógicas que se han descrito en temas anteriores (y muchas más) están disponibles como circuitos integrados. Los sistemas digitales actuales utilizan casi exclusivamente circuitos integrados en su diseño debido a su reducido tamaño, alta fiabilidad, bajo coste y reducido consumo de potencia.

La evolución experimentada en el campo de los circuitos integrados ha sido extraordinaria, pasándose por crecientes escalas de integración. Hoy es posible colocar millones de componentes tanto activos como pasivos dentro de un solo chip, lo que permite construir computadoras



Figura 4-1. Sección de un circuito integrado.

sobre un área de silicio de sólo unos pocos milímetros cuadrados.

A comienzos de los sesenta es cuando empiezan a aparecer los primeros circuitos integrados SSI (tabla 4-1), con menos de 100 componentes y no más de 30 puertas por chip. En 1966 surgen los circuito integrados MSI, que permiten hasta 1000 componentes, lo que supone entre 30 y 300 puertas por chip. Tres años más tarde fue posible fabricar circuitos LSI, lo que permitió los primeros microprocesadores. El incremento en la escala de integración hasta los circuitos integrados VLSI, en 1975, facilita que aparezcan microprocesadores mayores y memorias RAM de 16Kb. El término ULSI es de reciente aparición y llega hasta el límite de la tecnología actual, es decir, hasta los centenares de millones de dispositivos por chip.

**Tabla 4-1.** Niveles de integración para dispositivos digitales.

| Nivel de integración                  | Nº de puertas      | Aplicaciones                              |
|---------------------------------------|--------------------|-------------------------------------------|
| Pequeña escala de integración (SSI)   | 1 – 30             | Puertas básicas y flip-flops.             |
| Media escala de integración (MSI)     | 30 – 300           | Contadores, registros, memorias pequeñas. |
| Gran escala de integración (LSI)      | 300 – 10.000       | Memorias y microprocesadores sencillos.   |
| Muy alta escala de integración (VLSI) | 10.000 - 1,000.000 | Memorias grandes, microprocesadores.      |
| Escala de integración ultra (ULSI)    | >1,000.000         |                                           |

Aunque los modernos componentes electrónicos digitales son el resultado de años de desarrollo y evolución, no hay un conjunto ideal de circuitos que satisfaga todos los requerimientos. Por tanto existen varias **familias lógicas**, cada una de las cuales ofrece ventajas particulares. La velocidad, consumo de potencia y densidad de componentes son cuestiones a tener en cuenta. Algunas familias trabajan a velocidades muy altas, mientras que otras poseen bajo consumo. Parte de la función del diseñador consiste en seleccionar una familia lógica apropiada para una aplicación dada.

La primera familia lógica fue la RTL. De estas primeras celdas lógicas se derivó la lógica TTL (transistor-transistor) cuyo principal característica es el empleo de transistores bipolares con múltiples emisores. *Motorola* ® introdujo en 1962 una línea bipolar de alta velocidad conocida como lógica ECL (de emisores acoplados).

La utilización de MOSFET resultaba interesante debido a que permite mayores densidades de componentes (dispositivos de menor tamaño y mucho menor consumo que los bipolares). Originalmente se fabricaron PMOS (MOSFET de canal p), pero la mejora en los procesos de fabricación condujo a los NMOS (MOSFET de canal n) por presentar mayor velocidad.

Las configuraciones MOS de simetría complementaria (CMOS), que emplean ambos tipos de dispositivos (PMOS y NMOS) se han situado a la cabeza de las tecnologías digitales en la actualidad.

## 2.- Características funcionales de las familias lógicas.

Las prestaciones que nos ofrecen las distintas familias lógicas vienen determinadas por unos valores de tensión, intensidad, consumo, tiempos de retardo, etc. que en definitiva son los que diferencian a unas familias de otras.

Como sabemos, un dispositivo lógico puede estar trabajando en régimen estático o en conmutación. Para poder valorar su comportamiento en estos dos regímenes existen unas características de cuyo estudio nos encargamos a continuación.

#### 2.1- Características estáticas.

Como ya hemos comentado definen el comportamiento en régimen estático o permanente de una familia lógica. Definiremos una serie de conceptos basados en el análisis de una puerta NAND.

## 2.1.1. Niveles lógicos

Podemos definir para los niveles de entrada:

 Margen de cero: El rango de variación de la tensión de entrada de la puerta que es reconocido como nivel lógico bajo por la misma. El margen del cero (V<sub>IL</sub>) viene determinado por un valor máximo (V<sub>ILmáx</sub>) y por un valor mínimo (V<sub>ILmín</sub>).

MARGEN DE CERO (
$$V_{IL}$$
) =  $V_{ILm\acute{a}x}$  -  $V_{ILm\acute{n}n}$ 

Cualquier valor de la tensión de entrada  $(V_I)$  comprendido entre  $V_{ILmín}$  y  $V_{ILmáx}$  será un nivel lógico bajo, es decir, será reconocido como '0' en la entrada.

 Margen de uno: Margen de variación de la tensión de entrada (V<sub>I</sub>) dentro del cual ésta es reconocida como nivel alto por la puerta. Está delimitado por un valor máximo de la tensión de entrada (V<sub>IHmáx</sub>) y un valor mínimo de la misma (V<sub>IHmín</sub>).

MARGEN DE UNO 
$$(V_{IH}) = V_{IHm\acute{a}x} - V_{IHm\acute{n}}$$

Cualquier valor de la tensión de entrada comprendido en este margen será un nivel lógico alto en la entrada ('1').

- Puntos de transición: Delimitan los valores críticos de la tensión de entrada.
  - V<sub>ILmáx</sub> (Figura 4-2): Voltaje máximo permitido en una entrada para que ésta se interprete como '0' (BAJO). Un valor de tensión de entrada superior a éste dejaría de ser considerado como nivel lógico bajo.
  - V<sub>IHmín</sub> (Figura 4-2): Voltaje mínimo requerido en una entrada para que ésta se interprete como '1' (ALTO). Un valor de tensión de entrada inferior a éste dejaría de ser considerado como nivel lógico alto.
- Margen de transición: Zona determinada por los puntos de transición donde la tensión de entrada no corresponde a un nivel lógico concreto. Cualquier valor de la tensión de entrada comprendido entre V<sub>ILmáx</sub> y V<sub>IHmín</sub> tendrá un nivel indeterminado y la salida de la puerta no tendrá un nivel lógico definido.

También definimos valores para las tensiones de salida:

• Margen de cero: El rango de variación de la tensión de salida de la puerta que es reconocido como nivel lógico bajo por la misma.

MARGEN DE CERO (
$$V_{OL}$$
) =  $V_{OLm\acute{a}x}$  -  $V_{OLm\acute{n}}$ 

 Margen de uno: Margen de variación de la tensión de salida (V<sub>O</sub>) dentro del cual ésta es reconocida como nivel alto por la puerta.

MARGEN DE UNO 
$$(V_{OH}) = V_{OHm\acute{a}x} - V_{OHm\acute{i}n}$$

- Puntos de transición: Delimitan los valores críticos de la tensión de salida.
  - V<sub>OLmáx</sub>: Voltaje máximo que se puede obtener a la salida de una puerta cuando ésta se encuentra a nivel bajo '0'.
  - V<sub>OHmín</sub>: Voltaje mínimo que se puede obtener a la salida de una puerta cuando ésta se encuentra a nivel alto '1'.



Figura 4-2. Niveles lógicos.

#### 2.1.2.- Inmunidad al ruido.

Se denomina ruido a cualquier perturbación involuntaria que puede originar un cambio no deseado en la salida del circuito. El ruido puede generarse externamente por la presencia de escobillas en motores o interruptores, por acoplo por conexiones o líneas de tensión cercanas o por picos de la corriente de alimentación. Para no verse afectado por el ruido, los circuitos lógicos deben tener cierta inmunidad al ruido, que se define como la capacidad para tolerar fluctuaciones en la tensión no deseadas en sus entradas sin que cambie el estado de salida.

Por ejemplo, si la tensión de ruido en la entrada de una puerta hace que la tensión de nivel alto caiga por debajo de V<sub>IHmín</sub> el funcionamiento no será predecible. Del mismo modo si el ruido hace que la tensión de entrada para el estado bajo pase por encima de V<sub>ILmáx</sub>, se crea una condición indeterminada como se ilustra en la Figura 4-3.



Figura 4-3. Efecto del ruido.

Para evitar la presencia de errores provocados por el ruido, los fabricantes establecen un margen de seguridad conocido como "MARGEN DE RUIDO" para no sobrepasar los valores críticos de tensión.

En la Figura 4-4 tenemos los valores críticos de las tensiones de entrada y salida de una puerta lógica y los márgenes de ruido a nivel alto y bajo.



Figura 4-4. Inmunidad al ruido.

Si la tensión de entrada mínima a nivel alto de una puerta tiene como valor  $V_{IHmin}$ , la tensión mínima de salida a nivel alto debe ser igual o superior a  $V_{IHmin}$ . Pero para evitar la influencia de ruidos que afecten a la siguiente puerta, no se permitirá una tensión de salida inferior a  $V_{IHmin}$  más el margen de ruido a nivel alto ( $V_{NIH}$ ):

$$V_{OHmin} = V_{IHmin} + V_{NIH}$$

Para determinar el valor de  $V_{OLm\acute{a}x}$  aplicamos el mismo criterio pero utilizando el margen de ruido a nivel bajo ( $V_{NIL}$ ):

$$V_{OLm\acute{a}x} = V_{ILm\acute{a}x} - V_{NIL}$$

Margen de ruido a nivel bajo (V<sub>NIL</sub>):

$$V_{NIL} = V_{ILm\acute{a}x} - V_{OLm\acute{a}x}$$

Margen de ruido a nivel alto (V<sub>NIH</sub>):

$$V_{NIH} = V_{OHmin} - V_{IHmin}$$

#### 2.1.3.- Corrientes.

El fabricante nos da los valores de las corrientes de entrada:

- I<sub>ILmáx</sub> ⇒ Intensidad máxima de la entrada de una puerta cuando está en estado bajo (el signo negativo indica que esta corriente fluye hacia el exterior del dispositivo).
- I<sub>IHmáx</sub> Intensidad máxima de entrada de una puerta cuando está en estado alto.



Figura 4-5. Corrientes de entrada

#### Y de salida:

- I<sub>OLmáx</sub> ⇒ Capacidad que tiene la puerta para absorber una intensidad cuando la salida se encuentra a nivel bajo. La puerta actúa como sumidero de corriente.
- I<sub>OHmáx</sub> ⇒ Intensidad que puede suministrar la puerta cuando la salida está a nivel alto. En este caso la puerta entrega corriente (fuente) a las entradas de las puertas de carga.



Figura 4-6. Corrientes de salida

#### 2.1.4.- Fan-out.

Cuando la salida de una puerta lógica se conecta a una o más entradas de otras puertas se genera una carga en la puerta excitadora. Existe un límite para el número de entradas que una cierta puerta puede excitar. Este límite se denomina **fan-out** o cargabilidad de la puerta.

Al conectar más puertas de carga a una puerta excitadora, la corriente de fuente aumenta y con ello la caída de tensión interna de la puerta excitadora haciendo que la tensión de salida V<sub>OH</sub> disminuya. Si se conecta un número excesivo de puertas de carga, la tensión V<sub>OH</sub> (Figura 4-7) puede caer por debajo de su valor mínimo V<sub>OH mín</sub>, lo que supone un fallo en el funcionamiento del circuito. Además al aumentar la corriente de fuente, aumenta la disipación de potencia de la puerta excitadora.



Figura 4-7. Carga en estado alto.



Figura 4-8. Carga en estado bajo.

La corriente total de sumidero (absorbida) también aumenta con cada entrada que se añade, como muestra la Figura 4-8. Al aumentar esta corriente, la caída de tensión interna de la puerta excitadora aumenta haciendo que  $V_{OL}$  aumente. Si se añade un número demasiado grande de puertas,  $V_{OL}$  se hará mayor que  $V_{OLmáx}$  produciéndose un dato erróneo en la salida.

A de cumplirse: 
$$I_{OL} \geq \sum I_{IL~2^oetapa}$$
 
$$I_{OH} \geq \sum I_{IH~2^oetapa}$$

El fan-out puede venir expresado de dos formas distintas:

a) **Respecto a la misma familia lógica**. Se obtienen dos valores de *fan-out* uno a nivel alto y otro a nivel bajo, que nos indicarán el máximo número de puertas que puede gobernar otra puerta de la misma familia lógica.

$$Fan-out_{(L)} = \frac{I_{OLm\acute{a}x}}{I_{IL}}$$

$$Fan-out_{(H)} = \frac{I_{OHm\acute{a}x}}{I_{IH}}$$

b) Respecto a la unidad de carga (TTL estándar). Se obtienen dos valores de fan-out (uno a nivel alto y otro a nivel bajo) referidos a la unidad de carga utilizada por el fabricante (U.L. = 1,6 mA, U.H = 40 μA), que nos indicarán el máximo número de puertas TTL estándar que puede gobernar una puerta de una familia concreta.

$$\operatorname{\mathsf{Fan-out}}_{(\mathsf{L})} = \frac{\operatorname{\mathsf{I}}_{\mathsf{OLm\acute{a}x}}}{\mathsf{1,6mA}}(U.L.) \qquad \operatorname{\mathsf{Fan-out}}_{(\mathsf{H})} = \frac{\operatorname{\mathsf{I}}_{\mathsf{OHm\acute{a}x}}}{\mathsf{40}\,\mathbf{m}\!\mathsf{A}}(U.H.)$$

Los valores dados por el fabricante de 1,6 mA como U.L.(unidad de carga a nivel bajo) y de 40  $\mu$ A como U.H.(unidad de carga a nivel alto) son los correspondientes a las corrientes  $I_{IL}$  y  $I_{IH}$  de una puerta TTL estándar (como se verá más adelante).

## 2.1.5.- Disipación de potencia.

Por una puerta lógica circula corriente procedente de una fuente de alimentación continua. Cuando el estado de la salida de la puerta es alto circula una corriente I<sub>CCH</sub> y cuando está a nivel bajo circula I<sub>CCL</sub>.

Al aplicar impulsos a las entradas de una puerta, la salida conmuta entre los estados alto y bajo por lo que la corriente de alimentación varía entre I<sub>CCH</sub> y I<sub>CCL</sub>. Por esto, la disipación de potencia de una puerta lógica se calcula efectuando la media aritmética de los dos resultados (los cálculos se realizan en vacío, sin ninguna carga conectada a la salida de la puerta).

$$P_{\text{Dmedia}} = \frac{I_{\text{CCH}} \cdot V_{\text{CC}} + I_{\text{CCL}} \cdot V_{\text{CC}}}{2}$$

#### 2.2.- Características dinámicas.

La mayoría de aplicaciones de los circuitos integrados de las distintas familias lógicas se basan en el funcionamiento de los mismos en régimen de conmutación, es decir, en régimen dinámico.

## 2.2.1.- Retardo de propagación.

Cuando una señal se propaga a través de un circuito electrónico, siempre experimenta un retardo de tiempo. Un cambio de nivel de salida siempre se produce en cierto tiempo, llamado **tiempo de retardo de propagación**, después de que se ha realizado un cambio en las entradas.

Existen dos tiempos de propagación:

- t<sub>pLH</sub>: Tiempo entre un determinado punto del pulso de entrada (50% del flanco) y el correspondiente punto (50% del flanco) del impulso de salida cuando la salida cambia de nivel bajo a nivel alto.
- t<sub>pHL</sub>: Tiempo entre un determinado punto del pulso de entrada (50% del flanco) y el correspondiente punto (50% del flanco) del impulso de salida cuando la salida cambia de nivel alto a nivel bajo.
- $t_{pD}$ : Tiempo de propagación medio. Debido a que los tiempos  $t_{pLH}$  y  $t_{pH}$  no son iguales en una misma puerta, se da el tiempo de propagación medio:

$$t_{pD} = \frac{t_{pLH} + t_{pHL}}{2}$$

En la Figura 4-9 se pueden apreciar estos tiempos para una puerta "no inversora".



Figura 4-9. Retardos de una puerta no inversora.

El retardo de propagación de una puerta limita la frecuencia a la que puede trabajar. Cuanto mayor es el retardo de propagación, menor es la frecuencia máxima. Luego, un circuito de muy alta velocidad será aquel que tenga un retardo de propagación muy pequeño.

## 2.2.2.- Producto: t<sub>pD</sub> x potencia.

Ya que la mayoría de aplicaciones trabajarán en régimen dinámico la velocidad de conmutación de los circuitos debe ser muy elevada. De esta manera, la velocidad de un circuito junto con la disipación de potencia se convierten en los factores determinantes de la calidad de una familia lógica.

Para facilitar la comparación de unas familias lógicas con otras, estas dos características se suelen dar unidas en un producto entre ambas expresado en pJ (picoJulios). La potencia que se utiliza en esta expresión se refiere al régimen estático (cuando trabajamos en conmutación, la potencia de una puerta se incrementa debido a su elevada rapidez, al aumentar la corriente lcc). El fabricante intentará minimizar en lo posible este producto.

## 3.- Clasificación de las familias lógicas.

Los circuitos integrados digitales se dividen en familias lógicas. Cada familia particular está basada en un tipo particular de circuito. Todos los elementos de una familia lógica son compatibles entre sí, es decir, operan con los mismos niveles lógicos, pudiendo la salida de un elemento alimentar la entrada de otro.

Existen por un lado familias lógicas basadas en silicio (la dominante en la actualidad) y basadas en arseniuro de galio (GaAs), para aplicaciones de muy alta velocidad. En la Figura 4-10 se muestra una clasificación de circuitos integrados basados en silicio según la tecnología de fabricación.



Figura 4-10. Clasificación de circuitos integrados según tecnología de fabricación.

Dentro de los circuitos integrados basados en este material semiconductor se definieron dos categorías, la tecnología bipolar y la unipolar.

Los dispositivos de tecnología bipolar se caracterizan porque presentan unas altas velocidades de operación gracias a los transistores de unión (BJTs), pero también son elevados los consumos de potencia. Pertenecen a esta categoría las familias lógicas TTL y ECL (lógica de emisores acoplados).

Por lo que respecta a los dispositivos unipolares, los más importantes son los que se basan en los dispositivos de efecto campo MOS. Dentro de esta tecnología se incluyen la MOS de canal n (NMOS), la de canal P (PMOS, que ha quedado obsoleta) y la tecnología MOS de simetría complementaria (CMOS), en la que se integran los dos tipos de canales. La más empleada es la tecnología CMOS por consumo de potencia y velocidad de operación.

Entra ambos tipos de tecnologías, unipolares y bipolares, se encuentra otra reciente denominada BiCMOS, que permite disponer en un mismo circuito integrado dispositivos bipolares (para las entradas y las salidas) y estructuras CMOS. El coste es superior al de la tecnología CMOS, pero proporciona mejores corrientes de salida y mayor velocidad.

## 4.- Familias TTL.

Hasta principio de los años ochenta el mercado estaba dominado por los circuitos lógicos bipolares, fundamentalmente las series lógicas derivadas de la TTL. TTL era una de las familias lógicas de uso más extendido, en particular para aplicaciones que requerían pequeña y mediana escala de integración (SSI y MSI).

Una amplia gama de fabricantes producen circuitos con esta tecnología. La familia estándar de componentes TTL contiene un amplio espectro de circuitos, cada uno de los cuales está especificado por un número de serie genérico que empieza con los dígitos 54 o 74. Los dispositivos que empiezan por 54 están especificados para trabajar dentro de un intervalo de temperaturas, de –55 a 125°C, mientras que los que empiezan con 74 están limitados al rango de 0°C a 70°C. Al prefijo de dos dígitos le sigue un código de 2 o 3 dígitos que representa la función del dispositivo, por ejemplo el circuito integrado 7400 contiene 4 puertas NAND de 2 entradas.

Además de los dispositivos **54XX** y **74XX** estándar, existen familias relacionadas con características modificadas. Estas se definen mediante letras después del prefijo 54 o 74, por ejemplo un **74L00** es una versión de baja potencia del **7400**.

El transistor bipolar (BJT) es el elemento activo de conmutación utilizado en todos los circuitos TTL.

## 4.1.- El transistor bipolar.

Un transistor bipolar (BJT) posee tres terminales **base**, **emisor** y **colector** y tiene dos uniones: la unión base-emisor y la unión base-colector. La operación básica de conmutación es la siguiente: cuando la base es aproximadamente 0,7 V, más positiva que el emisor y se proporciona sufiente corriente de base, el transistor conduce y entra en saturación. Idealmente actúa como un interruptor cerrado entre el colector y el emisor, como ilustra la Figura 4-11. Cuando la base está a menos de 0,7 V por encima del emisor, el transistor no conduce y actúa como un interruptor abierto entre el colector y el emisor, como muestra la parte (b). Un nivel alto en la base pone en conducción al transistor (on), por lo que actúa como interruptor cerrado y un nivel bajo bloquea el transistor (off) por lo que trabaja como interruptor abierto.



Figura 4-11. Conmutación ideal del BJT. (a) Transistor saturado. (b) Transistor en corte.

#### 4.2. Inversor TTL.

La Figura 4-12 muestra un circuito TTL estándar para una puerta inversora. La combinación de los transistores  $T_3$  y  $T_4$  forma el circuito de salida, a menudo denominado **totem-pole**.

Cuando la entrada es un nivel alto, la unión base-emisor de  $T_1$  se polariza en inversa y la unión base-colector en directa. Esto permite que la corriente atraviese  $R_1$  y la unión base-colector de  $T_1$  llevando a  $T_2$  a saturación. Como resultado,  $T_2$  excita a  $T_3$  y su tensión de colector, que es la salida, es próxima al potencial de tierra ( $T_4$  se mantiene bloqueado). Por consiguiente se obtiene una salida a nivel bajo para una entrada a nivel alto.

Cuando la entrada está a nivel bajo, la unión base-emisor de  $T_1$  se polariza en directa y la unión base-colector en inversa, por lo que se genera una corriente a través de  $R_1$  y de la unión base-emisor de  $T_1$ . En la base de  $T_2$  no hay corriente por lo que no conduce. El colector  $T_2$  está a nivel alto, lo que pone en conducción a  $T_4$ . El transistor  $T_4$  saturado proporciona un camino de baja resistencia desde Vcc hasta la salida. Por tanto, un nivel bajo a la entrada da lugar a un nivel alto en la salida.

El diodo D<sub>1</sub> evita los picos negativos de tensión en la entrada que podrían dañar a T<sub>1</sub> y el diodo D<sub>2</sub> asegura que T<sub>4</sub> quede bloqueado cuando T<sub>2</sub> conduce.



Figura 4-12. Inversor TTL. (a) Entrada a nivel alto. (b) Entrada a nivel bajo.

## 4.3.- Características de las puertas TTL estándar.

Niveles lógicos de entrada y salida

|                 | Mínimo | Típico | Máximo |
|-----------------|--------|--------|--------|
| V <sub>IL</sub> |        |        | 0,8    |
| V <sub>IH</sub> | 2,0    |        |        |
| V <sub>OL</sub> |        | 0,2    | 0,4    |
| V <sub>OH</sub> | 2,4    | 3,6    | _      |

Inmunidad al ruido

$$V_{NIH} = V_{OH(min)} - V_{IH(min)} = 2,4 - 2,0 = 0,4 \text{ V}$$

$$V_{NIL} = V_{IL(m\acute{a}x)} - V_{OL(m\acute{a}x)} = 0.8 - 0.4 = 0.4 V$$

Por tanto, la inmunidad al ruido de cada estado lógico es de 0,4V.

• Corrientes de entrada y fan-out (NAND 7400)

Características de conmutación



Figura 4-13. Puerta NAND TTL de dos entradas.

## 4.4.- Tipos de salidas.

Hasta ahora sólo se ha nombrado el tipo de salida totem-pole, pero los circuitos TTL disponen de otros tipos de salida: en colector abierto y tri-estado.

1. Totem- pole: Es el tipo de salida más usual. Hay que tener en cuenta que no podemos unir las salidas de circuitos totem-pole (Figura 4-14) porque se produce una corriente excesiva y daría lugar a daños en el dispositivo.



Figura 4-14. Uso incorrecto de circuitos con salida totem-pole.

2. Open-Colector: La salida se toma del colector del transistor T<sub>3</sub> (Figura 4-15). Para que el circuito funcione se debe conectar una resistencia de pull-up externa entre la salida y la fuente de alimentación. Cuando T<sub>3</sub> no conduce la salida es llevada a Vcc a través de la resistencia externa. Cuando T<sub>3</sub> se satura, la salida se lleva a un potencial próximo a tierra a través del transistor saturado.

La elección del valor de la resistencia es un compromiso entre la disipación de potencia y la velocidad. Las resistencias de valor alto reducen la corriente de colector, y por tanto la potencia, pero también limitan la velocidad. Aún con valores de resistencia bajos el circuito en colector abierto no es tan rápido como el totem-pole.



Figura 4.15. Puerta NAND TTL salida open-colector.

Una de las ventajas de las puertas de colector abierto es que sus salidas se pueden conectar en paralelo para formar una configuración **AND cableada**. La función AND cableada resulta de particular interés cuando se deben combinar muchas entradas, pues se elimina la necesidad de disponer de puertas de muchas entradas. En todos los circuitos de AND cableada se requiere una resistencia externa (Figura 4-16).



Figura 4-16. Conexión AND de salidas.



Figura 4-17. AND cableada. (a) Una o más salidas a '0' .(b) Todas las salidas a '1'.

3. Tri-estado. Las puertas lógicas convencionales tienen dos estados de salida posibles: '0' y '1'. En algunas circunstancias resulta conveniente contar con un tercer estado que corresponde a una condición de alta impedancia, en la que se permite que la salida flote. El voltaje de salida estará determinado por el circuito exterior que se conecte. La salida de la puerta se habilita o se deshabilita mediante una señal de control (Figura 4-18). Los dispositivos de tres estados se usan en la creación de buses en los que las salidas de varios dispositivos están conectadas entre sí. Cada dispositivo puede entonces colocar datos sobre la línea siempre y cuando se habilite la salida de un solo dispositivo a la vez. Las salidas deshabilitadas no afectarán a la señal del bus.

La salida de la puerta se habilita o deshabilita mediante una entrada de control C. La Figura 4-18 muestra una puerta con una entrada de control C activa a nivel bajo, es decir, la salida se habilita si C =0

A \_\_\_\_\_



| 1 | Χ | X | Z |
|---|---|---|---|
| 0 | 1 | 1 | 0 |
| 0 | 1 | 0 | 1 |
| 0 | 0 | 1 | 1 |
| 0 | 0 | 0 | 1 |
| С | Α | В | Χ |



- (a) Funcionamiento de C.I. tri-estado
- (b) Uso de C.I. con salida tri-estado

Figura 4-18. Salida tri-estado.

#### 4.5.- Otras familias TTL.

Poseen características de funcionamiento particulares.

- TTL de bajo consumo (54L/74L): La serie 54L/74L se distingue por su bajo consumo de potencia. Los valores de las resistencias del circuito son mayores que las de la puerta estándar. Cuanto mayor sea la resistencia menor será la corriente, y por consiguiente, menor potencia se disipará. Sin embargo, el ahorro de potencia se contrarresta con una pérdida de velocidad.
- TTL Schottky (54S/74S): Posee alta velocidad porque usa transistores y diodos Schottky en lugar de los componentes tradicionales.
- TTL Schottky de bajo consumo (54LS/74LS): Combinan consideraciones de velocidad y consumo de potencia.
- TTL Schottky avanzada y Schottky de bajo consumo avanzada (54AS/74AS, 54ALS/74ALS): Son versiones avanzadas de las series S y SL. Existe una versión de las serie AS que se designa como la serie F o FAST (rápida). Las velocidades conseguidas con estas tecnologías disminuyen sensiblemente los retardos de las series anteriores.

| Tabla 4-3. | Comparación | de familias | lógicas TTL. |
|------------|-------------|-------------|--------------|
|------------|-------------|-------------|--------------|

| Familia                        | Descriptor | Fan-out | t <sub>pD</sub> (ns) | Potencia/puerta (mW) |
|--------------------------------|------------|---------|----------------------|----------------------|
| Estándar                       | 74XX       | 10      | 11                   | 10                   |
| Bajo consumo                   | 74LXX      | 2,5     | 33                   | 1                    |
| Schottky                       | 74SXX      | 12,5    | 3                    | 19                   |
| Schottky bajo consumo          | 74LSXX     | 5       | 9,5                  | 2                    |
| Schottky avanzada              | 74ASXX     |         | 1,5                  | 8,5                  |
| Schottky bajo consumo avanzada | 74ALSXX    |         | 4                    | 1                    |

## 4.6. Consideraciones prácticas sobre circuitos TTL.

Un circuito TTL con unas salida totem-pole tiene limitada la cantidad de corriente que puede absorber (16 mA para la lógica TTL estándar y a 20 mA para la lógica TTL AS).

En muchas aplicaciones especiales, una puerta tiene que excitar a dispositivos externos tales como LEDs, lámparas o relés, que pueden requerir más corriente que la que proporcionan estos dispositivos.

Generalmente para excitar LEDs, lámparas o relés, se utilizan circuitos con salidas en colector abierto. El transistor de salida se conecta al LED o a la lámpara como se muestra en la Figura 4-19. Se utiliza una resistencia de limitación para mantener la corriente por debajo de la corriente máxima del LED. Cuando la salida de la puerta sea un nivel bajo, el LED se encenderá.



Otra consideración importante es que las entradas sin conectar de una puerta TTL actúan como si tuvieran un nivel lógico alto. Sin embargo, debido a la sensibilidad al ruido, es mejor no dejar las entradas no utilizadas desconectadas.

## 5.- Familias CMOS.

Para construir circuitos integrados digitales además de los transistores bipolares se emplean circuitos basados en transistores MOSFET (*MOS Field-Effect transistor*, transistor de efecto campo MOS) de *canal n* (NMOS) y de *canal p* (PMOS). Hoy en día rara vez se usa la tecnología PMOS. Los circuitos NMOS son más fáciles de fabricar, y por tanto más económicos. Pero la tecnología CMOS es ahora la dominante debido a su bajo consumo. Las siglas CMOS corresponden a *Complementary Metal-Oxide Semiconductor*. El término complementario se refiere a la utilización de dos tipos de transistores en el circuito de salida, en una configuración similar a la tótem-pole de la familia TTL. Se usan conjuntamente MOSFET de *canal n* y de *canal p*.

El primer fabricante que produjo lógica CMOS, denominó a estos circuitos integrados como la **serie 4000** (4000, 4001, etc.) y este sistema de numeración fue adoptado por otros fabricantes. En 1983 aparecen las primeras series CMOS de alta velocidad (HCMOS) perfectamente competitivas con las series bipolares avanzadas en cuanto a velocidad y disponibilidad de corriente, y con un consumo menor. Son los circuitos de las series HC y HCT.

Algunos fabricantes han producido una amplia gama de componentes CMOS siguiendo las funciones y asignación de pines de las familias TTL 74XX. Éstos reciben números de serie como 74CXX, 74HCXX, 74HCTXX, 74ACXX o 74ACTXX, en los cuales la "C" significa CMOS; la "A" indica que son dispositivos avanzados y la "T" indica que estos dispositivos son compatibles con los de las familias TTL (trabajan con los niveles lógicos y de alimentación TTL).

#### 5.1.- El transistor MOSFET.

Los transistores de efecto campo de semiconductor de metal-óxido (MOSFET) son los elementos activos de conmutación de los circuitos CMOS. Estos dispositivos difieren enormemente tanto en la construcción como en el funcionamiento interno de los BJTs pero, básicamente, su acción de conmutación es la misma. En aplicaciones digitales al igual que sucedía con los transistores bipolares adoptan dos estados si nos limitamos a trabajar en unos intervalos de voltaje ('1' y '0') asemejándose a interruptores cerrados o abiertos (Figura 4-20).



Figura 4-20. Conmutación del transistor MOSFET. (a) Canal n. (b) Canal p.

Los tres terminales de un MOSFET como se puede ver en la Figura 4-20 son: **puerta**, **drenador** y **fuente**. Cuando la tensión de puerta de un MOSFET de canal n es más positiva que la fuente, el MOSFET conduce (ON) y la resistencia entre drenador y fuente es pequeña. Cuando la tensión puerta-fuente es cero, el MOSFET no conduce. Los MOSFET de canal p funcionan con polaridades de tensión opuestas.

#### 5.2.- Inversor CMOS.

La lógica MOS complementaria utiliza MOSFET de canal n y de canal p como muestra la Figura 4-21.



Figura 4-21. Inversor lógico CMOS. (a) Arquitectura interna. (b) Circuito equivalente.

Cuando el voltaje de entrada está cerca de 0 V, no conduce (OFF) el dispositivo de canal n  $T_2$  pero conduce (ON) el dispositivo de canal p  $T_1$ . Cuando el voltaje de entrada está próximo al voltaje de alimentación, la conducción se invierte y  $T_1$  no conduce y  $T_2$  sí. El circuito de la Figura 4-21 se puede representar mediante el esquema de la derecha (b). Con el conmutador  $T_1$  cerrado y  $T_2$  abierto, la salida está a nivel alto y con  $T_2$  cerrado y  $T_1$  abierto, la salida está a nivel bajo.

## 5.3. Características de las puertas CMOS de la serie 4000.

- Voltaje de alimentación: 3V ≤ V<sub>DD</sub> ≤ 18V
- Niveles lógicos de entrada y salida

| V <sub>IL(máx)</sub> | 0,3 x V <sub>DD</sub> |
|----------------------|-----------------------|
| V <sub>IH(mín)</sub> | $0.7 \times V_{DD}$   |
| V <sub>OL(máx)</sub> | 0                     |
| $V_{OH(min)}$        | $V_{DD}$              |

• Inmunidad al ruido

$$\begin{array}{c} V_{NIH} = V_{OH(min)} - V_{IH(min)} &= V_{DD} - 0.7x \ V_{DD} = 0.3 \ x \ V_{DD} \\ V_{NIL} = V_{IL(m\acute{a}x)} - \ V_{OL(m\acute{a}x)} = 0.3 \ x \ V_{DD} - 0 = 0.3 \ x \ V_{DD} \end{array} \right\} \\ \begin{array}{c} con \ V_{DD} = 5V \\ V_{NIH} = V_{NIL} = 1.5V \\ \end{array}$$

• Fan-out. Si no se requiere un funcionamiento de alta velocidad, se pueden conectar hasta 50 puertas a una misma salida.

- Retardo de propagación. Las primeras puertas CMOS de las serie 4000 son por lo general
  más lentas que las puertas de las familias TTL. En años recientes ha aumentado
  considerablemente la velocidad de funcionamiento. Las familias avanzadas 74ACXX y
  74ACTXX tienen tiempos de retardo del orden de 7 ns y las familias recientes que trabajan
  con tensión de alimentación inferiores (LVT, ALVC, ALVT) del orden de 2.5 ns.
- Disipación de potencia. Uno de los principales motivos del empleo de la lógica CMOS es su muy bajo consumo de potencia. El consumo en reposo es muy bajo, aumentando conforme aumenta la velocidad de conmutación.
- Entradas CMOS. Son muy sensibles a la electricidad estática y no pueden dejarse sin conectar. Todas las entradas no utilizadas deben conectarse a nivel alto o bajo.

El inversor sencillo de la Figura 4-21 se puede modificar para proporcionar otras funciones lógicas. En la Figura 4-22 se muestra una puerta NAND de dos entradas.



Figura 4-22. Puerta NAND CMOS.

## 6.- Compatibilidad TTL-CMOS.

## 6.1.- Conexión TTL-CMOS.

Los niveles lógicos de salida típicos para una puerta TTL con salida totem pole son 3,6V ('1') y 0,2V ('0'). La entrada de una puerta CMOS interpreta cualquier voltaje menor de 0,3xV<sub>DD</sub> como '0' lógico y cualquier voltaje mayor de 0,7xV<sub>DD</sub> como '1' lógico, para una alimentación de V<sub>DD</sub> = 5V, V<sub>IL(máx)</sub> = 1,5V y V<sub>IH(mín)</sub>= 3,5V. Como se puede observar la salida TTL a nivel alto no es lo bastante alta como para garantizar que se interprete como un '1' en la puerta CMOS.

Para solucionar esto se añade una resistencia de *pull-up* a la salida de la puerta TTL como muestra la Figura 4-23.  $V_{DD}$ 



Figura 4-23. Conexión de puertas TTL-CMOS.

## 6.2.- Conexión CMOS-TTL.

Los niveles lógicos de salida de las puertas CMOS si  $V_{DD} = 5V$  son aproximadamente de 0V y 5V, y por lo tanto resultan compatibles con los niveles de entrada de la lógica TTL. Sin embargo, la corriente de salida de los dispositivos CMOS no es suficientemente alta como para atacar las entradas de las puertas TTL estándar. La familia 74LSXX requiere menos corriente de entrada, por lo que un dispositivo CMOS puede conectarse directamente a otro 74LSXX, que luego se puede usar para conectar otras puertas 74LSXX. También se puede añadir una interfaz entre la lógica CMOS y TTL mediante buffers (Figura 4-24 (b))



Figura 4-24. Conexión de puertas CMOS-TTL. (a) Mediante una puerta 74LSXX. (b) Mediante un buffer.

En la Figura 4-25 se muestran los niveles lógicos de distintas tecnologías, incluyendo las que trabajan con las recientes tensiones de alimentación de 3.3V y 2.5V. En la gráfica se puede observar la compatibilidad en lo que respecta a tensiones.



Figura 4-25. Niveles lógicos.

## 7. Tendencias.

Entre las tendencias que se prevén para un futuro cercano podemos destacar:

- Disminución de los tamaños de los dispositivos. En la actualidad el área de los circuitos integrados se reduce en una proporción de 0,5 cada tres años.
- Transición a tensiones de alimentación más bajas. La tensión de alimentación de +5V está dando paso a la de 3.3V, no sólo en circuitos de muy alta escala de integración, sino en las funciones digitales estándar más sencillas. La razón de esta cambio es la reducción de potencia disipada.
- Desarrollo de microsistemas. Fabricación de circuitos integrados que incorporen microsensores y proporcionen sistemas completos.
- Evolución en la tecnología de fabricación de circuitos integrados. Aunque la tecnología CMOS sigue siendo la absoluta dominante, se observa un incremento en tecnologías tales como la basada en GaAs y BiCMOS.

En la Figura 4-26 podemos observar el grado de madurez de las diferentes tecnologías. Se distinguen cinco épocas, que van desde la introducción hasta la obsolescencia (desaparición). La tendencia es que las tecnologías bipolares pierden terreno, mientras que el mercado de CMOS y BiCMOS crece a un ritmo constante.



Figura 4-26. Ciclo de vida de las tecnologías digitales.

| <b>Ejemplo 4-1:</b> Dado el circuito de la figura calcular el tiempo de propagación más desfavorable y razonar |
|----------------------------------------------------------------------------------------------------------------|
| si el circuito puede funcionar correctamente.                                                                  |

| Característica              | 74XX | 74LXX | 74HXX | 74SXX | 74LSXX |
|-----------------------------|------|-------|-------|-------|--------|
| I <sub>IH</sub> (μA)        | 40   | 20    | 50    | 50    | 20     |
| I <sub>IL</sub> (mA)        | 1,6  | 0,4   | 2     | 2     | 0,4    |
| Fan-out <sub>H</sub> (U.H.) | 10   | 10    | 25    | 25    | 10     |
| Fan-out <sub>∟</sub> (U.L.) | 10   | 2,5   | 12,5  | 12,5  | 5      |
| t <sub>pD</sub> (ns)        | 10   | 33    | 6     | 3     | 10     |



 a) Tras denominar a las distintas puertas con letras desde la 'A' a la 'L', se estudia el tiempo de propagación en el recorrido "A - L" o "I - L", porque a primera vista parece el más desfavorable.

El tiempo de propagación desde que la señal entra en la puerta 'A' o 'I' hasta que se produce la salida correspondiente a esta entrada en la puerta 'L', se calcula como suma de los tiempos de propagación de cada una de las puertas desde 'A' a 'L':

$$t_{pD(1-L)} = t_{pD'1'} + t_{pD'H'} + t_{pD'J'} + t_{pD'J'} + t_{pD'K'} + t_{pD'L'} = 10 + 10 + 6 + 10 + 3 = 39 \text{ ns}$$

Sin embargo analizando el tipo de puertas empleado en el circuito se aprecia que el recorrido "A – C" o el recorrido "A–B" poseen mayor tiempo de retardo:

$$t_{pD(A-B)} = t_{pD+A'} + t_{pD+B'} = 10 + 33 = 43 \text{ ns}$$
  $t_{pD} = 43 \text{ ns}$ 

b) Para asegurar el correcto funcionamiento del circuito ha de cumplirse que la corriente de salida de cada puerta sea igual o superior a la suma de las corrientes de entrada de las puertas de la etapa siguiente, es decir,  $I_{OL} \ge \sum I_{IL}$  y  $I_{OH} \ge \sum I_{IH}$ .

La primera puerta que a de ser objeto de estudio es la puerta 'A' porque su salida está conectada a ocho entradas de otras puertas ('B', 'C', 'D' las dos entradas de esta puerta provienen de 'A', 'E', 'F', 'G' y 'H').

Las corrientes de salida se calculan a partir de:

$$\operatorname{Fan-out}_{(L)} = \frac{\operatorname{I}_{\operatorname{OLm\acute{a}x}}}{1.6 \operatorname{mA}} (U.L.) \text{ y } \operatorname{Fan-out}_{(H)} = \frac{\operatorname{I}_{\operatorname{OHm\acute{a}x}}}{40 \operatorname{mA}} (U.H.)$$

Al despejar y sustituir los valores de *fan-out* para la puerta 'A' perteneciente a la familia 74LSXX, se obtiene:

$$I_{OLm\acute{a}x} = Fan - out_{(L)} \cdot 1.6mA = 5 \cdot 1.6mA = 8 \quad mA$$

$$I_{OHmin} = Fan - out_{(H)} \cdot 40 \, mA = 10 \cdot 40 \, mA = 400 \, mA$$

La suma de las corrientes de entrada a nivel bajo será:

$$\sum |I_{1|L} = I_{1|L'B'} + |I_{1|L'C'} + 2|x|I_{1|L'D'} + |I_{1|L'E'} + |I_{1|L'F'} + |I_{1|L'G'} + |I_{1|L'H'}|$$

$$\Sigma I_{1L} = 0.4 + 0.4 + 2 \times 2 + 2 + 2 + 0.4 + 0.4 = 9.6 \text{ mA}.$$

Como 
$$\Sigma I_{IL} = 9.6 \text{ mA} < I_{OLmáx} = 8 \text{ mA}$$

No se puede garantizar que el circuito funcionará correctamente.