## ASDN laboratory\_01

Terman Emil FAF161 October 10, 2017



# UNIVERSITATEA TEHNICĂ A MOLDOVEI

Prof: S. Munteanu

ATEX

**Subject:** studierea practică și cercetarea procesului de sinteză a circuitelor logice combinaționale.

#### **Conditions:**

- 1. Se verifică corectitudinea funcționării circuitelor integrate ale standului de laborator.
  - Se asamblează şi se reglează circuitul logic combinațional, care realizează două funcții din tema pentru acasă în setul de elemente SI-NU (la indicația profesorului).
  - 3. Pentru circuitele asamblate se determină costul și timpul de reținere.
- 1. Din biblioteca de elemente Simulation Gates.clf se selectează elementele NAND cu numărul corespunzător de intrări. Din biblioteca Simulation IO.clf se selectează dispozitivele de intrare-ieşire Binary Probe şi Hex Keyboard.
  - 2. Se asamblează circuitul logic combinațional în Fereastra de lucru și se verifică corectitudinea lui. Se studiază diagrama de timp. Un exemplu al circuitului asamblat este prezentat în fig. 2.1.
  - Pentru circuitele asamblate se determină costul şi timpul de reţinere.

### 1 First function

 $y_1 = \Sigma(0, 1, 2, 4, 5, 8, 9, 12, 14)$ 

#### 1.1 Karnaugh map



#### 1.2 Disjunctiv minimal form

$$\begin{split} F_{DM} &= \left(x_1 \cdot x_2 \cdot \overline{x_4}\right) + \left(\overline{x_2} \cdot \overline{x_3}\right) + \left(\overline{x_1} \cdot \overline{x_3}\right) + \left(\overline{x_1} \cdot \overline{x_2} \cdot \overline{x_4}\right) \\ &= \overline{\left(\overline{x_1 \cdot x_2 \cdot \overline{x_4}}\right) \cdot \left(\overline{x_2} \cdot \overline{x_3}\right) \cdot \left(\overline{x_1} \cdot \overline{x_3}\right) \cdot \left(\overline{x_1} \cdot \overline{x_2} \cdot \overline{x_4}\right)} \end{split}$$





$$C = 14Q$$
$$T_d = 2r$$

#### 1.3 Conjunctive minimal form

$$F_{CM} = (x_1 + \overline{x_2} + \overline{x_3}) \cdot (\overline{x_1} + \overline{x_2} + \overline{x_4}) \cdot (\overline{x_1} + x_2 + \overline{x_3}) \cdot (\overline{x_3} + \overline{x_4})$$
$$= (\overline{x_1 + \overline{x_2} + \overline{x_3}}) + (\overline{x_1} + \overline{x_2} + \overline{x_4}) + (\overline{x_1} + x_2 + \overline{x_3}) + (\overline{x_3} + \overline{x_4})$$





$$C = 24Q$$
$$T_d = 3r$$

### 2 Second function

 $y_1 = \Sigma(1, 2, 3, 5, 6, 8, 10, 11, 12)$ 

#### 2.1 Karnaugh map



#### 2.2 Disjunctiv minimal form

$$\begin{split} F_{DM} &= x_1 \cdot \overline{x_3} \cdot \overline{x_4} + \overline{x_1} \cdot \overline{x_3} \cdot x_4 + \overline{x_1} \cdot x_3 \cdot \overline{x_4} + \overline{x_2} \cdot x_3 \\ &= \overline{(x_1 \cdot \overline{x_3} \cdot \overline{x_4}) \cdot (\overline{x_1} \cdot \overline{x_3} \cdot x_4) \cdot (\overline{x_1} \cdot x_3 \cdot \overline{x_4}) \cdot (\overline{x_2} \cdot x_3)} \end{split}$$





$$C = 15Q$$
$$T_d = 2r$$

#### 2.3 Conjunctiv minimal form

$$F_{CM} = (x_1 + x_3 + x_4) \cdot (\overline{x_1} + x_3 + \overline{x_4}) \cdot (\overline{x_2} + \overline{x_3} + \overline{x_4}) \cdot (\overline{x_1} + \overline{x_2} + \overline{x_3})$$
$$= (\overline{x_1 + x_3 + x_4}) + (\overline{x_1} + x_3 + \overline{x_4}) + (\overline{x_2} + \overline{x_3} + \overline{x_4}) + (\overline{x_1} + \overline{x_2} + \overline{x_3})$$





$$C = 24Q$$
$$T_d = 3r$$

#### 3 Conclusion

- De Morgan's laws help us very much in minimizing the expression. It allows us to use only one type of gate. In this way, we can create a much cheaper circuit, since we have to buy only one kind of gate.
- Karnaugh maps are a much better representation of a circuit than a truth table. But we can't represent the circuits with too many signals in it.