# 三、设计举例

# 1. 设计输入

本小节将以设计<mark>半加器</mark>为例,使用图形输入方式来完成输入。设计输入包括以下步骤:

- (1) 创建一个新文件。
- (2) 输入逻辑功能图元。
- (3) 保存文件并检查错误。
- (4) 规定项目名称。
- (5) 关闭 Graphic Editor 窗口。

## (1) 创建一个新文件

在此步骤中将创建一个名为 half\_adder.gdf 的文件。步骤如下:

a. 进入 Altera 软件包,打开 MAX+PLUS II 9.5 软件 或双击 如图所示











b. 选择 File/New 菜单,或单击 🗋,弹出 New 对话框。



🎁 MAX+plus II Manager - e:\edasheji\plj

- c. 选中 Graphic Editor file(图形设计文件)单 选按钮。
- d. 在下拉表框中选择 .gdf 作为文件的扩展名。单击 ok 按钮。弹出 Graphic Editor窗口。









## (2) 输入逻辑功能图元

打开原理图编辑器,进入原理图设计输入电路编辑状态,如下图所示:



#### a. 如何放置器件

- 在原理图的空白处双击鼠标左键(或选择 Symbol /Enter Symbol 选项,弹出 Enter Symbol 对话框。
- 在光标处输入元件名称 或用鼠标点取(双击) 元件库。
- 选取元件后按下 ok 即可。
- 如果安放相同元件,只要 按住Ctrl 键,同时用鼠标 拖动该元件复制即可。











Max+Plus II

半加器所需元件和端口包括:输入端口INPUT、与门AND、异或门XOR、输出端口OUTPUT,它们都在 Prim 库中。下图为半加器元件安放结果。



## b. 添加连线到器件的管脚上

把鼠标移到元件引脚附近,则鼠标光标自动由箭头变为十字,按住鼠标右键拖动,即可画出连线。



#### c. 标记输入/输出断口属性

双击输入端口的"PIN-NAME",当变成黑色时,即可输入标记符并回车确认。输出端口标记方法类似。半加器的输入端分别标记为 A、B,输出端分别为 S、C。



#### (3) 保存文件

要保存文件,选择 File\Save As 选项,弹出 Save

As对话框。如图所示。

在 File Name 文本框中输入 half\_adder.gdf,并在 Directories 列表框中选择文件的保存目录。



Save As × File Name: half\_adder.gdf Directory is: c:\eda\comp Files: \*.gdf Directories: half\_adder.gdf **(>→** c:\ eda 🥾 comp Drives: .gdf 🔻 Automatic Extension: OΚ Cancel

在 MAX+PLUS II 的有些版本中,保存文件目录的路径字符串中不能包含中文字符。









#### (4) 检查错误

为了确保输入的逻辑正确,可以保存文件并检查错误。步骤如下:

- a. 选择 File\Project\Save & Check 选项 , 这将保 存上面编辑的文件,并检查输入中的错误。
- b. 如果没有出现错误,单击 ok 按钮,关闭消息对话框。
- c. 单击 Compiler 窗口右上角的关闭按钮,关闭 Compiler 窗口。









#### (5) 规定项目名称

在MAX+PLUS II 中,在执行编译和仿真操作前,必须将当前的设计文件指定为当前项目。可以通过规定项目名称来指定当前项目。

- a. 选择 File\Project\Name 选项,弹出 Project Name 对话框。
  - b. 在 Files 列表框中选择 half\_adder.gdf, 然后单击 ok 按钮。











# 技巧: 可以通过选择 File\Project\set project to current file 选项,将当前的设计文件指定为当前项目。



(6) 关闭 Graphic Editor 窗口。









# 2. 电路编译与适配

#### (1) 定义器件:

a. 选择 Assign\Device 选项,弹出 Device 对话框。

b. 在 Device Family 下拉列表框中选择适 配器件的系列,在 Devices 中选择器件 的型号,然后单击 ok 按钮。



#### (本设计中选择7000S系列的EPM7128SLC84-15器件)

c. 如果不对适配器件的型号进行选择,该软件将自动选择适合本电路的器件进行编译适配。

#### (2) 编译适配:

选择 MAX+plus II \Compiler, 弹出 Compiler 窗口。



单击 Start 按钮开始编译并显示编译结果,生成下载文件。如果编译时选择的芯片是 CPLD ,则生成\*.pof 文件;如果是 FPGA 芯片,则生成\*.sof 文件,以备硬件下载编程时调用。同时生成\*.rpt 报告文件,可详细查看编译结果。如果有错误待修改后再进行编译适配。









- 3. 电路仿真
- (1)添加仿真激励信号

a. 选择 MAX+plus II \Wave Editor 选项,弹出波形编

辑窗口。











## b. 将鼠标移至空白处并单击右键, 出现对话框窗口。



Max+Plus II

c. 选择 Enter Node from SNF 选项并按鼠标左键确认,出现如图所示对话框。



单击 List 和 => 按钮, 选择欲仿真的输入/输出端口。









d. 单击 OK, 窗口中列出了被仿真电路的输入、输出端口。在本电路中, 半加器的输出为网格状, 表示未仿真前其输出是未知的。



# e. 电路输入端口添加激励信号

选中欲添加信号的管脚,窗口左边的信号源按钮变成可操作状态。根据电路实际要求选择信号源种类。



#### f. 选择仿真时间

点击 File\Name 出现如图所示的对话框,在光标处可进行仿真时间的设置。



根据电路实际要求确定仿真时间的长短,在本设计中我们选择软件默认的时间1µs即可观察到半加器的4个输出状态。









# g. 为输入端口添加信号

- 选中A 输入端 A
- 然后点击窗口左侧的时钟信号源图标源图标出现如图所示的对话框。



- 选择初始电平为"0",时钟周期为"200ns",倍数为"1"(时钟周期倍数只能为整数倍),单击 OK 确认。
- 按同样的方法为B输入端添加激励信号,时钟周期倍数为A 输入端的2倍。这样我们就为A、B输入端分别添加了时钟周 期为200ns和400ns的激励信号。









#### h. 保存激励信号编辑结果

- 半加器的激励信号 如图所示。
- 点击 File/Save 菜单 出现如图所示对话 框。
- 文件名称和原理图 文件一致,扩展名 为".scf",单击OK 保存激励信号编辑 结果。











(2) 电路仿真

电路仿真属于设计校验,包括功能仿真(前仿真)和时序仿真(后仿真)。由于时序仿真的结果比较接近实际器件仿真的结果,因此本设计采用时序仿

a. 选择MAX+plus II \Simulator选项,弹出仿真器窗口。

b. 单击 Start 开始仿真。

c. 电路仿真完成后,单击 Open SCF 打开波形文件, 显示电路的仿真结果。











#### d. 半加器电路的仿真结果如图所示。



检查仿真结果是否正确,并观察电路的时序及延时情况。









#### (3) 管脚的重新分配与定位

选择 MAX+Plus II \Floorplan Editor选项,即可打开平面(底层)编辑器窗口,出现如图所示的芯片管脚分配图。



这是由软件自动分配的,用户可根据需要随意改变管脚分配,管脚的编辑过程如下。

# 管脚的编辑过程:

a. 用鼠标左键单击窗口左边手动分配图标 — 所有管脚出现在"Unassigned Nodes"(未赋值节点和管脚显示区)窗口。

b. 用鼠标左键按住 欲分配的输入、输 出端口并拖到下 出端口的相应管脚 上,然后松开,即 可完成一个管脚的 重新分配。



# 管脚重新分配时须注意的事项:

- 芯片上有些特殊功能的管脚(如GND、Global CLK等),进行管脚编辑时不能使用;
- 在器件选择时如果选择了Auto,则不允许对管脚进行再分配;
- 对管脚进行重新分配后,必须再编译一次,否则 下载后的管脚还是自动分配的状态。







# 4. 器件的编程与硬件实现

## (1) 硬件的连接

Altera公司的器件一般采用 ByteBlaster 并行下载方式,因为这种方式既方便,速度又快。

- a. 选择 ByteBlaster 编程电缆,将其 25 针的接插头连接到计算机的并行口上,10 针的一端接到实验箱的 JTAG 插座上。
- b. 编程器件选择开关拨到CPLD一端。
- c.打开电源,电源指示灯亮,此时即可进行进行器件的编程下载。如果下载过程正常,JTAG插座旁边的指示灯处于闪烁状态。

(本设计中选择7000S系列的EPM7128SLC84-15器件)









## (2) 器件的编程下载

a. 选择 MAX+Plus II \Programmer 选项,如果是第一次使用,将出现如图所示的对话框。



硬件类型选择"ByteBlaster"并单击 OK 确认。









b. 选择菜单栏中的 JTAG\Multi-Device JTAG Chain Setup 选

项,弹出如图所示的对话框。

- 在 Device Name 下拉菜 单中选择器件名称。
- 单击 Select Programming File...按钮选择要下载的.pof文件。

(若为FPGA芯片,则下载文件为.sof文件)



- 单击 Add 按钮将其加到文件列表中。
- 如果表中的文件不是要下载的文件,可用 Delete 按钮将其删除。









c. 选择完下载文件后,单击 OK 确定,出现如图所示的 编程界面。



d. 单击 Program 按钮进行下载编程(若为 FPGA 芯片 单击Configure)。









e. 若不能正确下载,重新回到 JTAG\Multi-Device JTAG Chain Setup 窗口。

| Multi-Device JTAG Chain Setup                                        |                             | ×               |
|----------------------------------------------------------------------|-----------------------------|-----------------|
| De <u>v</u> ice Name:                                                | Programming File Name:      | <u>о</u> к (    |
| EPM7128S <b>▼</b>                                                    | c:\eda\test1\half_adder.pof |                 |
| JTAG Device Attributes                                               | Select Programming File     | <u>C</u> ancel  |
| Device Names:                                                        | Programming File Names:     | Add             |
| 1 EPM7128S                                                           | c:\eda\test1\half_adder.pof | <u>D</u> elete  |
|                                                                      |                             | Delete All      |
|                                                                      |                             | Order           |
| <u> </u>                                                             |                             | <u>П</u> Р      |
| List contains 1 devices with total instruction register length of 10 |                             | Do <u>w</u> n   |
| Use Hardware                                                         |                             | JTAG Chain File |
| Hardware has not been used to detect JTAG chain information          |                             | Save JCF        |
| Detect JTAG Chain Info  Restore JCF                                  |                             |                 |

单击图中所示的 Detect JTAG Chain Info 按钮进行 JTAG测试,查找原因。









# (3) 实验结果的硬件验证

利用二位拨码开关作为输入,发光二极管作为输出显示,参照半加器真值表,可以验证下载结果是否正确。

附: 半加器的VHDL描述

```
LIBRARY IEEE;
USE IEEE.STD_LOGIC_1164.ALL;
ENTITY half_adder IS
PORT (a,b: IN STD_LOGIC;
s,c: OUT STD_LOGIC);
END half_adder;
ARCHITECTURE half1 OF half_adder IS
BEGIN
s<=a AND b;
c<=a XOR b;
END half1;
```



