## Práctica 4.

# DISEÑO DEL CONTROL DE SERVOMOTORES

### OBJETIVO:

El alumno aprenderá la manera de organizar un proyecto de manera modular y separarlo en diferentes archivos, con la finalidad de que vaya construyendo su propia biblioteca de módulos funcionales, y pueda reutilizar los módulos generados en otros proyectos.

#### ESPECIFICACIONES:

Diseñar el control de un servomotor de modelismo utilizando un FPGA, en el cual, por medio de cuatro interruptores de presión tipo *push-boton*, se pueda controlar la posición del eje del motor. Dos de los interruptores permitirán llevar al eje a cada una de las posiciones extremas, mientras que los otros permitirán que el motor gire en cada dirección avanzando paso a paso a través de 12 posiciones definidas cada vez que el interruptor es presionado. La determinación de la posición se hará por medio de una señal PWM. La figura 4.1 muestra el diagrama del bloque de este sistema.

#### DIAGRAMA DE BLOQUES:



Figura 4.1. Diagrama de bloques del control de un servomotor de modelismo

En la elaboración de un proyecto basado en un FPGA comúnmente se desarrollar una gran cantidad de módulos funcionales para desarrollar las tareas necesarias en esa aplicación. Una buena práctica de diseño es la de manejar cada uno de esos módulos de manera

independiente, ya que esto simplifica el proceso de diseño y permite distribuir las diferentes tareas entre varios grupos de trabajo. Además, si se hace una buena división de tareas, al final se contará con un conjunto de módulos funcionales que eventualmente podrán ser reutilizados en otros proyectos. De esta manera, al aplicar esta metodología de diseño, el alumno podrá ir construyendo su propia biblioteca de módulos funcionales, lo que en el futuro le permitirá reducir los tiempos de diseño al reutilizar estos módulos. Esto implica que cada módulo funcional deba estar contenido en un archivo diferente.

Para el desarrollo de esta práctica se aplicará este concepto de división en módulos funcionales, cada uno de ellos contenidos en un archivo diferente, que posteriormente son integrados en un solo proyecto al ser instanciados en el módulo principal. La figura 4.2 muestra los bloques funcionales que componen al control de servomotor.

#### BLOQUES FUNCIONALES:



Figura 4.2. Bloques funcionales del control de servomotor

Para la elaboración de este proyecto, se diseñarán dos módulos funcionales de aplicación genérica, el módulo Divisor y el módulo PWM, que podrán ser los dos primeros módulos funcionales de la biblioteca del alumno, además del módulo principal dedicado a la aplicación específica del control del servomotor controlado por cuatro interruptores, en donde se instanciarán los dos módulos de uso general.

El primer módulo a diseñar es el correspondiente al Divisor, el cual generará, a partir de la señal de reloj de 50 MHz de la tarjeta de desarrollo, una señal de salida cuya frecuencia corresponde a dividir la señal de entrada entre una potencia de 2. La frecuencia de salida estará definida por el valor de la constante N. En la figura 4.3 muestra el código para este módulo, el cual estará contenido en el archivo **divisor.vhd**.

```
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
use IEEE.STD LOGIC ARITH.ALL;
use IEEE.STD LOGIC UNSIGNED.ALL;
entity Divisor is
   Port ( clk : in std logic;
           div clk : out std logic);
end Divisor;
architecture Behavioral of Divisor is
begin
   process (clk)
       constant N : integer := 11;
       variable cuenta: std logic vector (27 downto 0) := X"00000000";
       if rising edge (clk) then
          cuenta := cuenta + 1;
       end if;
       div clk <= cuenta (N);
       end process;
end Behavioral;
-- Periodo de la señal de salida en funcion del valor N para clk=50 MHz:
-- 27 \sim 5.37s, 26 \sim 2.68s, 25 \sim 1.34s, 24 \sim 671ms, 23 \sim 336 ms
-- 22 \sim 168 ms, 21 \sim 83.9 ms, 20 \sim 41.9 ms, 19 \sim 21 ms, 18 \sim 10.5 ms -- 17 \sim 5.24 ms, 16 \sim 2.62 ms, 15 \sim 1.31 ms, 14 \sim 655 us, 13 \sim 328 us
                                                                  18 \sim 10.5 \text{ ms}
                  11 ~ 81.9 us, 10 ~ 41 us,
                                                   9 ~ 20.5 us,
-- 12 ~ 164 us,
```

Figura 4.3. Código para el módulo divisor.vhd

El siguiente módulo es el que se encargará de generar una señal PWM. El ciclo de trabajo de la señal generada estará definido por el valor D, el cual tiene una resolución de 256 niveles, con una frecuencia correspondiente a 256 ciclos de su reloj de entrada. La figura 4.4 muestra el código para el módulo PWM, el cual estará contenido en el archivo **pwm.vhd**.

```
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
use IEEE.STD LOGIC ARITH.ALL;
use IEEE.STD LOGIC UNSIGNED.ALL;
entity PWM is
  Port (Reloj: in STD LOGIC;
         D: in STD LOGIC VECTOR (7 downto 0);
         S : out \overline{STD} LOGIC);
end PWM;
architecture Behavioral of PWM is
begin
  process (Reloj)
     variable Cuenta: integer range 0 to 255 := 0;
  begin
      if Reloj='1' and Reloj'event then
         Cuenta := (Cuenta + 1) mod 256;
         if Cuenta < D then
            S <= '1';
            S <= '0';
         end if;
      end if;
   end process;
end Behavioral;
```

Figura 4.4. Código para el módulo pwm.vhd

Los dos módulos anteriores formarán parte de la biblioteca de módulos funcionales del alumno, los cuales pueden ser utilizados en cualquier otro proyecto en donde se requiera hacer una división de frecuencia o donde se requiera una señal PWM.

Finalmente, el módulo principal de esta aplicación se encargará de detectar la actividad en los interruptores y a partir de ello definir el ciclo de trabajo de la señal PWM. Hay que recordar que en un servomotor de modelismo típico se requiere que la señal de control tenga un período de 20 ms, y que el ancho del pulso varíe en el rango de 1 a 2 ms, en donde el ancho del pulso determina la posición del eje del servomotor; este módulo debe asegurar que esto se cumpla. Por ello se eligió el bit 11 en el divisor de frecuencia, para tener en 256 ciclos aproximadamente los 20 ms. El ancho del pulso de salida varará en el rango de 13 a 24 ciclos para tener el rango de 1 a 2 ms. Con esto el servomotor tendrá 12 posiciones que podrá adoptar en su recorrido. La figura 4.5 muestra el código para el módulo Servomotor, el cual estará contenido en el archivo **servomotor.vhd**.

```
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
use IEEE.STD LOGIC ARITH.ALL;
use IEEE.STD LOGIC UNSIGNED.ALL;
entity Servomotor is
    Port ( clk : in STD LOGIC;
           Pini : in STD LOGIC;
           Pfin : in STD LOGIC;
           Inc : in STD_LOGIC;
           Dec : in STD LOGIC;
           control : out STD LOGIC);
end Servomotor;
architecture Behavioral of Servomotor is
   component divisor is
      Port ( clk : in std logic;
             div_clk : out std_logic);
   end component;
   component PWM is
      Port ( Reloj : in STD LOGIC;
                 D: in STD LOGIC VECTOR (7 downto 0);
                 S : out STD LOGIC);
   end component;
   signal reloj : STD LOGIC;
   signal ancho : STD LOGIC VECTOR (7 downto 0) := X"OF";
   U1: divisor port map (clk, reloj);
   U2: PWM port map (reloj, ancho, control);
   process (reloj, Pini, Pfin, Inc, Dec)
      variable valor : STD LOGIC VECTOR (7 downto 0) := X"OF";
      variable cuenta : integer range 0 to 1023 := 0;
      if reloj='1' and reloj'event then
         if cuenta>0 then
            cuenta := cuenta -1;
         else
            if Pini='1' then
               valor := X"0D";
            elsif Pfin='1' then
               valor := X"18";
            elsif Inc='1' and valor<X"18" then
               valor := valor + 1;
            elsif Dec='1' and valor>X"0D" then
               valor := valor - 1;
            end if;
            cuenta := 1023;
            ancho <= valor;</pre>
         end if;
      end if;
   end process;
end Behavioral;
```

Figura 4.5. Código para el módulo servomotor.vhd

## **ACTIVIDADES COMPLEMENTARIAS:**

- 1.- Haga los ajustes al módulo que genera la señal PWM para que se pueda ajustar el ciclo de trabajo con una resolución de 16 bits, y pasará a ser parte de la biblioteca de módulos funcionales del alumno.
- 2.- Siguiendo esta metodología de diseño presentada, el alumno diseñará un módulo funcional genérico para el controlar un servomotor de modelismo al cual se indique la posición del eje con un valor entero de 0 a 100, utilizando el PWM de 16 bits, cuyo diagrama de bloques se muestra en la figura 4.6, que pasará a ser parte de la biblioteca de módulos funcionales del alumno.



Figura 4.6. Diagrama de bloque del módulo servomotor

3.- Las demás actividades complementarias serán presentadas el día de la práctica.