# 重庆大学课程设计报告

| 课程设计题目: |   |               | 短目: | MIPS SOC 设计与性能优化 |          |          |          |  |  |
|---------|---|---------------|-----|------------------|----------|----------|----------|--|--|
| 学       |   | <b>م</b> واجد | 院:  |                  | 计算机学院    |          |          |  |  |
|         | 业 | 班             | 级:  |                  | 计算机科学与   | 5技术 01 班 | •        |  |  |
| 年       |   |               | 级:  |                  | 201      | 9        |          |  |  |
| 学       |   |               | 生:  | 袁福焱              | 江焰丰      | 李果       | 李雅雯      |  |  |
| 年学学完    |   |               | 号:  | 20174260         | 20174261 | 20174325 | 20174341 |  |  |
| 完       | 成 | 时             | 间:  | 2019年 12月 30日    |          |          |          |  |  |
| 成       |   |               | 绩:  | 90               |          |          |          |  |  |
| 指       | 导 | 教             | 师:  |                  | 钟料       | <b></b>  |          |  |  |

重庆大学教务处制

|         |       | 优秀               | 良好                      | 中等                   | 及格              | 不及格           |    |  |  |
|---------|-------|------------------|-------------------------|----------------------|-----------------|---------------|----|--|--|
| 项目      | 分值    | $100 > x \ge 90$ | $90 > x \ge 70$         | $80 > x \ge 70$      | $70 > x \ge 60$ | x < 60        | 评分 |  |  |
| 7.5     | 74 11 | 参考标准             |                         |                      |                 |               |    |  |  |
| 学 习     | 15    | 学习态度认真,          | 学习态度比较                  | 学习态度尚                | 学习态度尚           | 学习马虎,         |    |  |  |
| 态度      |       | 科学作风严谨,          | 认真,科学作                  | 好, 遵守组织              | 可,能遵守           | 纪律涣散,         |    |  |  |
|         |       | 严格保证设计           | 风良好,能按                  | 纪律,基本保               | 组织纪律,           | 工作作风不         |    |  |  |
|         |       | 时间并按任务           | 期圆满完成任                  | 证设计时间,               | 能按期完成           | 严谨, 不能        |    |  |  |
|         |       | 书中规定的进           | 务书规定的任                  | 按期完成各                | 任务              | 保证设计时         |    |  |  |
|         |       | 度开展各项工           | 务                       | 项工作                  |                 | 间和进度          |    |  |  |
|         |       | 作                |                         |                      |                 |               |    |  |  |
| 技术      | 25    | 设计合理、理论          | 设计合理、理                  | 设计合理,理               | 设计基本合           | 设计不合          |    |  |  |
| 水平      |       | 分析与计算正           | 论分析与计算                  | 论分析与计                | 理,理论分           | 理,理论分         |    |  |  |
| 与实      |       | 确,实验数据准          | 正确,实验数                  | 算基本正确,               | 析与计算无           | 析与计算有         |    |  |  |
| 际能      |       | 确,有很强的实          | 据比较准确,                  | 实验数据比                | 大错,实验           | 原则错误,         |    |  |  |
| 力       |       | 际动手能力、经          | 有较强的实际                  | 较准确,有一               | 数据无大错           | 实验数据不         |    |  |  |
|         |       | 济分析能力和           | 动手能力、经                  | 定的实际动                |                 | 可靠,实际         |    |  |  |
|         |       | 计算机应用能           | 济分析能力和                  | 手能力,主要               |                 | 动手能力          |    |  |  |
|         |       | 力, 文献查阅 能力强、引用合  | 计算机应用能<br>力,文献引用、       | 文献引用、调 查调研比较         |                 | 差, 文献引用、调查调   |    |  |  |
|         |       | 理、调查调研非          | 刀,又断51用、<br>  调查调研比较    | 笪 姛 妍 �� 牧  <br>  可信 |                 | 用、            |    |  |  |
|         |       | 常合理、可信           | 阿鱼厕听比较<br>  合理、可信       | 刊育<br>               |                 | 研有权人的<br>  问题 |    |  |  |
| 创新      | 10    | 有重大改进或           | 有较大改进或                  | 有一定改进                | <br>  有一定见解     | 观念陈旧          |    |  |  |
| E.133/1 | 10    | 独特见解,有一          | 新颖的见解,                  | 或新的见解                | 有 足光解           | <i>水</i> 炉吹放口 |    |  |  |
|         |       | 定实用价值            | ) 新 秋 ff 光 解 ,<br>实用性尚可 |                      |                 |               |    |  |  |
| 论 文     | 50    | 结构严谨, 逻          | 结构合理,符                  | 结构合理,层               | 结构基本合           | 内容空泛,         |    |  |  |
| (计算     |       | 辑性强, 层次          | 合逻辑,文章                  | 次较为分明,               | 理,逻辑基           | 结构混乱,         |    |  |  |
| 书、图     |       | 清晰,语言准           | 层次分明,语                  | 文理通顺,基               | 本清楚,文           | 文字表达不         |    |  |  |
| 纸) 撰    |       | 确, 文字流           | 言准确, 文字                 | 本达到规范                | 字尚通顺,           | 清,错别字         |    |  |  |
| 写质      |       | 畅,完全符合规          | 流畅,符合规                  | 化要求,书写               | 勉强达到规           | 较多, 达不        |    |  |  |
| 量       |       | 范化要求,书写          | 范化要求,书                  | 比较工整;图               | 范化要求;           | 到规范化要         |    |  |  |
|         |       | 工整或用计算           | 写工整或用计                  | 纸比较工整、               | 图纸比较工           | 求; 图纸不        |    |  |  |
|         |       | 机打印成文;图          | 算机打印成                   | 清晰                   | 整               | 工整或不清         |    |  |  |
|         |       | 纸非常工整、清          | 文;图纸工整、                 |                      |                 | 断             |    |  |  |
|         |       | 晰                | 清晰                      |                      |                 |               |    |  |  |

指导教师评定成绩:

指导教师签名:

# MIPS SOC 设计报告

袁福焱、江焰丰、李果、李雅雯

# 1 设计简介

本次我们采用的设计是基于哈佛结构的 32 位五级流水线的处理器。该设计实现了大赛用 MIPS 基准指令集规范的所有内容,包含所有非浮点 MIPS I 指令和 MIPS32 中的 ERET 指令,CP0 协处理器,支持中断和系统调用。

# 2 设计详细思路

#### 2.1 CPU

### 2.1.1 流水线 CPU 概述

基于性能和复杂度地综合考虑,我们采用五级流水线的形式来设计 CPU,即将整个流水线过程分为取指 (Fetch),译码 (Decode),执行 (Execute),访存 (Memory),回写 (Writeback) 五个阶段。在 Fetch 阶段,通过 PC 传出的地址从指令存储器中取出对应的指令,并将其送人 Decode 阶段,同时确定下一条指令的地址。在 Decode 阶段,将对指令进行译码,同时从通用寄存器中得到需要的寄存器的值,如果需要用到立即数,则对立即数进行符号扩展或无符号扩展,如果需要用到 HILO 寄存器,也在该阶段进行相应的处理。同时也在Decode 阶段进行跳转指令的判断,如果需要跳转,则将跳转后的新指令送进 PC 中。译码后的指令进入 Excute 阶段,此阶段进行的是实际的算术逻辑运算。而运算的结果将被送至 Memory 阶段。在 Memory 阶段,除了对内存的访问,同时还负责进行对异常的判断和处理。紧接着运算结果或读取的内存的值将被送至最后一个阶段,即 Writeback 阶段,在此阶段它们将被写入寄存器中。CPO 中相关处理也在该阶段进行。

在 CPU 中,针对数据冲突,采取数据前推和暂停两种策略,即如果后级有数据尚未写入某寄存器中,而当前有需引入该寄存器的值,则提前采用需要的后级值,如果后级有数据需要从数据存储器中得到后再写入,而当前却又需要该存储器的值,则暂停流水线一个周期。针对分支跳转指令造成的控制冲突则采用延迟槽解决。

在 CPU 中,实现了精确异常处理,即发现异常时并不当时立刻处理,而是统一推至 Memory 阶段依据一定优先级进行依次处理。如果在 Memory 阶段发现先前的阶段或 Memory 阶段出现异常,则清空流水线,跳转至异常处理程序地址,同时将记录当前地址和写回数据,待异常处理结束再跳转回来。

1

# 2.1.2 CPU 核心接口说明

| Name            | Width | Direction | Discreption    |
|-----------------|-------|-----------|----------------|
| clk             | 1     | Input     | 时钟信号           |
| rst             | 1     | Input     | 复位信号,高有效       |
| int             | 50    | Input     | 中断信号           |
| stall_by_sram   | 1     | Input     | 缺失导致的暂停信号      |
| inst_sram_en    | 1     | Output    | 指令存储器使能信号      |
| inst_sram_wen   | 30    | Output    | 指令存储器写使能信号,    |
| inst_sram_addr  | 310   | Output    | 指令读取的地址        |
| inst_sram_wdata | 310   | Output    | 写人指令存储器的数据,恒为0 |
| inst_sram_rdata | 310   | Input     | 从指令存储器读出的数据    |
| data_sram_en    | 1     | Output    | 数据存储器使能信号      |
| data_sram_wen   | 30    | Output    | 数据存储器写使能信号     |
| data_sram_addr  | 310   | Output    | 数据存储的地址        |
| data_sram_wdata | 310   | Output    | 写人数据存储器的数据     |
| data_sram_rdata | 310   | Input     | 从数据存储器中读出的地址   |

# 2.1.3 CPU 结构



图 1: CPU 结构图

#### 2.1.4 Fetch 阶段分析



图 2: Fetch 阶段线路图

如上图 (2) 所示, Fetch 阶段由一个 PC 寄存器组成, 该寄存器一般储存了读取的指令的地址, 并每个周期都自增 4 后, 一边将自增 4 后的地址传回, 一边将此地址传向 Decode 阶段, 当遇到跳转和异常处理指令时,则 PC 中存放跳转后指令地址或异常处理程序人口地址。

在 Fetch 阶段,同样存在着一个四选一多路选择器和一个二选一多路选择器,四选一多路选择器的控制信号 PCSrcD 决定下一条指令是顺序读取指令还是进行分支或者跳转指令。二选一多路选择器的控制信号 PCTrap 决定下一条指令是否跳转到异常处理程序的人口。

## Fetch 阶段接口说明

| Name    | Width           | Direction | Discreption             |  |
|---------|-----------------|-----------|-------------------------|--|
| clk     | 1               | Input     | 时钟信号                    |  |
| rst     | 1               | Input     | 复位信号,高有效                |  |
| pc_next | 310             | Input     | 存放着下一条要执行的指令地址          |  |
| PC      | 310 Output      |           | 存放此时执行指令地址的寄存器          |  |
| PCSrcD  | PCSrcD 10 Input |           | 是否设定 pc_next 为分支或跳转指令地址 |  |
| PCTrap  | 1               | Input     | 是否设定 pc_next 为异常处理地址    |  |

## 四选一多路选择器接口说明

| Name         | PCSrcD | Width | Direction | Discreption  |            |
|--------------|--------|-------|-----------|--------------|------------|
| pc_plus4F    | 00     | 310   |           | 顺序读取指令的地址    |            |
| pc_branchD   | 01     |       | Innut     | 分支指令的目的地址    |            |
| pc_jumpD     | 10     |       | 310       | Input        | 立即数跳转的目的地址 |
| pc_control_a | 11     |       |           | 寄存器跳转的目的目的地址 |            |
| p_next       |        |       | Output    | 下一条执行的目的地址   |            |

#### 2.1.5 Decode 阶段分析



图 3: Decode 阶段线路图

如图 (3) 所示, Decode 阶段包括了通用寄存器访问、译码、分支判断以及 Hilo 寄存器相关部分的工作。

在 Decode 阶段中,译码的工作由 Controller 调用 main\_decoder 和 alu\_decoder 完成。 main\_decoder 负责翻译出指令类型及操作,alu\_decoder 则负责译码得出需要的具体的算术逻辑运算。根据 main\_decoder 译码后的地址送入通用寄存器 (Register File) 中取出相应寄存器的值,再将这些值送至 Excete 阶段。如果存在数据冲突,即当前需要用到后级还未来得及写回寄存器的值时,则直接采用该值而不是暂停流水线等待值的写回。此部

分均为组合逻辑,Controller 中的信号通过触发器一级一级依次传递,在线路图中同一个信号在不同级中末尾字母不同,为书写简略,在表中省略。

## Decode 阶段接口说明

| Name      | Width Direction    |        | Discreption         |  |  |
|-----------|--------------------|--------|---------------------|--|--|
| InstrD    | 310                | Input  | 指令输入                |  |  |
| Op_code   | 50                 | Input  | 指令 InstrD 的 3126 位  |  |  |
| Funct     | Funct 50 Input     |        | 指令 InstrD 的 50 位    |  |  |
| PCPlus4D  | PCPlus4D 310 Input |        | 自增 4 后的地址           |  |  |
| RsD       | 40                 | Output | 指令中寄存器 s 的地址,没有则为 0 |  |  |
| RtD       | RtD 40 Output      |        | 指令中寄存器 t 的地址,没有则为 0 |  |  |
| RdD       | 40                 | Output | 指令中寄存器 d 的地址,没有则为 0 |  |  |
| sign_immD | 310                | Output | 符号或无符号扩展后的立即数,没有则为0 |  |  |
| PCBranchD | 310                | Output | 分支指令地址              |  |  |

# Controllor 接口说明

| Name         | Width | Direction | Discreption                 |
|--------------|-------|-----------|-----------------------------|
| InstrD       | 310   | Input     | 指令输入                        |
| main_decoder | 120   | Output    | 解码后的指令,取值见宏定义 defines*      |
| alu_decoder  | 40    | Output    | 解码后的算术运算类型,见宏定义 aludefines* |

# Controllor 信号分解说明

| Name         | Offset | Width | Discreption              |
|--------------|--------|-------|--------------------------|
| RegWrite     | 0      | 1     | 通用寄存器写信号                 |
| RegDst       | 21     | 10    | Writeback 阶段写回的寄存器的控制信号  |
| AluSrcPC     | 3      | 1     | 是否将 PCPlus4 作为第一操作数的控制信号 |
| AluSrcImm    | 4      | 1     | 是否将立即数作为第二操作数的控制信号       |
| WriteSrc     | 65     | 10    | Writeback 阶段写回的数据的控制信号   |
| HiloRead     | 7      | 1     | Hilo 寄存器读信号              |
| HiloWrite    | 8      | 1     | Hilo 寄存器写信号              |
| Branch       | 9      | 1     | 分支指令控制信号                 |
| UnsignExtend | 10     | 1     | 是否进行无符号扩展控制信号            |
| Jump         | 11     | 1     | 跳转指令控制信号                 |
| CP0Write     | 12     | 1     | CP0 写信号                  |
| AluControl   |        | 40    | 决定 Alu 具体采用的算术逻辑运算的控制信号  |

分支跳转判断在 PCCtrl 中进行,如果发现是分支指令,则通过 PCCtrl 判断分支条件并输出对应的分支指令目的地址和 PCSrc 控制信号;如果发现是跳转指令,同理在此判断跳

转指令类型,并输出对应的跳转指令目的地址和 PCSrc 控制信号。

Hilo 寄存器相关操作也在 Decode 阶段进行,即需要进行乘除法时。

### Hilo 接口说明

| Name   | Width | Direction | Discreption |
|--------|-------|-----------|-------------|
| clk    | 1     | Input     | 时钟信号        |
| rst    | 1     | Input     | 复位信号,高有效    |
| we     | 1     | Input     | 写使能,高有效     |
| hilo_i | 630   | Input     | Hilo 寄存器输入  |
| hilo_o | 630   | Output    | Hilo 寄存器输出  |

#### 2.1.6 Excute 阶段分析

在 Excute 阶段,由 alu 负责实际的算术逻辑运算。alu 接收从 Decode 阶段传来的 alu\_control 确定指令需要的算术逻辑运算,将结果推至 Memory 阶段。同时,如果前级需要运算结果,则立即前推回去以供需要。

传入 alu 的有第一操作数和第二操作数,在 Excute 阶段,还有两个三选一多路选择器和两个二选一多路选择器来决定传入的是来自通用寄存器的数据还是后级前推回的数据,二选一多路选择器决定传入的是三选一多路选择器传进的数据还是将 PCPlus4 中的地址作为操作数传入,来解决部分指令需要采用 PC 中地址指计算的问题。同时传入 alu 中的还有 hilo 寄存器中的数据,来应对需要多周期运算的除法相关操作,以及 sa,即指令 InstrD 的 10...6 位,在部分移位指令中使用。

alu 中进行的绝大多数运算,都可以在一个周期内完成,但也难免会存在需要多周期进行的运算,如除法。本 CPU 中采用的除法器是经过我们改进的版本。

#### Execute 阶段接口说明



图 4: Execute 阶段线路图

| Name        | Width | Direction | Discreption        |
|-------------|-------|-----------|--------------------|
| clk         | 1     | Input     | 时钟信号               |
| rst         | 1     | Input     | 复位信号,高有效           |
| a           | 310   | Input     | 算术逻辑运算第一操作数        |
| b           | 310   | Input     | 算术逻辑运算第二操作数        |
| hilo        | 630   | Input     | hilo 寄存器数据         |
| sa          | 40    | Input     | 某些移位指令中指定的立即数位移量   |
| alu_control | 40    | Input     | 决定进行的算术逻辑运算方式的控制信号 |
| y           | 630   | Output    | 算术逻辑运算的结果          |
| overflow    | 1     | Output    | 整形溢出例外             |

#### 2.1.7 Memory 阶段分析



图 5: Memory 阶段线路图

在 Memory 阶段,负责存储,加载指令读写内存,异常检验,即如果存在异常,则刷新流水线并跳至异常处理程序入口,以及 CP0 中的相关处理。

Memory 阶段中,专门设立了 MemCtrl 模块来判断执行的指令是否需要对内存进行读写操作,并在判断后输出数据,地址以及相应的使能信号。 MemCtrl 中只涉及组合逻辑。

异常检测模块 Exception 接收一个八位的信号 Exc 来判断是否存在异常并依据优先级决定异常处理顺序。同时,异常检测模块也接收 CPO 中传来的相关数据和地址,根据需要传出异常处理程序入口地址,相关控制信号以及刷新流水线信号 flashexcept。

## MemCtrl 接口说明

| Name        | Name Width  |        | Discreption    |
|-------------|-------------|--------|----------------|
| write_data  | a 310 Input |        | 处理前的前级要写人内存的数据 |
| mem_en      | 1           | Output | 读写使能信号         |
| memsel      | 30          | Output | 控制写的字节的使能信号    |
| final_addr  | 310         | Output | 前级要写人的数据的写地址   |
| final_wdata | 310         | Output | 处理后的要写入内存的数据   |

8

在写入数据的时候,根据指令的不同,写入的数据也会有所差别。例如,SB 指令是写入最低位的字节,SH 指令则是写入低半字。因此,在 MemCtrl 中,我们通过 Mem\_en 和 memsel 来决定读写的字节。

# 内存写人数据说明

| Mem_en | memsel[3] | memsel[2] | memsel[1] | memsel[0] | 写入的字节  |
|--------|-----------|-----------|-----------|-----------|--------|
| 0      | X         | X         | X         | X         | 不能进行读写 |
|        | 0         | 0         | 0         | 1         | 最低字节   |
|        | 0         | 0         | 1         | 0         | 次低字节   |
|        | 0         | 1         | 0         | 0         | 次高字节   |
| 1      | 1         | 0         | 0         | 0         | 最高字节   |
|        | 0         | 0         | 1         | 1         | 低半字    |
|        | 1         | 1         | 0         | 0         | 高半字    |
|        | 1         | 1         | 1         | 1         | 全字     |

# CP0 接口说明

| Name                | Width | Direction | Discreption       |
|---------------------|-------|-----------|-------------------|
| clk                 | 1     | Input     | 时钟信号              |
| rst                 | 1     | Input     | 复位信号,高有效          |
| we_i                | 1     | Input     | CP0 写使能           |
| waddr_i             | 40    | Input     | 写入 CPO 的数据的地址     |
| raddr_i             | 40    | Input     | 读入 CPO 的数据的地址     |
| data_i              | 310   | Input     | 传入 CPO 的数据        |
| excepttype_i        | 310   | Input     | 异常类型              |
| current_inst_addr_i | 310   | Input     | 当前指令的地址           |
| is_in_delaysolt_i   | 310   | Input     | 是否由延迟槽指令导致异常      |
| bad_addr_i          | 310   | Input     | 导致异常的非对齐地址        |
| data_o              | 310   | Output    | 从 CPO 中取出的数据      |
| count_o             | 310   | Output    | 处理器计数周期           |
| cpmpare_o           | 310   | Output    | 定事中断控制            |
| status_o            | 310   | Output    | 处理器状态和控制寄存器       |
| cause_o             | 310   | Output    | 处理器状态控制           |
| epc_o               | 310   | Output    | 异常指令的 pc 值        |
| config_o            | 310   | Output    | 配置寄存器,用于设置 CPU 参数 |
| prid_o              | 310   | Output    |                   |
| badvaddr            | 310   | Output    | 记录最近一次地址相关异常的地址   |
| timer_int_o         | 310   | Output    |                   |

# Exception 接口说明

| Name         | Width | Direction | Discreption       |  |
|--------------|-------|-----------|-------------------|--|
| int_hard     | 50    | Input     | 异常是否为硬件中断         |  |
| ri           | 1     | Input     | 保留指令异常            |  |
| break        | 1     | Input     | 断点例外              |  |
| syscall      | 1     | Input     | 系统调用              |  |
| overflow     | 1     | Input     | 整型溢出例外            |  |
| addrErrorSw  | 1     | Input     | 地址错例外 (写数据)       |  |
| addrErrorLw  | 1     | Input     | 地址错例外 (读数据)       |  |
| pcError      | 1     | Input     | 地址错例外 (取指令)       |  |
| eretM        | 1     | Input     | 特权指令              |  |
| рсМ          | 310   | Input     | PC 值              |  |
| alu_outM     | 310   | Input     | 算术逻辑运算的结果         |  |
| except_type  | 310   | Output    | 异常类型              |  |
| flush_except | 1     | Output    | 刷新流水线的使能信号        |  |
| pc_except    | 310   | Output    | 异常指令的 PC 值        |  |
| pc_trap      | 1     | Output    | 是否跳人异常指令处理人口的控制信号 |  |
| badvaddrM    | 310   | Output    | 记录最近一次地址相关异常的地址   |  |

#### 2.1.8 Writeback 阶段分析



图 6: Writeback 阶段线路图

Writeback 阶段负责将数据写回寄存器中。读取的数据在此处进入 Rdataprocess 中进行处理,跟 Memory 阶段中对写入数据的处理类似,在该模块中,针对不同的指令需求,读出需要的字,半字或字节。最终通过控制信号 WriteSrc<sub>1:0</sub> 来决定写回的数据为 Alu 的算术逻辑运算结果,读入的数据还是从 CPO 中取出的数据。



~data\_sram\_en || hit & read || write && (hit || clean)

图 7: D\_Cache 状态转移图

### Writeback 阶段接口说明

| Name        | Width | Direction | Discreption |
|-------------|-------|-----------|-------------|
| read_data   | 310   | Input     | 原始的读人数据     |
| addr        | 310   | Input     | 读人数据的地址     |
| final_rdata | 310   | Input     | 处理后的读人数据    |

#### 2.2 Cache

如图 (7) 所示, Cache 模块由 i\_cache(指令 cache) 与 d\_cache(数据 cache) 组成.cache 使用 vivado 内部 IP 核 Dram(Dsitribute Ram) 实现。cache 主要包含三部分,分别为 Valid, Tag, Data. 其中 d\_cache 还增加了 dirty 位,用于缺失处理; cache 内部还包括了 cache 控制部 分和 hit 比对部分。当地址的 Tag 与 DTag 相同地址的 Tag 一致且 DValid 相同地址为 1 时, Cache 命中, 否则对内存进行操作。

由于采用的是写回方式,每次写操作仅对 cache 写入,当发生读缺失时,首先通过 dirty 位 判断当前数据块是否修改,如果 dirty 位为 1,则将当前数据亏啊写回到内存中,然后从内 村中读取目标数据块写入到 cache 中,如果 dirty 位为 0,则直接将目标数据块从内存中 读取到 cache 中。对于写操作,同样判断当前数据块位是否为 1,如果为 1,则将当前数据 块写入到内存中,然后将目标数据写入到内存中。

## 3 Soc

# 3.1 SoC up 结构



图 8: SoC\_up.png

图片引用自 A10\_SoC\_up 使用环境说明.pdf

# 4 操作系统引导程序——PMON

由于在 CPU 上运行出操作系统之前,需要有一个引导程序。而龙芯平台提供了一个名为pmon 的系统,可作为引导。但在运行 pmon 前需要先编译出可在 cpu 上运行的指令。实验的环境是基于 ubuntu 的,在 ubuntu 下解压 pmon\_archlab.tar.gz,其中包括了所有的pmon 的文件及其代码。

### 4.1 交叉工具链

下载 gcc-4.3-ls232.tar.gz 包。

下载后解压会得到一个 opt 的文件:

[abc@www]\$ sudo tar -zxvf gcc-4.3-ls232.tar.gz

[abc@www ]\$ cd opt

[abc@www]\$ sudo cp -r gcc-4.3-ls232 /opt/

[abc@www]\$ echo "export PATH=/opt/gcc-4.3-ls232/bin:\$PATH"» /.bashrc

[abc@www ]\$ source /.bashrc

对于 64 位系统,还要安装 lsb-core:

[abc@www ]\$ sudo apt-get install lsb-core

另外还需要的安装包:

[abc@www]\$ sudo apt-get install lib32z1

完成上述工作后如果可以输入 mipsel-linux-gcc -v 命令,如果可以正确查看版本号则说明配置正确。

# 4.2 pmon 编译与反编译

进入 pmon\_archlab 文件配置环境。

## 需要的环境:

- + makedepend(sudo apt-get install xutils-dev )
- + ncurses-devel(sudo apt-get install libncurses5-dev)
- + bison(sudo apt-get install bison)
- + flex(sudo apt-get install flex)

环境安装完成之后。进入到 tools/pmoncfg/中执行 make 生成 pmoncfg 可执行文件将生成的 pmoncfg 的路径添加到 PATH 中。

然后进入/zloader.ls1b/目录,执行./g。即可完成 pmon 的编译。编译后会得到一个gzrom.bin 文件,该文件为需要烧写到 flash 里的二进制文件。

同时编译会到的 gzrom 文件,该文件为 elf 文件,可以使用命令 mipsel-linux-objdump 对 其进行反汇编。(mipsel-linux-objdump -S gzrom)

如果需要删除该目录下编译生成的文件,请执行"make clean"。下图为 pmon 二进制文件编译的执行流程。



图 9: pmon 二进制文件编译的执行流程图

#### 4.3 pmon 启动过程

在启动 pmon 运行在 CPU 上前,需要了解 pmon 的启动流程。按照龙芯的架构要求, 0xA0000000 0xBFFFFFFF(kseg1 段)是唯一在系统重启时能够正常工作的内存映射空间,并且地址为 0Xbfc00000 为重新启动时的人口向量,即 CPU 启动后第一条执行语句

的所在地址。对于 kseg1 段的地址,通过将最高 3 位清零的方法,映射到响应的物理地址。 启动地址的映射关系,完全由硬件实现。在这之后,就需要靠 start.S 所包含的源码来处 理接下来的初始化工作,然后跳转到 C 代码的入口继续执行。启动过程如下图。



图 10: PMON 启动流程图

从图中可以首先看出:一般情况下,pmon 会直接在FLASH 中运行,一段时间后才会将自身拷贝到内存中,并且还需要通过 zloader 将压缩过的 pmon 主程序解压。

#### 4.4 上板过程

#### 烧写步骤:

- 1) flash 芯片正确放置 FPGA 开发板上。
- 2) FPGA 开发板与电脑连接下载线、串口线。
- 3) FPGA 板上电,如正常下载 bit 流文件一样下载 programmer\_by\_uart.bit 至 FPGA 上。

- 4) 串口软件,波特率选为 230400,使用 xmodem 模式传输 binary 文件。
- 5) 串口连接正常后根据提示,键盘输入 x 表示开始 xmodem 传输。
- 6) 串口软件等待传输完成。

建议使用 ECOM。ECOM 传输 xmodem 的进度会弹出一个界面进行显示,可以看到每个传输包的情况。而 SecureCRT 只会在串口界面显示传输百分百。

#### **4.5** bugs

#### 4.5.1 问题一

问题:在初始化串口成功输出第一句输出后,PMON 报异常并卡死

解决过程:在 start.S 添加输出 (使用已定义的 PRINTSTR 宏),发现拷贝 PMON 到内存阶段出错。将拷贝的指令输出,发现与参照的正确输出不同。然后通过 ILA 抓取 CPU 访存阶段的指令与地址,发现地址正确,然而返回的数据不正确。最后发现 CPU 在访问外设数据时 (访问内存与外设采用不同的模块) 的逻辑有错误,而之前的功能测试与性能测试由于访问外设数据很少,因此没有测出来。

#### 4.5.2 问题二

问题:解决上述问题后,PMON 成功进入命令行交互界面。在执行配置 ip 指令 ifconfig 后,屏幕输出一些信息后卡死,且无法返回命令行。

解决过程:在这里我们首先怀疑 PMON 虽然已经进入命令行,但之前的初始化过程可能并未执行正确。于是我们花费了很长时间去阅读 PMON 的 start.S 源码。同时我们也通过抓取波形,发现 PMON 是进入了 start.S 的异常处理程序,且由于 s0 寄存器 (用于重定位,具体可看 pmon 的启动过程) 的错误,在执行 stringserial 输出字符串时,在初始部分会形成一个死循环,且无法输出。此时,我们意识到 PMON 在执行内存拷贝完毕后,虚拟地址便跳转到了起始地址为 0x8000000 的 kseg0 段,在该段内,PMON 执行需经过缓存。而之前 PMON 都在 Kseg1 段执行且不经过缓存。查阅《see mips run》关于异常的一章,我们了解到异常入口点与 SR(BEV) 和 EBase 有关。复位或上电时,由于 cache 还未正确初始化,因此程序只能执行在 kseg1 段 (冷启动异常入口点 0xbfc00000 即在 kseg1 段),而为了提高异常处理的性能,故应该能够在正确初始化 cache 后将异常入口点平移到 kseg0 段。而 SR 的 BEV 位即实现该作用,当 BEV 为 1 时,异常入口点为固定值,当 BEV 为 0 时,异常入口点则由 EBase 寄存器加一个固定偏移产生。了解了相关知识之后,我们添加实现了 EBase 寄存器,问题解决。PMON 可以成功配置 ip,并可以 ping 通局域网内主机。

#### 4.5.3 问题三

问题:配置完 ip 后,用电脑搭建 tftp 服务器,然后通过 PMON 执行 load 指令加载 Linux。结果 PMON 报保留指令异常。

解决过程: 为了确定是哪条保留指令,我们研究了一下 PMON 的使用方法。发现 PMON 可以通过 d1, d2, d4 等指令输出内存某地址的内容。(并且后面发现1指令可以直接输出 具体指令而不仅是 16 进制数值)。最后我们确定是 SYNC 指令未实现。在查阅 MIPS 指令集手册关于 SYNC 的说明后发现,由于我们的 CPU 是单核的经典五级流水结构的

cpu,不存在调节访存指令执行顺序,以及多核同步问题。因此可以直接将 SYNC 实现为 nop 指令。解决问题后,PMON 执行 load 成功。

#### 5 run linux

### 5.1 linux 启动过程

linux 内核分为两种,分别为经过压缩的 vmlinuz(带解压程序) 和未经过压缩的 vmlinux,我们得到的是未经过压缩的 vmlinux,以下说明以该版本为准。PMON 作为引导程序,在执行 g 命令后,便会跳转到 linux 内核的人口点 (EP, Entry Point),该地址在链接时由 ld 程序写入生成的可执行文件 (ELF 文件)。linux-2.6.32/arch/mips/kernel/head.S 中的kernel\_entry(KE) 函数便处于 EP 处,KE 函数又马上会调用 kernel\_entry\_setup 与setup\_c0\_status\_pri 函数,最终调用 init/main.c 中的 start\_kernel 函数。此时已经进入了 C 环境,而与架构无关了。之后过程略……

## 5.2 bugs

#### 5.2.1 问题一

问题:load 成功后,执行 g 指令执行 linux 失败,报保留指令。

```
8707af70 4448f800 cfc1
PMON> 1 0x805dafd8
cpu_probe+0x18c 8c0
                                                                                       t0,$31
                                                                   8cc2c2e0 lw
2c420001 sltiu
00028036 tne
8e030018 lw
2c630001 sltiu
00038036 tne
3c048072 lui
24002560 addiu
                                                                                                                             v0,-15648(a2)# 0xffffc2e0
v0,v0,0x1 # 1
zero,v0
v1,24(s0) # 0x18
v1,v1,0x1 # 1
zero,v1
a0,0x8072 # 32882
s0 a0,0x360 # -15520
           cpu_probe+0x190
           cpu_probe+0x194
          cpu_probe+0x194
cpu_probe+0x198
cpu_probe+0x19c
cpu_probe+0x1a0
                                                                                                                            aU,0x8072 # 32882

$0,a0,0xc360 # -1552

V0,8(s0) # 0x8

V0,V0,0x20 # 32
                                                                   3c048072 lui
2490c360 addiu
8e020008 lw
30420020 andi
           cpu probe+0x1a4
cpu_probe+0x1a4
cpu_probe+0x1a8
cpu_probe+0x1ac
cpu_probe+0x1b0
more.. break!
PMON> 1 0x805db740
                                                                                                                                                                                -15520
         DNS 1 0x805db740

cpu_probe+0x8f4

cpu_probe+0x8f8

cpu_probe+0x900

cpu_probe+0x900

cpu_probe+0x904

cpu_probe+0x908

cpu_probe+0x900

cpu_probe+0x910
                                                                                                                            V1,28(s0) # 0x1c

V0,8(s0) # 0x8

cpu_probe+0x18c # 0x805dafd8

a1,32(s0) # 0x20

V1,0x2b # 43

V0,0x8056 # 32854

a2,0x8072 # 32882

a0,a3,0x8b # 139

V1,24(s0) # 0x18
                                                                   ae03001c sw
ae020008 sw
08176bf6 j
                                                                    ae050020 sw
2403002b li
                                                                    3c028056 lui
3c068072 lui
                                                                    3c068072 lui
34e4008b ori
           cpu_probe+0x914
cpu_probe+0x918
e... break!
                                                                    ae030018
                                                                   2442a15c addiu
                                                                                                                             v0,v0,0xa15c
more...
```

图 11: reserve instruction exception.

解决过程:通过1查看内存,发现是 TNE 未实现,增加 TNE 等一系列内陷指令后。又因cfc1 指令报保留指令异常。因为我们并未实现协处理器 1,即浮点协处理器 (CP1),因此便让其报 cPu 异常 (协处理器不可用异常)。在此期间我们询问了比赛群里的其他队伍。他们认为我们出现该错误的原因是 linux 需要通过软件的方式实现浮点运算,因此在第一次遇到 COP1 指令时需要报 cPu 异常,在之后 linux 便会通过软件模拟浮点运算。可是在我们更改之后,仍没有解决问题,仍然会因为异常返回到 PMON 的命令行,而 g 之后却无任何输出。此问题是在解决一下问题后才一并解决的。

#### 5.2.2 问题二

问题:已知在 linux 启动不久便会调用 start\_kernel 函数。我们在 start\_kernel 函数的第一句添加一条 printk 语句,可结果仍无任何输出。

解决过程:PMON 的 r 指令作用是输出寄存器的值,我们之前也发现 PMON 的 r 指令无法输出。同时我们通过抓取 cpu 运行 g 后第一条发生的异常,发现 cpu 是在 cpu\_probe 函数中产生了一个异常。由于一直没有什么进展,我们仔细翻看了 2018 年国科大写的《myCPU 启动 Linux 指南》,决定把其中我们还未实现的指令,cp0 寄存器全部都先实现,在达到他的所有要求后再看能不能成功。期间我们找到了之前非对齐指令实现的错误,增加了乘累加、ll 和 sc、条件赋值、branchlikely 几类指令,增加了 random、pagemask、wired(都是和 TLB 有关) 寄存器。到此除了 Cache 相关的几条指令我们没有实现外,其他指令和寄存器都实现了。由于没办法使用 printk 函数,我们没办法知道 cpu 到底执行到了哪里。然后我们便想到在 C 的代码中嵌入 mips 汇编的 syscall 指令,让其必定产生异常退出,这样便可以根据 cpu 报的异常是否为 sys 异常判断该指令是否执行。依靠这种"原始"的方式我们最终确定了异常是在 cpu\_probe 的哪个地方产生的,并且发现在执行cpu\_probe 调用的一个函数的一个分支时,并没有按照我们想像地执行。以此我们发现我们的 PRID 寄存器的值是错误的。在改成 LOONGSON232 的 0x00004220 后,奇迹般的便输出了 linux 的打印信息。(printk 并不会在调用之后立即打印,这个我们使用实例 cpu 实验过了)。

#### 5.2.3 问题三

问题:在屏幕上出现 linux 的打印信息后, linux 停在了某处......

图 12: The lastest progress.

解决过程:TO BE CONTINUE...

# 参考文献

[1]https://blog.csdn.net/wangyao199252/article/details/74938761

[2]《A10\_SoC\_up 使用环境说明》

[3]《Lab07-1\_CPU 初始化程序完善》

[4] (See MIPS Run (2nd ed.) [Sweetman 2006-10-31])  $\rangle$ 

[5]《第二届-myCPU 启动 Linux 指南-国科大》

[6]《基于龙芯 1A 平台的 PMON 源码编译和启动分析》