

## Gowin DVI TX RX IP 用户指南

IPUG938-2.2,2021-09-18

#### 版权所有 © 2021 广东高云半导体科技股份有限公司

**GO**₩IN高云、₩、Gowin、GowinSynthesis以及高云均为广东高云半导体科技股份有限公司注册商标,本手册中提到的其他任何商标,其所有权利属其拥有者所有。未经本公司书面许可,任何单位和个人都不得擅自摘抄、复制、翻译本文档内容的部分或全部,并不得以任何形式传播。

#### 免责声明

本文档并未授予任何知识产权的许可,并未以明示或暗示,或以禁止发言或其它方式授予任何知识产权许可。除高云半导体在其产品的销售条款和条件中声明的责任之外,高云半导体概不承担任何法律或非法律责任。高云半导体对高云半导体产品的销售和/或使用不作任何明示或暗示的担保,包括对产品的特定用途适用性、适销性或对任何专利权、版权或其它知识产权的侵权责任等,均不作担保。高云半导体对文档中包含的文字、图片及其它内容的准确性和完整性不承担任何法律或非法律责任,高云半导体保留修改文档中任何内容的权利,恕不另行通知。高云半导体不承诺对这些文档进行适时的更新。

## 版本信息

| 日期         | 版本  | 说明                                                                                |
|------------|-----|-----------------------------------------------------------------------------------|
| 2020/04/15 | 1.0 | 初始版本。                                                                             |
| 2020/10/30 | 2.0 | ● DVI TX IP 增加 TLVDS_OBUF 和 ELVDS_OBUF 选项;<br>● DVI RX IP 增加 Use External PLL 选项。 |
| 2021/02/26 | 2.1 | 增加新支持器件。                                                                          |
| 2021/09/18 | 2.2 | DVI RX IP 增加 Phase Search Mode 选项和 Debug 选项。                                      |

i

## 目录

| 目录               | i   |
|------------------|-----|
| 图目录              | iii |
| 表目录              | iv  |
| 1 关于本手册          | 1   |
| 1.1 手册内容         | 1   |
| 1.2 相关文档         | 1   |
| 1.3 术语、缩略语       | 2   |
| 1.4 技术支持与反馈      | 2   |
| 2 概述             | 3   |
| 2.1 概述           | 3   |
| 2.2 主要特征         |     |
| 2.3 资源利用         | 3   |
| 3 功能描述           | 5   |
| 3.1 系统框图         |     |
| 3.2 实现框图         |     |
| 3.2.1 DVI TX     |     |
| 3.2.2 DVI RX     | 7   |
| 3.3 端口列表         | 8   |
| 3.3.1 DVI TX 端口  | 8   |
| 3.3.2 DVI RX 端口  | 9   |
| 3.4 参数配置         | 10  |
| 3.4.1 DVI TX 参数  | 10  |
| 3.4.2 DVI RX 参数  | 11  |
| 3.5 时序说明         | 12  |
| 4 界面配置           | 13  |
| 4.1 DVI TX IP 配置 | 13  |
| 4.2 DVI RX IP 配置 | 15  |

| 5 | 参考  | 设计             | 19 |
|---|-----|----------------|----|
|   | 5.1 | 设计实例一          | 19 |
|   | 5.2 | 设计实例二          | 20 |
| 6 | 文件  | 交付             | 21 |
|   | 6.1 | 文档             | 21 |
|   | 6.2 | 设计源代码(加密)      | 21 |
|   | 6.3 | 参考设计           | 21 |
| 7 | 附录  | <u></u>        | 23 |
|   | 7.1 | DVI 和 HDMI 兼容性 | 23 |
|   |     | DVI 针脚分配       |    |
|   | 7.3 | HDMI 针脚分配      | 24 |

## 图目录

| 图 3- | 1 糸统框图                 | 5  |
|------|------------------------|----|
| 图 3- | 2 实现框图                 | 5  |
| 图 3- | 3 TMDS 编码算法流程图         | 6  |
| 图 3- | 4 TMDS 解码算法流程图         | 7  |
| 图 3- | 5 DVI TX IO 端口示意图      | 8  |
| 图 3- | 6 DVI RX IO 端口示意图      | 9  |
| 图 3- | 7 DVI 视频接口时序示意图        | 12 |
| 图 3- | 8 TMDS 接口时序图           | 12 |
| 图 4- | 1 打开 IP Core Generator | 13 |
| 图 4- | 2 打开 DVI TX IP 核       | 14 |
| 图 4- | 3 DVI TX IP 核接口示意图     | 14 |
| 图 4- | 94 基本信息配置界面            | 17 |
| 图 4- | 50 Options 选项卡         | 18 |
| 图 5- | 1 参考设计实例一基本结构框图        | 19 |
| 图 5- | 2 参考设计实例二基本结构框图        | 20 |
| 图 7- | 1 DVI-D 连接器示意图         | 23 |
| 图 7- | 2 A 类 HDMI 连接器示意图      | 24 |

## 表目录

| 表 1-1 术语、缩略语                         | 2  |
|--------------------------------------|----|
| 表 2-1 Gowin DVI TX RX IP             | 3  |
| 表 2-2 DVI TX 占用资源                    | 4  |
| 表 2-3 DVI RX 占用资源                    | 4  |
| 表 3-1 编码算法定义                         | 7  |
| 表 3-2 Gowin DVI TX IP 的端口列表          | 8  |
| 表 3-3 Gowin DVI RX IP 的端口列表          | 9  |
| 表 3-4 DVI TX 参数                      | 10 |
| 表 3-5 DVI RX 参数                      | 11 |
| 表 6-1 文档列表                           | 21 |
| 表 6-2 DVI TX 设计源代码列表                 | 21 |
| 表 6-3 DVI RX 设计源代码列表                 | 21 |
| 表 6-4 Gowin DVI RX RefDesign 文件夹内容列表 | 21 |
| 表 6-5 Gowin DVI TX RefDesign 文件夹内容列表 | 22 |
| 表 7-1 DVI-D 连接器针脚分配                  | 23 |
| 表 7-2 A 类 HDMI 连接器针脚分配               | 24 |

1 关于本手册 1.1 手册内容

# **1** 关于本手册

## 1.1 手册内容

Gowin DVI TX RX IP 用户指南主要内容包括产品概述、功能描述、配置调用、参考设计等,旨在帮助用户快速了解 Gowin DVI TX RX IP 的特性及使用方法。

## 1.2 相关文档

通过登录高云半导体网站 <u>www.gowinsemi.com.cn</u>可以下载、查看以下相关文档:

- DS100, GW1N 系列 FPGA 产品数据手册
- DS117, GW1NR 系列 FPGA 产品数据手册
- DS821, GW1NS 系列 FPGA 产品数据手册
- DS861, GW1NSR 系列 FPGA 产品数据手册
- DS871, GW1NSE 系列安全 FPGA 产品数据手册
- DS881, GW1NSER 系列安全 FPGA 产品数据手册
- DS891, GW1NRF 系列蓝牙 FPGA 产品数据手册
- DS102, GW2A 系列 FPGA 产品数据手册
- DS226, GW2AR 系列 FPGA 产品数据手册
- DS961, GW2ANR 系列 FPGA 产品数据手册
- <u>DS976</u>, GW2AN-55 器件数据手册
- SUG100, Gowin 云源软件用户指南

IPUG938-2.2 1(25)

## 1.3 术语、缩略语

本手册中出现的相关术语、缩略语及相关释义如表 1-1 所示。

#### 表 1-1 术语、缩略语

| 术语、缩略语 | 全称                                          | 含义        |
|--------|---------------------------------------------|-----------|
| FPGA   | Field Programmable Gate Array               | 现场可编程门阵列  |
| SRAM   | Static Random Access Memory                 | 静态随机存取存储器 |
| VESA   | Video Electronics Standards<br>Association  | 视频电子标准协会  |
| DVI    | Digital Visual Interface                    | 数字视频接口    |
| DDWG   | Digital Display Working Group               | 数字显示工作组   |
| TMDS   | Transition Minimized Differential Signaling | 最小化传输差分信号 |
| VS     | Vertical Sync                               | 垂直同步      |
| HS     | Horizontal Sync                             | 水平同步      |
| DE     | Data Enable                                 | 数据使能      |
| IP     | Intellectual Property                       | 知识产权      |
| RGB    | R(Red) G(Green) B(Blue)                     | 红绿蓝颜色空间   |

## 1.4 技术支持与反馈

高云半导体提供全方位技术支持,在使用过程中如有任何疑问或建议,可直接与公司联系:

网址: www.gowinsemi.com.cn

E-mail: <a href="mailto:support@gowinsemi.com">support@gowinsemi.com</a>

Tel: +86 755 8262 0391

IPUG938-2.2 2(25)

2 概述 2.1 概述

2 概述

## 2.1 概述

DVI (Digital Visual Interface),即数字视频接口,是基于TMDS(Transition Minimized Differential Signaling,最小化传输差分信号)技术来传输数字信号。DVI TX IP 用于接收并行视频信号,然后根据 DVI 协议编码成 TMDS 信号输出。DVI RX IP 用于接收 TMDS 信号,然后根据 DVI协议解码成并行视频信号。

#### 表 2-1 Gowin DVI TX RX IP

| Gowin DVI TX RX IP    |                                    |  |  |
|-----------------------|------------------------------------|--|--|
| 逻辑资源 请参见表 2-2 和表 2-3。 |                                    |  |  |
| 交付文件                  |                                    |  |  |
| 设计文件                  | Verilog (encrypted)                |  |  |
| 参考设计 Verilog          |                                    |  |  |
| TestBench             | Verilog                            |  |  |
| 测试设计流程                |                                    |  |  |
| 综合软件                  | GowinSynthesis <sup>®</sup>        |  |  |
| 应用软件                  | Gowin Software (V1.9.5.02beta 及以上) |  |  |

## 2.2 主要特征

- 支持 DVI 1.0 标准;
- 支持 DVI-D 接口;
- 支持 Single-link TMDS 传输;
- 采用低电压差分信号;
- 单通道数据速率可支持范围为 80Mb/s~800Mb/s;

## 2.3 资源利用

通过 Verilog 语言实现 DVI TX 和 RX。因使用器件的密度、速度和等级不同,其性能和资源利用情况可能不同。以高云 GW1N-4 系列 FPGA 为例,

IPUG938-2.2 3(25)

2.3 资源利用

DVI TX 和 RX 资源利用情况如表 2-2 和表 2-3 所示。

#### 表 2-2 DVI TX 占用资源

| 器件系列   | 速度等级 | 器件名称   | 资源利用 | 备注       |
|--------|------|--------|------|----------|
| GW1N-4 | -6   | LUT    | 335  | 配置内部 PLL |
|        |      | REG    | 91   |          |
|        |      | PLL    | 1    |          |
|        |      | OSER10 | 4    |          |

#### 表 2-3 DVI RX 占用资源

| 器件系列   | 速度等级 | 器件名称    | 资源利用 | 备注       |
|--------|------|---------|------|----------|
| GW1N-4 | -6   | LUT     | 768  |          |
|        |      | REG     | 294  | 配置内部 PLL |
|        |      | PLL     | 1    |          |
|        |      | CLKDIV  | 1    |          |
|        |      | IODELAY | 3    |          |
|        |      | IDES10  | 3    |          |

IPUG938-2.2 4(25)

**3** 功能描述 3.1 系统框图

# **3** 功能描述

## 3.1 系统框图

Gowin DVI IP 分为 DVI TX IP 和 DVI RX IP,其系统框图如图 3-1 所示。

#### 图 3-1 系统框图



## 3.2 实现框图

图 3-2 实现框图



IPUG938-2.2 5(25)

3 功能描述 3.2 实现框图

DVI TX IP 主要包括编码模块,串行化模块。DVI RX IP 主要包括解码模块,解串行化模块和数据对齐模块。

#### 3.2.1 **DVITX**

根据 DVI 协议标准,在单 link 的 TMDS 发送端包含 3 个独立的编码模块。各个模块与视频信号各个分量的对应关系如图 3-2。通道 0 对应蓝色分量,且包含行同步信号 HSYNC,场同步信号 VSYNC,通道 1 对应绿色分量,通道 2 对应红色分量。控制信号 CTL0, CTL1, CTL2 和 CTL3 必须设为 0。

编码模块所使用的算法如图 3-3 所示,图中各信号定义如表 3-1 所示。

#### 图 3-3 TMDS 编码算法流程图



IPUG938-2.2 6(25)

| 表 3-1 纠 | 扁码算法定义 |
|---------|--------|
|---------|--------|

| 信号                 | 描述                                                                                                           |  |  |
|--------------------|--------------------------------------------------------------------------------------------------------------|--|--|
| D,C0,C1,DE         | 编码模块输入数据。D是8 bits像素数据,C0和C1是对应通道的控制数据,DE是数据使能信号。                                                             |  |  |
| cnt                | 该寄存器用于跟踪数据流的差异。正值表示已传输的"1"的多余数量。<br>负值表示已传输的"0"的多余数量。表达式cnt{t-1}表示前一组输入数<br>据的前一个差异值。表达式cnt{t}表示当前输入数据的新差异值。 |  |  |
| q_out              | q_out是10 bits的编码输出值。                                                                                         |  |  |
| $N_1\{x\}$         | 该运算符返回数组x中"1"的个数。                                                                                            |  |  |
| N <sub>0</sub> {x} | 该运算符返回数组x中"0"的个数。                                                                                            |  |  |

经过编码后, 8 bits 的视频数据转换成 10 bits 数据, 然后利用串行器 OSER10 将并行数据转成串行数据传输, 最低位 bit 0 优先传输。

#### 3.2.2 **DVI RX**

DVI RX 首先从时钟通道中恢复出像素时钟,并产生 5 倍串行时钟。然后利用解串器 IDES10 将串行数据转成 10 bits 并行数据。

根据在视频信号消隐期间 HS 和 VS 的编码值,进行数据同步对齐,要求每个消隐期的长度都至少大于 128 的字符周期。

在数据对齐之后,进行解码,解码的算法如图 3-4 所示。各通道解码后与 R, G, B 分量的对应关系如图 3-2 所示。

#### 图 3-4 TMDS 解码算法流程图



IPUG938-2.2 7(25)

3 功能描述 3.3 端口列表

## 3.3 端口列表

## 3.3.1 DVI TX 端口

Gowin DVI TX IP的 IO端口如图 3-5所示。

#### 图 3-5 DVI TX IO 端口示意图



根据配置参数不同,端口会略有不同。

Gowin DVI TX IP的 IO端口详细描述如表 3-2所示。

表 3-2 Gowin DVI TX IP 的端口列表

| 序号 | 信号名称          | 方向 | 描述                           | 备注                |
|----|---------------|----|------------------------------|-------------------|
| 1  | I_rst_n       | 1  | 复位信号, 低有效。                   | 所有信号              |
| 2  | I_serial_clk  | 1  | 使用外部时钟时此信号有效                 | 输入输出              |
|    |               |    | I_serial_clk = I_rgb_clk * 5 | 方向均以<br>DVI TX IP |
| 3  | I_rgb_clk     | 1  | 视频输入像素时钟                     | 为参考。              |
| 4  | I_rgb_vs      | 1  | 视频输入场同步vs信号                  |                   |
| 5  | I_rgb_hs      | I  | 视频输入行同步hs信号                  |                   |
| 6  | I_rgb_de      | I  | 视频输入数据使能de信号                 |                   |
| 7  | l_rgb_r       | 1  | 视频输入数据R分量                    |                   |
| 8  | I_rgb_g       | 1  | 视频输入数据G分量                    |                   |
| 9  | I_rgb_b       | I  | 视频输入数据B分量                    |                   |
| 10 | O_tmds_clk_p  | 0  | 输出TMDS差分信号时钟正端               |                   |
| 11 | O_tmds_clk_n  | 0  | 输出TMDS差分信号时钟负端               |                   |
| 12 | O_tmds_data_p | 0  | 输出TMDS差分信号数据正端               |                   |

IPUG938-2.2 8(25)

3.3 端口列表

| 序号 | 信号名称          | 方向 | 描述             | 备注 |
|----|---------------|----|----------------|----|
|    |               |    | ● 通道0对应蓝色分量;   |    |
|    |               |    | ● 通道1对应绿色分量;   |    |
|    |               |    | ● 通道2对应红色分量。   |    |
| 13 | O_tmds_data_n | 0  | 输出TMDS差分信号数据负端 |    |
|    |               |    | ● 通道0对应蓝色分量;   |    |
|    |               |    | ● 通道1对应绿色分量;   |    |
|    |               |    | ● 通道2对应红色分量。   |    |

## 3.3.2 DVI RX 端口

Gowin DVI RX IP 的 IO 端口如图 3-6 所示。

#### 图 3-6 DVI RX IO 端口示意图



根据配置参数不同,端口会略有不同。

Gowin DVI RX IP的 IO端口详细描述如表 3-3所示。

表 3-3 Gowin DVI RX IP 的端口列表

| 序号 | 信号名称          | 方向 | 描述                | 备注           |
|----|---------------|----|-------------------|--------------|
| 1  | I_rst_n       | _  | 复位信号, 低有效。        | 所有信号         |
| 2  | I_tmds_clk_p  | I  | 输入 TMDS 差分信号时钟正端  | 输入输出<br>方向均以 |
| 3  | I_tmds_clk_n  | I  | 输入 TMDS 差分信号时钟负端  | DVI RX IP    |
| 4  | I_tmds_data_p | I  | 输入 TMDS 差分信号数据正端。 | 为参考。         |
|    |               |    | ● 通道 0 对应蓝色分量     |              |
|    |               |    | ● 通道 1 对应绿色分量     |              |
|    |               |    | ● 通道2对应红色分量       |              |

IPUG938-2.2 9(25)

3.4 参数配置

| 序号 | 信号名称              | 方向 | 描述                                                                                                                                                                                                            | 备注 |
|----|-------------------|----|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----|
| 5  | I_tmds_data_n     | I  | 输入 TMDS 差分信号数据负端。  ● 通道 0 对应蓝色分量  ● 通道 1 对应绿色分量  ● 通道 2 对应红色分量                                                                                                                                                |    |
| 6  | O_tmds_clk        | 0  | ● 使用外部时钟时此信号有效;<br>● TMDS 时钟差分转单端信号。                                                                                                                                                                          |    |
| 7  | I_serial_clk      | I  | 使用外部时钟时此信号有效:  ■ I_serial_clk = O_tmds_clk * 5;  ■ 此时钟相位需根据实际调整, 默 认 90 度。                                                                                                                                    |    |
| 8  | O_pll_phase       | 0  | <ul> <li>不使用外部时钟时此信号有效;</li> <li>内部PLL输出时钟相位。</li> <li>数值与相位对应关系: 0:0.0, 1:22.5, 2:45, 3:67.5, 4:90, 5:112.5, 6:135, 7:157.5, 8:180, 9:202.5, 10:225, 11:247.5, 12:270, 13:292.5, 14:315, 15:337.5</li> </ul> |    |
| 9  | O_pll_phase_loc k | 0  | ● 不使用外部时钟时此信号有效;<br>● 内部PLL输出时钟相位锁定。                                                                                                                                                                          |    |
| 10 | O_datar_bf        | 0  | 使用 Debug 选项时有效,字对齐前数据,红色分量。                                                                                                                                                                                   |    |
| 11 | O_datag_bf        | 0  | 使用 Debug 选项时有效,字对齐前数据,绿色分量。                                                                                                                                                                                   |    |
| 12 | O_datab_bf        | 0  | 使用 Debug 选项时有效,字对齐前数据,蓝色分量。                                                                                                                                                                                   |    |
| 13 | O_rgb_clk         | 0  | 视频输出像素时钟                                                                                                                                                                                                      |    |
| 14 | O_rgb_vs          | 0  | 视频输出场同步 vs 信号                                                                                                                                                                                                 |    |
| 15 | O_rgb_hs          | 0  | 视频输出行同步 hs 信号                                                                                                                                                                                                 |    |
| 16 | O_rgb_de          | 0  | 视频输出数据使能 de 信号                                                                                                                                                                                                |    |
| 17 | O_rgb_r           | 0  | 视频输出数据 R 分量                                                                                                                                                                                                   |    |
| 18 | O_rgb_g           | 0  | 视频输出数据 G 分量                                                                                                                                                                                                   |    |
| 19 | O_rgb_b           | 0  | 视频输出数据 B 分量                                                                                                                                                                                                   |    |

## 3.4 参数配置

## 3.4.1 DVI TX 参数

#### 表 3-4 DVI TX 参数

| 序号 | 参数名称                 | 允许范围   | 默认值 | 描述                                     |
|----|----------------------|--------|-----|----------------------------------------|
| 1  | Using External Clock | Yes/No | No  | 如果定义该参数,则使<br>用外部串行时钟<br>l_serial_clk; |

IPUG938-2.2 10(25)

3.4 参数配置

| 序号 | 参数名称                  | 允许范围            | 默认值       | 描述                      |
|----|-----------------------|-----------------|-----------|-------------------------|
|    |                       |                 |           | 否则,在 IP 内部通过<br>PLL 产生。 |
| 2  | TX Clock In Frequency | 10.0~80.0       | 40.000MHz | 输入像素时钟频率值               |
| 3  | IO Setting            | TLVDS/EL<br>VDS | TLVDS     | IO Buffer 类型            |

## 3.4.2 DVI RX 参数

### 表 3-5 DVI RX 参数

| 序号 | 参数名称                                  | 允许范围                                                                                                    | 默认值       | 描述                                                                                          |
|----|---------------------------------------|---------------------------------------------------------------------------------------------------------|-----------|---------------------------------------------------------------------------------------------|
| 1  | Using External Clock                  | Yes/No                                                                                                  | No        | 如果定义该参数,则使<br>用外部串行时钟<br>I_serial_clk; 否则,在<br>IP 内部通过 PLL 产<br>生。                          |
| 2  | RX Clock In Frequency                 | 10.0~80.0                                                                                               | 40.000MHz | 输入像素时钟频率值                                                                                   |
| 3  | Phase Search Mode                     | Auto/Manu<br>al                                                                                         | Auto      | PLL 输出串行时钟相<br>位搜索模式<br>● Auto: 自动模式<br>● Manual: 手动模<br>式,需输入 RX<br>Clock Out Phase<br>相位值 |
| 4  | RX Clock Out Phase                    | 0.0/22.5/45<br>/67.5/90/11<br>2.5/135/15<br>7.5/180/20<br>2.5/225/24<br>7.5/270/29<br>2.5/315/33<br>7.5 | 90        | Phase Search Mode<br>为手动模式时,输出串<br>行时钟相位值。                                                  |
| 5  | Channel0 IO Delay<br>Value            | 0~127                                                                                                   | 0ps       | IO 延时控制                                                                                     |
| 6  | Channel1 IO Delay<br>Value            | 0~127                                                                                                   | 0ps       | IO 延时控制                                                                                     |
| 7  | Channel2 IO Delay<br>Value            | 0~127                                                                                                   | 0ps       | IO 延时控制                                                                                     |
| 8  | Auto Phase Simulation<br>Acceleration | Yes/No                                                                                                  | No        | Debug 选项,Phase<br>Search Mode 为自动<br>模式时仿真加速,如需<br>要仿真可打开此选项,<br>如不需要仿真,请关闭<br>此选项。         |
| 9  | Data Before Align<br>Enable           | Yes/No                                                                                                  | No        | Debug 选项,字对齐<br>前数据使能。                                                                      |

IPUG938-2.2 11(25)

3 功能描述 3.5 时序说明

## 3.5 时序说明

本节介绍 Gowin DVI TX RX IP 的时序情况。

DVI 视频接口时序图如图 3-7 所示。

#### 图 3-7 DVI 视频接口时序示意图



TMDS 接口时序图如图 3-8 所示。

#### 图 3-8 TMDS 接口时序图



IPUG938-2.2 12(25)

4月DVI TX IP 配置

# **4** 界面配置

用户可以使用 IDE 中的 IP 内核生成器工具调用和配置高云 DVI TX 和RX IP。

## 4.1 DVI TX IP 配置

1. 打开 IP Core Generator

用户建立工程后,单击左上角"Tools"选项卡,下拉单击"IP Core Generator"选项,即可打开 Gowin IP Core Generator,如图 4-1 所示。

#### 图 4-1 打开 IP Core Generator



#### 2. 打开 DVI TX IP 核

单击 "Multimedia" 选项,双击 "DVI TX",打开 DVI TX IP 核的配置界面,如图 4-2 所示。

IPUG938-2.2 13(25)

4.1DVI TX IP 配置

#### 图 4-2 打开 DVI TX IP 核



#### 3. DVI TX IP 核端口界面

配置界面左侧为 DVI TX IP 核的接口示意图,如图 4-3 所示。

#### 图 4-3 DVI TX IP 核接口示意图



IPUG938-2.2 14(25)

#### 4. 配置基本信息

在配置界面的上部分是工程基本信息配置界面,以 GW2A-18C 为例,封装选择 PBGA484。Module Name 选项后面是工程产生后项层文件的名字,默认为 "DVI\_TX\_Top",用户可自行修改。"File Name"是 IP 核文件产生的文件夹,存放 DVI TX IP 核所需文件,默认为"dvi\_tx",用户可自行修改路径。Create In 选项是 IP 核文件夹产生路径,默认为"\工程路径\src\dvi\_tx",用户可自行修改路径。

#### 图 4-4 基本信息配置界面

| -General - |                          |                  |                     |
|------------|--------------------------|------------------|---------------------|
| Device:    | GW2A-18C                 | Part Number:     | GW2A-LV18PG484C8/I7 |
| Create In: | D:\proj\Gowin_DVI_RXTX_F | RefDesign\projec | t\src\dvi_tx        |
| File Name: | dvi_tx                   | Module Name:     | DVI_TX_Top          |
| Language:  | Verilog ▼                | Synthesis Tool:  | GowinSynthesis ▼    |

#### 5. Options 选项卡

在 Colck Setting 选项卡中,用户需要配置 DVI TX 所使用时钟等参数信息。

#### 图 4-5 Options 选项卡

| Options                       |  |  |
|-------------------------------|--|--|
| Clock Setting                 |  |  |
| Using External Clock          |  |  |
| TX Clock In Frequency: 40.000 |  |  |
| IO Setting                    |  |  |
| TLVDS © ELVDS                 |  |  |
| Generation Config             |  |  |
| ☑ Disable I/O Insertion       |  |  |

## 4.2 DVI RX IP 配置

1. 打开 IP Core Generator

用户建立工程后,单击左上角"Tools"选项卡,下拉单击"IP Core Generater"选项,即可打开 Gowin IP Core Generator,如图 4-6 所示。

IPUG938-2.2 15(25)

#### 图 4-6 打开 IP Core Generator



#### 2. 打开 DVI RX IP 核

单击"Multimedia"选项,双击"DVI RX",打开 DVI RX IP 核的配置界面,如图 4-7 所示。

#### 图 4-7 打开 DVI RX IP 核



#### 3. DVI RX IP 核端口界面

IPUG938-2.2 16(25)

配置界面左侧为 DVI RX IP 核的接口示意图,如图 4-8 所示。

#### 图 4-8 DVI RX IP 核接口示意图



#### 4. 配置基本信息

在配置界面的上部分是工程基本信息配置界,以 GW2A-18C 为例,封 装选择 PBGA484。Module Name 选项后面是工程产生后项层文件的名字,默认为"DVI\_RX\_Top",用户可自行修改。"File Name"是 IP 核文件产生的文件夹,存放 DVI RX IP 核所需文件,默认为"dvi\_rx",用户可自行修改路径。Create In 选项是 IP 核文件夹产生路径,默认为"\工程路径\src\dvi\_rx",用户可自行修改路径。

#### 图 4-94 基本信息配置界面

| General    |                          |                  |                     |
|------------|--------------------------|------------------|---------------------|
| Device:    | GW2A-18C                 | Part Number:     | GW2A-LV18PG484C8/I7 |
| Create In: | D:\proj\Gowin_DVI_RXTX_F | RefDesign\projec | t\src\dvi_rx        |
| File Name: | dvi_rx                   | Module Name:     | DVI_RX_Top          |
| Language:  | Verilog ▼                | Synthesis Tool:  | GowinSynthesis ▼    |

IPUG938-2.2 17(25)

### 5. Options 选项卡

在 Colck Setting 选项卡中,用户需要配置 DVI RX 所使用时钟等参数信息。在 Data Setting 选项卡中,用户可以配置各通道延时参数信息。

#### 图 4-50 Options 选项卡

| Options                            |  |  |
|------------------------------------|--|--|
| Clock Setting                      |  |  |
| Using External Clock               |  |  |
| RX Clock In Frequency: 40.000      |  |  |
| RX Clock Out Phase: 90 🔻           |  |  |
| Phase Search Mode: Auto ▼          |  |  |
| IO Setting                         |  |  |
| Channel0 IO Delay Value: 0         |  |  |
| Channel1 IO Delay Value: 0         |  |  |
| Channel2 IO Delay Value: 0         |  |  |
| Debug Setting                      |  |  |
| Auto Phase Simulation Acceleration |  |  |
| Data Before Align Enable           |  |  |
| Generation Config                  |  |  |
| ☑ Disable I/O Insertion            |  |  |
|                                    |  |  |

IPUG938-2.2 18(25)

5.1 设计实例一

# 5 参考设计

本节主要介绍 DVI IP 的参考设计实例的搭建及使用方法。详细信息请参见高云半导体官网给出的 DVI 相关参考设计。

## 5.1 设计实例一

本参考设计以 DK-VIDEO-GW2A18-PG484 开发板为例,参考设计基本结构框图如图 5-1 所示。DK-VIDEO-GW2A18-PG484 开发板相关信息参考官方网站。

#### 图 5-1 参考设计实例一基本结构框图



在参考设计实例一中,包含有 DVI RX IP 和 DVI TX IP, 其步骤如下所示:

- 1. 在工程中已包含 EDID\_PROM 模块,并已存入 128Bytes 的 EDID 文件, 推荐分辨率为 1280x720。
- 2. 通过 HDMI3 RX 接口利用 HDMI 线缆与电脑 PC 相连,电脑检测到连接到显示设备且识别到 EDID 信息后,会输出 1280x720 分辨率的 DVI 格式视频。
- 3. 利用 DVI RX IP 模块,实现 DVI 的 TMDS 信号的解码,解码后的数据为并行视频数据。
- 4. 再利用 DVI TX IP 模块,将并行视频数据进行编码,编码为 TMDS 信号。
- 5. 然后通过 HDMI4 TX 接口输出,利用 HDMI 线缆与显示器相连,可以在

IPUG938-2.2 19(25)

5 参考设计 5.2 设计实例二

显示器上显示电脑输出的画面。

当参考设计应用于板级测试时,用户可将编码后信号输出给显示器显示, 也可配合在线逻辑分析仪或示波器对数据进行观测。

在参考设计提供的仿真工程中,以 bmp 位图作为测试激励源, tb 是仿真工程顶层模块。可通过仿真后输出的图片作对比。

## 5.2 设计实例二

本参考设计以 DK-VIDEO-GW2A18-PG484 开发板为例,参考设计基本结构框图如图 5-2 所示。

#### 图 5-2 参考设计实例二基本结构框图



在参考设计实例二中,只包含有 DVI TX IP, 其步骤如下所示:

- 1. 由 50MHz 参考时钟产生 DVI TX IP 所需的像素时钟和串行时钟。
- 2. 由 Testpattern 模块输出 1280x720 分辨率的 DVI 格式视频。
- 3. 利用 DVI TX IP 模块,将并行视频数据进行编码,编码为 TMDS 信号。
- 4. 然后通过 HDMI4 TX 接口输出,利用 HDMI 线缆与显示器相连,可以在显示器上显示电脑输出的画面。

当参考设计应用于板级测试时,用户可将编码后信号输出给显示器显示, 也可配合在线逻辑分析仪或示波器对数据进行观测。

在参考设计提供的仿真工程中,以 bmp 位图作为测试激励源, tb 是仿真工程项层模块。可通过仿真后输出的图片作对比。

IPUG938-2.2 20(25)

6 文件交付 6.1 文档

# **6** 文件交付

Gowin DVI TX RX IP 交付文件主要包含三个部分,分别为:文档、设计源代码和参考设计。

## 6.1 文档

文件夹主要包含用户指南 PDF 文档。

#### 表 6-1 文档列表

| 名称                              | 描述                          |
|---------------------------------|-----------------------------|
| IPUG938,Gowin DVI TX RX IP 用户指南 | 高云 DVI TX RX IP 用户手册, 即本手册。 |

## 6.2 设计源代码(加密)

加密代码文件夹包含 Gowin DVI TX RX IP 的 RTL 加密代码,供 GUI 使用,以配合高云云源软件产生用户所需的 IP 核。

#### 表 6-2 DVI TX 设计源代码列表

| 名称       | 描述                     |
|----------|------------------------|
| dvi_tx.v | IP 核顶层文件,给用户提供接口信息,加密。 |

#### 表 6-3 DVI RX 设计源代码列表

| 名称       | 描述                     |
|----------|------------------------|
| dvi_rx.v | IP 核顶层文件,给用户提供接口信息,加密。 |

## 6.3 参考设计

Gowin DVI RX RefDesign 文件夹主要包含 Gowin DVI TX RX IP 的网表文件,用户参考设计,约束文件、顶层文件及工程文件夹等。

#### 表 6-4 Gowin DVI RX RefDesign 文件夹内容列表

| 名称           | 描述             |
|--------------|----------------|
| video_top.v  | 参考设计的顶层 module |
| dk_video.cst | 工程物理约束文件       |
| dk_video.sdc | 工程时序约束文件       |

IPUG938-2.2 21(25)

6.3 参考设计

| 名称        | 描述                   |
|-----------|----------------------|
| dvi_tx    | DVI TX IP 工程文件夹      |
| dvi_tx.v  | 生成 DVI TX IP 顶层文件,加密 |
| dvi_tx.vo | 生成 DVI TX IP 网表文件    |
| dvi_rx    | DVI RX IP 工程文件夹      |
| dvi_rx.v  | 生成 DVI RX IP 顶层文件,加密 |
| dvi_rx.vo | 生成 DVI RX IP 网表文件    |

Gowin DVI TX RefDesign 文件夹主要包含 Gowin DVI TX IP 的网表文件,用户参考设计,约束文件、顶层文件及工程文件夹等。

### 表 6-5 Gowin DVI TX RefDesign 文件夹内容列表

| 名称            | 描述                   |
|---------------|----------------------|
| video_top.v   | 参考设计的顶层 module       |
| dk_video.cst  | 工程物理约束文件             |
| dk_video.sdc  | 工程时序约束文件             |
| testpattern.v | 参考设计文件               |
| dvi_tx        | DVI TX IP 工程文件夹      |
| dvi_tx.v      | 生成 DVI TX IP 项层文件,加密 |
| dvi_tx.vo     | 生成 DVI TX IP 网表文件    |
| gowin_rpll    | 锁相环工程文件夹             |
| TMDS_rPLL.v   | 生成锁相环顶层文件            |

IPUG938-2.2 22(25)

7 附录 7.1DVI 和 HDMI 兼容性

7 附录

## 7.1 DVI 和 HDMI 兼容性

HDMI(High Definition Multimedia Interface,高清多媒体接口),是在DVI 的基础上发展起来的,继承了DVI 的核心技术"最小化传输差分信号TMDS",从本质上来说仍然是DVI 的扩展,所以 HDMI 在除去音频和相关控制信号时,DVI 和 HDMI 在接口上具有兼容性。

## 7.2 DVI 针脚分配

DVI-D 连接器示意图及针脚分配。DVI 信号为单 link 时,不使用 TMDS 数据 3±,TMDS 数据 4±,TMDS 数据 5±。

#### 图 7-1 DVI-D 连接器示意图



DVI-D连接器

#### 表 7-1 DVI-D 连接器针脚分配

| 针脚 | 信号定义           |
|----|----------------|
| 1  | TMDS 数据 2-     |
| 2  | TMDS 数据 2+     |
| 3  | TMDS 数据 2/4 屏蔽 |
| 4  | TMDS 数据 4-     |
| 5  | TMDS 数据 4+     |
| 6  | DDC 时钟         |
| 7  | DDC 数据         |
| 8  | 无连接            |

IPUG938-2.2 23(25)

7 附录 7.3HDMI 针脚分配

| 针脚 | 信号定义           |
|----|----------------|
| 9  | TMDS 数据 1-     |
| 10 | TMDS 数据 1+     |
| 11 | TMDS 数据 1/3 屏蔽 |
| 12 | TMDS 数据 3-     |
| 13 | TMDS 数据 3+     |
| 14 | +5V 直流电源       |
| 15 | 接地(+5V 回路)     |
| 16 | 热插拔检测          |
| 17 | TMDS 数据 0-     |
| 18 | TMDS 数据 0+     |
| 19 | TMDS 数据 0/5 屏蔽 |
| 20 | TMDS 数据 5-     |
| 21 | TMDS 数据 5+     |
| 22 | TMDS 时钟屏蔽      |
| 23 | TMDS 时钟+       |
| 24 | TMDS 时钟-       |

## 7.3 HDMI 针脚分配

A 类 HDMI 连接器示意图及针脚分配。

#### 图 7-2 A 类 HDMI 连接器示意图



## A类HDMI连接器

#### 表 7-2 A 类 HDMI 连接器针脚分配

| 针脚 | 信号定义         |
|----|--------------|
| 1  | TMDS 数据 2+   |
| 2  | TMDS 数据 2 屏蔽 |
| 3  | TMDS 数据 2-   |
| 4  | TMDS 数据 1+   |
| 5  | TMDS 数据 1 屏蔽 |
| 6  | TMDS 数据 1-   |
| 7  | TMDS 数据 0+   |
| 8  | TMDS 数据 0 屏蔽 |

IPUG938-2.2 24(25)

7 附录 7.3HDMI 针脚分配

| 针脚 | 信号定义           |
|----|----------------|
| 9  | TMDS 数据 0-     |
| 10 | TMDS 时钟+       |
| 11 | TMDS 时钟屏蔽      |
| 12 | TMDS 时钟-       |
| 13 | CEC            |
| 14 | 保留             |
| 15 | SCL            |
| 16 | SDA            |
| 17 | DDC/CEC Ground |
| 18 | +5V 直流电源       |
| 19 | 热插拔检测          |

IPUG938-2.2 25(25)

