

## Ψηφιακή Λογική και Σχεδίαση

(στοιχεία μνήμης και μέθοδοι χρονισμού)

http://mixstef.github.io/courses/comparch/



#### Μ.Στεφανιδάκης



## Πέρα από τη συνδυαστική λογική

 Ακολουθιακή λογική

### • Βασικά ερωτήματα

- Πώς εισάγω την έννοια της κατάστασης ενός λογικού τμήματος;
- Που φυλάσσεται η κατάσταση;
- Πότε ενημερώνεται;
- Πώς συγχρονίζονται τα διάφορα τμήματα λογικής;

Αρχιτεκτονική Υπολογιστών - "Ψηφιακή Λογική και Σχεδίαση"







#### Χρονισμός και διάδοση σημάτων • Ακολουθιακή λογική Λογικό Μπλοκ μνήμης (συνδυαστικό) μνήμης Στην επόμενη ακμή αποθηκεύονται στο δεύτερο στοιχείο Μπορεί η περίοδος μνήμης του ρολογιού να Οι είσοδοι περνούν Και εμφανίζονται γίνει όσο μικρή στο στοιχείο μνήμης στις εισόδους του θέλουμε; Προκαλώντας λογικου μπλοκ αλλαγές στις εξόδους του μπλοκ Αρχιτεκτονική Υπολογιστών - "Ψηφιακή Λογική και Σχεδίαση"



# Στοιχεία μνήμης

- Ακολουθιακή λογική
- Στοιχεία μνήμης
- Μαζί με λογικά κυκλώματα
  - Για αποθήκευση ενδιάμεσης κατάστασης μεταξύ συνδυαστικών συναρτήσεων
  - Μικρή χωρητικότητα
  - Παράδειγμα: οι καταχωρητές της ΚΜΕ
  - Σε μεγάλες συστοιχίες μνήμης
    - Κύρια μνήμη συστήματος
    - Μεγάλη χωρητικότητα
    - Μεγαλύτερη ολοκλήρωση κυκλωμάτων

9

Αρχιτεκτονική Υπολογιστών - "Ψηφιακή Λογική και Σχεδίαση"

Ο "μανδαλωτής" (latch) • Ακολουθιακή λογική • Στοιχεία μνήμης Q 0 Q Q, Το latch περνά την είσοδο στην έξοδο 0 1 ανάλογα με τη **στάθμη** του G Αρχιτεκτονική Υπολογιστών – "Ψηφιακή Λογική και Σχεδίαση" 11











