# گزارش کار میان ترم طراحی کامپیوتری سیستم های دیجیتال

#### پريا خوشتاب 810198387

# توضيح كلى الگوريتم:

نحوه عملکرد پشته در این سوال را مشابه تمرین شماره 3 در نظر می گیریم پس ابتدا فرض m==0 or m==n وجود دارد که هر بار به شرط accumulator می کنیم یک accumulator وجود دارد که هر بار به شرط (comb(m, n), n) برسد، مقدار آن یک واحد زیاد می شود و در نهایت خروجی تابع یعنی (comb(m, n), n) خروجی این accumulator می باشد.

در ابتدا ورودی های تابع یعنی m و n به ترتیب در رجیسترهای n-1 (n-1 )) n-1 (n-1 )) n-1 (n-1 ) n-1 ) n-1 ) n-1 (n-1 )

و الگوریتم ادامه پیدا می کند. این مراحل تا زمانی ادامه پیدا می کنند که استک خالی بشود. در واقع زمانی که سیگنال is\_empty استک فعال شود، سیگنال done را یک می کنیم که در این حالت، خروجی مسئله در خروجی مسئله در خروجی مسئله در خروجی

### نكات طراحى:

به از آنجایی که n و m ه بیتی می باشند و مقادیری که روی استک m و m می شوند، پارامترهای توابع می باشند، بنابراین رجیستر های m و m و m تفریق کننده ها، استک، مالتی پلکسرها، مقایسه کننده ها باید m بیتی در نظر گرفته شوند، اما از m خداکثر مقدار m می باشد، حداکثر مقدار m می باشد: m می باشد:

 $comb(7, 15) = comb(8, 15) = 6435 = 1100100100011 \rightarrow 13$  bits بنابراین accumulator بنابراین

❖ تمامی سیگنال های کنترلی در هر مرحله از الگوریتم(اول always) به 0 ست می-شوند.

# :Datapath

\*datapath رسم شده در امتحان:





# \*datapath اصلاح شده در datapath



### اصلاحات Datapath:

♣ همانطور که در شکل بالا مشخص شده تنها بخش اصلاح شده مربوط به تعداد بیت های های خروجی accumulator میباشد، که در امتحان به اشتباه تعداد بیت های (16, 8) comb(16, 8) یعنی 14 بیت در نظر گرفته شده بود، اما همانطور که در بالا ذکر شد، مقدار صحیح تعداد بیت های آن مربوط به (7, 15) comb(8, 15) یا یعنی 13 بیت میباشد.

#### :Controller

### controller وسم شده در امتحان:



### \*controller اصلاح شده در controller



#### اصلاحات Controller:

- به دلیل حواس پرتی در امتحان هنگام پاک نویس کردن، دو استیت هرکدام دو بار تکراری نوشته شدهاند، گرچه در توضیحات اول امتحان، درست نوشتم که باید دوبار pop کنیم، اما در کنترلر حواس پرتی کردم. درواقع دو استیت q7 و q8 در کنترلر اصلاح شده، هرکدام دو بار در کنترلر امتحان تکرار شده اند، که در کنترلر اصلاح شده، این استیت های تکراری حذف شدهاند.
- ب سیگنال rst که در کنترلر امتحان در استیت اول یک می شود را در طراحی اصلاح شده، پاک کردم زیرا عملیات مربوط به صفر و یک کردن این سیگنال را در تست بنچ انجام می دهم.
  - ♣ یک استیت جدید به عنوان اولین استیت کنترلر (q0) در کنترلر اصلاح شده اضافه کردم، تا همان طور که در صورت سوال گفته شده پس از یک شدن start، رجیستر های داخلی لود بشوند، نه زمانی که start هنوز یک نشده است.
- برای m = n or m = 0 سرای به منظور چک کردن شرط m = 0 m برای ورودی های اولیه m = 0 اضافه کردم. در این استیت در صورتی که شرط ذکر شده برقرار باشد به استیت m = 0 می رویم و بعد done یک می شود و کار تمام می شود، در غیر این صورت به استیت m = 0 می رویم و همان مراحل ذکر شده در بالا تکرار می شوند.

# چند تست:

\* 
$$n = 5, m = 2 \rightarrow \binom{n}{m} = \binom{5}{2} = 10$$



$$n = 11, m = 6 \rightarrow \binom{n}{m} = \binom{11}{6} = 462$$



$$n = 14, m = 14 \rightarrow \binom{n}{m} = \binom{14}{14} = 1$$



$$n = 15, m = 0 \rightarrow \binom{n}{m} = \binom{15}{0} = 1$$

