# TSEA83: Datorkonstruktion Fö6

Minnen + Bussar



### Fö6: Agenda

- Cache-minnen, BPT
  - -Repetition
- Minnen allmänt
  - -ROM, RAM, DRAM, SDRAM, DDR
- MMU Memory Management
- Minnen Nexys3
  - -Block-RAM, distributed RAM, DDR3

- Bussar och I/O
  - -Vad kan man göra med Nexys3?
  - -RS232, I2C, I2S, SPI, Ethernet, USB
  - -Parallell kommunikation
- Planering
  - -Den närmaste framtiden



# Cache-minnen, BPT

Repetition



#### Datorkonstruktion Associativt cacheminne

A= adress till PM/CM

CL = cachelinens storlek

CM = cacheminnets storlek









Datorkonstruktion 4-vägs cache 16kB





#### Datorkonstruktion Cachehierarki

- När PM växer måste också CM växa för att hålla träffkvoten uppe
- Simuleringar visar att det lönar sig att att införa cacheminne i flera nivåer istf att bygga en större L1-cache





### Datorkonstruktion BPT

Branch Prediction Table. Vi väntar inte på F, vi chansar mha BPT!

```
LOOP: 
10: ZZZ

...

1C: ADDI R1,R1,1

20: SFEQ R1,R2

24: BF LOOP

28: XXX

2C: YYY
```







Ett försök att få bort den där NOP-en vid hopp

Skiss: Varje gång ett hopp påträffas

- 1) Finns inte i BPT: stoppa in det och uppdatera hoppstatistiken
- 2) Finns i BPT: läs ut hoppadressen







#### Pipelinediagram

| PC | IR1  | IR2  | IR3  | IR4  |                  |
|----|------|------|------|------|------------------|
| 24 | SFEQ | ADDI |      |      | BPT->PC, 28->SPC |
| 10 | BF   | SFEQ | ADDI |      |                  |
| 14 | ZZZ  | BF   | SFEQ | ADDI | ← F=0 => SPC->PC |
| 28 | NOP  | NOP  | BF   | SFEQ |                  |

Rätt predikterat : Vi sparar 2 klockcykler, XXX går aldrig in i pipelinen

Den där NOP-en försvinner

Fel predikterat: Vi förlorar 2 klockcykler



### Minnen, allmänt

ROM, RAM, DRAM, SDRAM, DDR



#### Datorkonstruktion Minnen allmänt

#### Några förkortningar:

**ROM** = read only memory

**RAM** = random access memory

**SRAM** = static RAM

**DRAM** = dynamic RAM

**SDRAM** = synchronous DRAM

**DDR** = double data rate DRAM





#### Datorkonstruktion Minnen ROM

#### Läsminnen

ROM = Read Only Memory
PROM = Programmable ROM
UV EPROM = UV Erasable PROM
Flash = Electrically EPROM = EEPROM





N st adressingångar
M st dataingångar
1 st chip select-ingång (aktivt låg)
1 st output enable-ingång (aktivt låg)

Organisation: 2<sup>N</sup> ord à M bitar

### Datorkonstruktion Tristate-buffer

- 1) Förbättrar signalen
- 2) Möjlighet till tristate







### Datorkonstruktion RAM - Random Access Memory

#### Vaddå random?







För att nå ett visst data på magnetbandet måste det spolas fram till rätt plats, vilket gör att acesstiden för ett godtyckligt data blir att betrakta som slumpmässig.



#### Datorkonstruktion SRAM - Static RAM

Asynkron => ingen klocka Varken kombinatorik eller synkront sekvensnät



N st address-ingångar

M st data-in/utgångar

1 st chip select-ingång (aktivt låg)

1 st output enable (aktivt låg)

1 st write enable (aktivt låg)

Organisation: 2<sup>N</sup> ord à M bitar



#### Datorkonstruktion SRAM - Static RAM

Läs/skriv, minnet försvinner utan spänning

ME = latch, 6 transistorer skrivning sker hela tiden då denna signal är hög





Datorkonstruktion DRAM - Dynamic RAM

KL = kolumnledning

KA= kolumnadress

RL = radledning

RA = radadress

SA = sense amplifier

#### Läscykel

- 1. Förladda KL till V/2
- 2. Låt KL flyta fritt
- 3. Driv radledningen till V
- 4. Koppla in SA till KL
- 5. Håll KL i latchen
- 6. Återställ laddning (omkopplaren=1)
- 7. Släpp ut värde på bussen





# Datorkonstruktion DRAM - Dynamic RAM

KL = kolumnledning

KA= kolumnadress

RL = radledning

RA = radadress

SA = sense amplifier

#### Läscykel

- 1. Förladda KL till V/2
- 2. Låt KL flyta fritt
- 3. Driv radledningen till V
- 4. Koppla in SA till KL
- 5. Håll KL i latchen
- 6. Återställ laddning (omkopplaren=1)
- 7. Släpp ut värde på bussen





### Datorkonstruktion SDRAM – Synchronous DRAM

- Dominerar helt
- 1-transistorcellen => 1 läs/skriv-transistor + 1 kapacitans
- Synkron komponent



- Multiplexad adress
- Pipelinead och burstorienterad =>
   en serie av cmd och adr måste skickas in för
   att få ut första datat. Därefter kan data fås på varje klockflank.



# Datorkonstruktion SDRAM – Synchronous DRAM

#### Read burst





### Datorkonstruktion SDRAM – Synchronous DRAM

- Kan knappast användas utan DRAM-controller. Numera finns den i CPU-n
- Eftersom kapacitanserna läcker, måste periodiska sk refresh-cykler köras hela tiden (dummy read från en rad)



Refreshcykler har högst prioritet,
CPU måste ibland vänta genom att **ack** fördröjs



#### Datorkonstruktion DRAM-utveckling

- SDRAM = synkront DRAM
  - klockat,
  - controller på chipet, programmerbart,
  - burst-orienterat, pipelineat
- DDR (double data rate) SDRAM
- DDR2 SDRAM (4x)
- DDR3 SDRAM (8x)
- DDR4 SDRAM (16x)

. . .

Läs D0,D1 Läs D2,D3

Skicka Skicka Skicka D0 D1 D2



# MMU - Memory Management Unit



### Datorkonstruktion MMU - Memory Management Unit

- Om vi ska köra ett OS (tex Linux) på vår processor, så behövs memory management!
- I PM finns då OS och flera processer
- Vi behöver:
  - minnesskydd
  - adressöversättning (virtuell/logisk => fysisk)
     Processer skapas/försvinner
     Processer gör malloc/free → minnesfragmentering

- Vanligast är att dela in PM i sidor (pages) av fix storlek. Tex 4kB
- OS tilldelar sig själv och varje process ett antal sidor.
- Detta administreras av OS i sk page tables, som finns i PM.
- Här lagras översättningen, skrivskydd, exekveringsskydd, ...
- I detta exempel är OS, mikroprogram, hårdvara inblandat.



### Datorkonstruktion MMU - Memory Management Unit, 4kB pages







### Datorkonstruktion MMU - Memory Management Unit, 4kB pages

Process A har alltså fått 3 sidor. Process A kan inte komma åt några andra sidor.

Två processer kan dela en sida. Man kan då skrivskydda sidan för den ena processen.





#### Datorkonstruktion MMU - Memory Management Unit, 4kB pages

Exempel: Istället för programminnet stoppar vi in föregående konstruktion i vår 5-stegs pipeline:

- PC innehåller nu en virtuell adress
- vid cache hit returneras direkt sökt instruktion
- vid cache miss hämtar styrenheten en cacheline från PM och fyller på rätt rad i cachen. Vår pipeline stallar ...
- vid TLB miss hämtar styrenheten en adressöversättning från "page tables" i PM. Vår pipeline stallar ...



Datorkonstruktion MMU





# Minnen, Nexys3

Block-RAM, distributed RAM, DDR3



### Datorkonstruktion Minnen med ankn. Till Nexys3

#### Några förkortningar:

**ROM** = read only memory

**RAM** = random access memory

**SRAM** = static RAM

**DRAM** = dynamic RAM

**SDRAM** = synchronous DRAM

**DDR** = double data rate DRAM





#### Datorkonstruktion Block-RAM

• I FPGA:n finns 32 st synkrona RAM à 2 kB

 Jag rekommenderar: beskriv minnet på hög nivå i VHDL (som en array). Syntesverktyget bygger då ditt minne av befintliga komponenter.

clkb

adrb

ctrlb

clka

adra

ctrla

doa

dob

BRAM är tvåportsminne. A och B är helt oberoende. Vi kan skriva på A-sidan och läsa på B-sidan samtidigt.



### Datorkonstruktion Block-RAM

Både läscykel och skrivcykel är synkrona!





#### Datorkonstruktion Distributed RAM



Logikblocken består av vippor och LUT-ar. Syntesverktyget kan bygga små minnen av LUT-arna.

#### Kombinatorisk läsning



#### Synkron skrivning





#### Datorkonstruktion FPGA-kortet

- Har 16 MB Cellular RAM
- DRAM med Controller, ser ut som SRAM
- Cycle time 70 ns => 7 CK med 100 MHz klocka





# Bussar och I/O, vad kan man göra med Nexys3?

RS232, I2C, I2S, SPI, Ethernet, USB Parallell kommunikation



### Datorkonstruktion Nexus3

Prog + spänningsmatning mha USB





Expansions-kort

### Datorkonstruktion Basic I/O





### Datorkonstruktion Master.ucf (User Constraints File)

```
## 7 segment display
Net "seg<0>" LOC = T17 | IOSTANDARD = LVCMOS33; #Bank = 1, pin name = IO_L51P_M1DQ12, Sch name = CA
Net "seg<1>" LOC = T18 | IOSTANDARD = LVCMOS33; #Bank = 1, pin name = IO_L51N_M1DQ13, Sch name = CB
Net "seg<2>" LOC = U17 | IOSTANDARD = LVCMOS33; #Bank = 1, pin name = IO_L52P_M1DQ14, Sch name = CC
Net "seg<3>" LOC = U18 | IOSTANDARD = LVCMOS33; #Bank = 1, pin name = IO_L52N_M1DQ15, Sch name = CD
Net "seg<4>" LOC = M14 | IOSTANDARD = LVCMOS33; #Bank = 1, pin name = IO_L53N_VREF, Sch name = CE
Net "seg<5>" LOC = N14 | IOSTANDARD = LVCMOS33; #Bank = 1, pin name = IO_L53N_VREF, Sch name = CF
Net "seg<6>" LOC = L14 | IOSTANDARD = LVCMOS33; #Bank = 1, pin name = IO_L61P, Sch name = CG
Net "seg<7>" LOC = M13 | IOSTANDARD = LVCMOS33; #Bank = 1, pin name = IO_L61N, Sch name = DP

Net "an<0>" LOC = N16 | IOSTANDARD = LVCMOS33; #Bank = 1, pin name = IO_L50N_M1UDQSN, Sch name = AN0
Net "an<1>" LOC = N15 | IOSTANDARD = LVCMOS33; #Bank = 1, pin name = IO_L50P_M1UDQS, Sch name = AN1
Net "an<2>" LOC = P18 | IOSTANDARD = LVCMOS33; #Bank = 1, pin name = IO_L49N_M1DQ11, Sch name = AN2
Net "an<3>" LOC = P17 | IOSTANDARD = LVCMOS33; #Bank = 1, pin name = IO_L49P_M1DQ10, Sch name = AN2
Net "an<3>" LOC = P17 | IOSTANDARD = LVCMOS33; #Bank = 1, pin name = IO_L49P_M1DQ10, Sch name = AN3
```

#### I VHDL-koden

```
seg <= "10110000"; -- siffran 3
an <= "1110"; -- längst till vänster</pre>
```



## $\textbf{Datorkonstruktion} \ \textbf{VGA} \ port$

I manualen finns siffror för 640\*480-bild



#### Komplexitet:

- Två räknare + lite avkodning s k VGA-motor
- ...
- Avancerad GPU som kan programmeras







### Datorkonstruktion En Vmod



- LCD 480\*272
- Resistive touchscreen
- Gränsnitt: se datablad!
- Styrs på ung. samma sätt som en bildskärm, dvs med synksignaler



## Datorkonstruktion PC-Tangentbord



- Kommunicerar med PS/2
- Tangentkombinationer kan användas
- Avkodas med tillståndsmaskin



## Datorkonstruktion PC-Tangentbord



#### PS/2 Keyboard Scan Codes





# Datorkonstruktion Några Pmods

### **HEX-tangentbord**



- 16 tangenter, 0-F
- Saknar inbyggd kontroller, behöver "scannas" drivrutin finns





- Blåtandsmodul
- UART-kommunikation



# Datorkonstruktion Några Pmods







# Datorkonstruktion Några Pmods







## Datorkonstruktion Två sätt att koppla in I/O-kretsar



#### Memory-mapped I/O

- På den yttre databussen
- I/O-registren som minnesceller
- Vanliga instruktioner (LDA,STA)
- Adressavkodning måste fixas mm

#### I/O-mapped I/O

- Direkt på interna databussen
- I/O-registren som interna register
- Speciella instruktioner,
- Som kan vänta på att någonting hänt (fördelen med mikroprog. dator)



## Datorkonstruktion Seriella och parallella bussar



Buss = gemensamma ledningar för kommunikation mellan enheter. Endast en överföring åt gången.

Sändare/Mottagare = som det låter

Master/Slave = Master kan starta en överföring

Arbitrering = skiljedom, behövs för flera masters

On chip -> multiplexer Off chip -> tristate

Dum <-> Smart

Seriell <-> parallell

Exempel på enheter:

CPU
Minne
I/O – parallellport, UART, ...
I/O med DMA



## Datorkonstruktion Några varianter



Multimaster-buss, dubbelriktad databuss, tristate, endast ett "samtal" åt gången (Jfr OR-datorn, mprog styr trafiken på bussen)

Korskoppling, crossbar enkelriktade databussar







### Datorkonstruktion RS232 UART

Kommunikation mellan datorer





- Seriell
- Punkt till punkt
- Problem 1: UART1 och UART2 har inte samma klocka
   => synkronisering nödvändig
- Problem 2: hur vet CPU2 att ett tecken kommit in? hur vet CPU1 att ett tecken har sänts?
   => handskakning nödvändig







#### **Synkronisering: UART <-> UART**

bithastighet: 115200 bit/s

1 bit = 868 CK, 1 tecken = 8680 CK, då CLK=100MHz båda sidor har en räknare, som räknare 16 ggr / bit

S: skifta ut var 16:e CK

M: vänta på startbit, starta räknare, skifta in mitt i bitarna

#### Handskakning: UART <-> CPU

flaggor (=bitar i kontrollregister)

rxfull = tecken har kommit in! 1: när tecknet kommit in

0: när CPU:n läst tecknet

txempty = tecken har sänts! 1: när tecknet sänts

0: när CPU:n skrivit tecken



## Datorkonstruktion I<sup>2</sup>C = Inter-Integrated-Circuit

- Seriell buss
- Philips
- Konsumentelektronik
- Kommunikation inom ett kretskort
- 2 trådar, ganska låg hastighet, billigt
- Finns i PC: läs av CPU temp, fläktvarvtal, minnestyp, ...
- Upp till 127 enheter





## Datorkonstruktion I<sup>2</sup>C = Inter-Integrated-Circuit

Figure 81. Typical Data Transmission





### Datorkonstruktion I<sup>2</sup>S = Inter-IC Sound



- Seriell buss
- Philips
- Stereo , multiplexad höger/vänster-kanal
- Tvåkomplementskodat data med oberoende ordlängd
- T ex CD-ljud 44.1 kHz x 16 x 2 => 1.4112 MHz SCK





### Datorkonstruktion SPI



#### Serial Peripheral Interface – SPI

The Serial Peripheral Interface (SPI) allows high-speed synchronous data transfer between the ATmega16 and peripheral devices or between several AVR devices. The ATmega16 SPI includes the following features:

- · Full-duplex, Three-wire Synchronous Data Transfer
- · Master or Slave Operation
- · LSB First or MSB First Data Transfer
- · Seven Programmable Bit Rates
- End of Transmission Interrupt Flag
- Write Collision Flag Protection
- Wake-up from Idle Mode
- · Double Speed (CK/2) Master SPI Mode

$$f_{max} = 8/4 \text{ MHz}$$

Figure 66. SPI Master-slave Interconnection





### Datorkonstruktion Ethernet PHY?



### Datorkonstruktion USB = Universal Serial Bus







Manchester code

Original signal

NRZI coding

+X

-X|-

USB har bara dataledning

Low Speed – upp till 1,5 Mbit/s
Full Speed – upp till 12 Mbit/s
Hi-Speed – upp till 480 Mbit/s
Superspeed - upp till 5Gbit/s

3)

Kommunikationen är paketbaserad Exempel:



0: behåll 1: ändra bitstuffing

Det finns många sorters paket!



### Datorkonstruktion USB = Universal Serial Bus



- 1 host
- upp till 127 devices
- Host kontrollerar all trafik
- Inga avbrott
- Each device sees all traffic from host
- A device does not see traffic from other devices
- A driver does not know topology of the network



## Datorkonstruktion Enkel(?), parallell buss

Wishbone: Open-Source-buss för FPGA, ASIC on-chip bus, dubbla databussar





## Datorkonstruktion Sammanfattning

### In-enheter







Joystick SPI



Blåtandsmodul UART

### **Ut-enheter**

VGA-monitor Synksignaler



LCI Syr

LCD med touch Synksignaler

OLED-display SPI



Monohögtalare Bit banging





Stereo"högtalare" I<sup>2</sup>S



# **Planering**

Den närmaste framtiden



## Datorkonstruktion Den närmaste framtiden





### **Anders Nilsson**

www.liu.se

