# Entwicklung eines Gameboy-Emulators

Thomas Witte

5. Juli 2015

## 1 Motivation / Emulation

Der ab 1989 von Nintendo hergestellte Gameboy ist mit über 100 Millionen verkauften Einheiten eine der erfolgreichsten Spielekonsolen überhaupt.

Da die meisten für den Gameboy erschienenen Spiele nur in binärer Form als ROM-Abbild vorliegen, ist eine Portierung auf aktuelle Systeme ausgeschlossen. Eine Alternative bietet die Emulation der Gameboy-Architektur: es wird eine möglichst exakt dem Gameboy gleichende Laufzeitumgebung bereitgestellt, die in der Lage ist, das unmodifizierte Programm auszuführen. Dazu müssen neben der CPU auch sämtliche anderen Schnittstellen (Ein-Ausgabe, Speicher, etc.) bereitgestellt werden.

Aufgrund der inkompatiblen Prozessorarchitekturen kann die Instruktionsfolge des emulierten Programms nicht direkt ausgeführt werden: entweder wird sie Instruktion für Instruktion interpretiert, also der Fetch-Execute-Cycle in Software durchgeführt, oder in kompatible Instruktionen übersetzt. Das zweite Verfahren – oft "dynarec" oder "jit-compiler" genannt – wird in vielen Emulatoren aufgrund der potentiell höheren Geschwindigkeit verwendet [3].

Die Übersetzung der Instruktionen geschieht meist dynamisch zur Laufzeit, da durch statische Analyse nur schwer – zB durch verfolgen aller möglichen Ausführungspfade ab einem bekannten Ein-



Abbildung 1: Gameboy der ersten Generation.

sprungpunkt – zwischen Daten und Programmtext unterschieden werden kann. Selbstmodifizierender Code und das Anspringen von zur Laufzeit berechneten Adressen macht bei statischer Übersetzung zusätzlich häufig eine Rückfall auf Interpretation oder dynamische Übersetzung zur Laufzeit notwendig [9].

Der im Zuge des Projekts entstandene Emulator "dynasmgb" führt daher eine dynamische Übersetzung der Prozessorinstruktionen aus. Sämtliche anderen Schnittstellen (Grafik, Sound, Speicher) werden zusätzlich durch Interpretation der Adressraums emuliert.

## 2 Gameboy Architektur

Die folgenden Abschnitte fassen Aufbau und Funktionsweise des klassischen Gameboys zusammen. Auf die Unterschiede zum Gameboy Color und Super Gameboy wird nicht eingegangen. Details finden sich in [4][1][10].

#### 2.1 Hardware

Herzstück des Gameboy ist ein leicht modifizierter Z80 Prozessor, der mit 4,2MHz getaktet ist. Der Registersatz besteht – ähnlich auch einem Intel 8080 – aus 7 8bit Registern, einem Flagregister (Zero, Carry, Halfcarry, Subtract) sowie zweier 16bit Register (SP und PC). Die 8bit Register können durch bestimmte 16bit Instruktionen jeweils paarweise als 16bit Register genutzt werden.

Der Gameboy kann auf insgesamt 16kB internen Arbeitsspeicher zugreifen. Dabei sind 8kB dieses Speichers als Tile-RAM für Grafiken zweckgebunden. Der Memory Bank Controller (MBC) bestimmter Spiele kann bis zu 128kB zusätzlichen RAM innerhalb der Cartridge adressieren (16 Bänke à 8kB).

Das Spiel wird direkt aus dem ROM der Spiel-Cartridges gestartet. Über MBCs können dabei maximal 4MB (256 Bänke à 16kB) adressiert werden.

Als Display kommt ein Graustufen-LCD zum Einsatz. Es kann 4 Grautöne darstellen und besitzt eine Auflösung von  $160 \times 144$  Pixel bei 60Hz. Die Pixel des Displays können dabei nicht einzeln angesprochen werden, sondern nur in  $8 \times 8$  Pixel großen Kacheln (Tiles).

Dabei kann gleichzeitig eine Hintergrundkarte, eine Vordergrundkarte und bis zu 40 Sprites angezeigt werden.

Die Soundausgabe erfolgt über einen integrierten Lautsprecher oder den Kopfhörerausgang in Stereo. Der Gameboy bietet dazu vier Soundkanäle, die Rechteckschwingungen, Rauschen oder Wave-Samples erzeugen bzw. abspielen können.

Zur Eingabe stehen insgesamt acht Knöpfe zur Verfügung (vier Richtungstasten, A, B, Select und Start). Alternativ können Daten über eine serielle Schnittstelle gesendet oder empfangen werden.

#### 2.2 Befehlssatz

Der Befehlssatz umfasst insgesamt 500 verschiedene Befehle variabler Instruktionslänge (1-3 Bytes). 244 Befehle nutzen das erste Byte für den Opcode und maximal zwei Bytes für Argumente. Die restlichen 256 Befehle werden durch das Präfixbyte 0xCB eingeleitet und besitzen somit einen 2Byte-Opcode und keine weiteren Argumente.

Die Ausführungszeit der Befehle beträgt jeweils zwischen 4 und 24 Taktzyklen. Damit beträgt der maximale Befehlsdurchsatz 1MOps/s.

Eine Übersicht sämtlicher Befehle befindet sich unter [5], sowie im Anhang.

#### 2.3 Interrupts

Der Gameboy stellt insgesamt fünf verschiedene Interrupts zur Verfügung:

- VBLANK Der VBLANK-Interrupt wird nach jedem dargestellten Bild dargestellt und markiert den Beginn der VBLANK-Phase in der für 4560 Taktzyklen frei auf den Videospeicher zugegriffen werden kann.
- STAT Das STAT-Register (Speicheradresse 0xFF41) wechselt mit jeder dargestellten Bildzeile zwischen drei Zuständen und während der VBLANK-Phase auf einen vierten. Der STAT-Interrupt kann bei einem Wechsel dieser Zustände ausgelöst werden. Welche Zustandsübergänge betroffen sind, kann ausgewählt werden.
- **Timer** Der Timer-Interrupt wird bei einem Überlauf des Timer-Registers (0xFF05) ausgelöst. Die Rate mit der das Timer-Register inkrementiert wird ist dabei auswählbar, sodass der Timer-Interrupt mit einer wählbaren Rate von 16Hz, 64Hz, 256Hz oder 1kHz auftritt.
- **Serial** Der Serial Transfer-Interrupt wird beim Abschluss eines seriellen Transfers ausgelöst.

Joypad Bei jedem Tastendruck eines der acht Knöpfe wird der Joypad-Interrupt ausgelöst.

Tritt ein Interrupt auf, so wird er anhängig und ein Bit im Interrupt Flag-Register (0xFF0F) gesetzt. Über das Interrupt Enable Register (0xFFFF) kann ausgewählt werden, welche Interrupts aktiv sind. Das Interrupt Master Enable-Flag kann zusätzlich alle Interrupts abschalten. Es kann durch die Instruktionen DI (Disable Interrupts), EI (Enable Interrupts) oder RETI (Return from Interrupt) manipuliert werden.

Ist ein Interrupt anhängig, das entsprechende Bit im Interrupt Enable Register und das Interrupt Master Enable-Flag gesetzt, wird eine Handlerfunktion mit fester Startadresse zwischen 0x40 (VBLANK) und 0x60 (Joypad) aufgerufen und mittels des Interrupt Master Enable weitere Interrupts während der Behandlung unterbunden.

#### 2.4 Adressraum

#### 2.4.1 Memory Map

Der adressierbare Adressraum des Gameboys beträgt 64kB. In die unteren 32kB (0x0 – 0x7FFF) werden zwei Rombänke à 16kB gleichzeitig eingeblendet. Der Wechsel zwischen den Rombänken geschieht durch den MBC innerhalb der Cartridge. Alle verfügbaren MBCs lösen einen Wechsel der oberen Rombank (0x4000 – 0x7FFF) durch Schreibzugriffe auf bestimmte Adressen im ROM aus.



Abbildung 2: Visualisierung der oberen 32kB des Adressraums (Pokémon Blaue Edition)

Die Adressen zwischen 0x8000 und 0x9FFF bilden den Video-RAM. Er enthält  $8 \times 8$  Pixel große Kacheln zu je 16 Byte, sowie Vordergrund und Hintergrund Tile Maps.

Zwischen 0xA000 und 0xBFFF wird der Cartridge RAM eingeblendet. Je nach MBC lassen sich eventuell mehrere Bänke tauschen. Dieser Speicher ist in einigen Spielcartridges durch eine Batterie versorgt und kann damit auch bei ausgeschaltetem Gameboy einen Spielstand halten.

Es folgen 8kB interner RAM (0xC000 – 0xDFFF), der fast vollständig ein zweites Mal im Adressbereich 0xE000 – 0xFDFF gespiegelt wird. Diese Adressen werden jedoch typischerweise nicht verwendet.

Die Adressen 0xFE00 bis 0xFE9F enthalten den OAM Speicher. Er enthält die Position, anzuzeigende Grafik, verwendete Graustufenpalette und Flags aller 40 Sprites. Per DMA-Transfer kann der OAM Speicher nebenläufig überschrieben werden.

Über den Adressbereich 0xFF00 bis 0xFF7F wird der Hardware IO gesteuert. Er enthält Register zur Kontrolle von Timern, Seriellen Übertragungen, DMA-Transfers, Soundausgabe und des anzuzeigenden Mapbereichs.

Im Anschluss befinden sich weitere 127 Byte Arbeitsspeicher (0xFF80 – 0xFFFE), die jederzeit les- und schreibbar sind. Da während eines DMA-Transfers der gesamte

sonstige Speicher weder gelesen noch geschrieben werden kann, muss während eines solchen Transfers in diesen Speicherbereich gesprungen werden.

Das Interrupt Enable Register belegt die höchste Adresse 0xFFFF.

#### 2.4.2 Startadressen

Die Ausführung des Programms beginnt an Adresse 0x100. Die Handlerfunktionen mit Startadressen zwischen 0x00 und 0x60 werden durch Restarts und Interrupts angesprungen.

#### 2.4.3 ROM-Header

Die Rom-Adressen 0x104 bis 0x14F sind durch den ROM-Header belegt. Er enthält eine Grafik, die das Nintendo-Logo zeigt (0x104 bis 0x133). Diese wird auf realen Konsolen beim Start angezeigt und verglichen. Stimmt sie nicht exakt überein, startet der Gameboy das Spiel nicht. Die weiteren Bytes enthalten Spieltitel, Hersteller, Flags die anzeigen, ob das Spiel spezielle Funktionen für Gameboy Color oder Super Gameboy enthält, sowie Informationen über den verbauten MBC und die Anzahl der auf der Cartridge vorhandenen RAM- und ROM-Bänke.

#### 2.5 Grafik

Die Pixel des Gameboydisplays können nicht einzeln angesprochen werden, sondern es werden immer ganze Kacheln von jeweils  $8\times 8$  Pixel Größe angezeigt. Neben einer Vordergrund- und Hintergrundkarte (WIN und BG genannt) die die Indizes der anzuzeigenden Kacheln enthalten, können bis zu 40 Sprites frei auf dem Display positioniert werden.

Das Bild wird zeilenweise von oben nach unten aufgebaut. Über das Register LY (0xFF44) kann die derzeit bearbeitete Zeile ausgelesen werden und über das STAT Register (0xFF41) ob derzeit ein Zugriff auf den Grafikspeicher möglich ist.

Die Größe der Vordergrund- und Hintergrundkarte beträgt 32 auf 32 Kacheln, sodass immer nur ein Ausschnitt auf dem Display sichtbar ist. Über die Register SCX (Scroll X, 0xFF43), SCY (Scroll Y, 0xFF42), WX (Window X, 0xFF4B) und WY (Window Y, 0xFF4A) kann der anzuzeigende Bereich gewählt werden. Durch Änderung des sichtbaren Bereichs während des Bildaufbaus können Welleneffekte auf dem Display erzeugt werden.



Abbildung 3: Bestimmung des Helligkeitswerts eines Hintergrundpixels

Abbildung 3 zeigt exemplarisch, wie die Farbe eines Hintergrundpixels zustande kommt: zunächst werden für die aktuell gezeichnete Bildzeile die Kachelindizes aus der Background Tile Map bestimmt; diese liegt wählbar entweder ab 0x9800 oder 0x9C00. Über diesen Index wird die Tile Data Table ab 0x8000 oder 0x8800 indiziert. Der Helligkeitswert des x-ten Pixels der y-ten Kachelzeile kann dann aus dem x-ten Bit des  $2 \cdot y$ -ten und  $2 \cdot y + 1$ -ten Bytes aufgebaut werden. Der Aufbau für ein Vordergrundpixel erfolgt analog.

Bei der Anzeige von Sprites kommt statt einer Tilemap, der OAM-Speicher zum Einsatz: Er enthält für jeden der 40 Sprites eine 4 Byte Struktur, die neben der Bildschrimposition den Kachelindex und einige Flags enthält. Über diese Flags kann der Sprite gespiegelt, hinter dem Hintergrund oder mit einer anderen Graustufenpalette angezeigt werden.

#### 2.6 Audio

Der Gameboy verfügt über vier Kanäle zur Klangerzeugung, die beliebig in die Stereo-Ausgabekanäle gemischt werden können.

Kanal 1 und 2 erzeugen Rechteckschwingungen mit wählbarer Frequenz, Duty-Cycle und linearer Hüllkurve (Abbildung 4). Kanal 1 kann zusätlich noch eine Frequenzänderung ("Sweep") eines Tons erzeugen.



Abbildung 4: Parameter für die Tonerzeugung auf Kanal 2

Kanal 3 kann kann Wave-Samples abspielen. Der Wave-RAM aus dem diese gelesen werden ist auf 32 Samples à 4 Bit beschränkt.

Kanal 4 erzeugt weißes Rauschen. Dabei kann die Rauschcharakteristik beeinflusst werden um "weicheres" oder "härteres" Rauschen zu erzeugen.

## 3 Aufbau des jit-Übersetzers

Für die Emulation der Gameboy Hardware auf herkömmlichen PCs (x86-64 Architektur) wurde ein just-in-time-kompilierender Emulationskern implementiert. Anstatt einzelne Instruktionen in einer Schleife zu dekodieren und interpretieren, wie bei einem interpretierenden Emulator, wird versucht ganze Blöcke, die gewöhnlich mit einer Sprunginstruktion (JP, JR, CALL, RST, RET, RETI) enden, zusammenzufassen. Mittels des Laufzeitassemblers "dynasm" des Luajit Projekts [2][11] wird zum ersten Zeitpunkt, zu dem eine Speicheradresse angesprungen wird, dem Block entsprechende x86-Instruktionen erzeugt und ausgeführt.

Ein Ziel bei der Entwicklung war, möglichst die Statusflags (Carry, Halfcarry/Adjust und Zero) der Hostarchitektur für die emulierte Umgebung zu nutzen, anstatt diese zu emulieren. Dies ist in den meisten Fällen problemlos möglich, da sich die Z80-artige Gameboy CPU und die Intel 8080-Architektur, die größtenteils auch von modernen Prozessoren unterstützt wird sehr ähnlich sind. Da das Subtract-Flag des Gameboy keine direkte Entsprechung in der x86-64 Architektur besitzt muss es als einziges der Statusflags emuliert werden.

Sprünge werden nicht direkt ausgeführt, sondern stattdessen das Sprungziel gespeichert und die erzeugte Funktion mit RET verlassen. Dadurch kann die Laufzeitumgebung gegebenenfalls zunächst den Block am Sprungziel übersetzen und andere parallele Aufgaben ausführen. Diese umfassen die Interrupt, Grafik, Eingabe und DMA Emulation<sup>1</sup>.

Während der Übersetzung eines Programmblocks wird für jedes mögliche Ende über das der Block verlassen werden kann<sup>2</sup>, die Anzahl der bis zu diesem Punkt benötigten Gameboy-Taktzyklen berechnet und diese Summe bei der Ausführung auf einen Instruktionszähler addiert. Mittels dieses Zählers können auf dem Gameboy zu bestimmten Zeitpunkten auftretende Ereignisse wie Timer- oder VBLANK-Interrupts trotz der höheren Geschwindigkeit der Hostplattform zeitlich genau ausgeführt werden. Da eventuell Routinen in den emulierten Programmen existieren, die auf eine feste Anzahl ausgeführter Instruktionen in einem bestimmten Zeitraum angewiesen sind, können nicht ohne Kompatibilitätsprobleme Timer des Hostsystems benutzt werden. Aufgrund der blockweisen Ausführung besteht jedoch auch bei dem hier vorgestellten Emulator das Problem, dass Interrupts oder Timer erst um einige Takte verspätet – nach dem nächsten Sprung – ausgeführt beziehungsweise aktualisiert werden.

Während der Ausführung übersetzter Programmblöcke wird der Registersatz des Gameboy direkt auf Register der x86-64 Architektur abgebildet. Am Ende eines Blocks muss dann der gesamte Gameboy-Registersatz, Prozessorflags und die Anzahl emulierter Taktzyklen gesichert werden (struct gb\_state). Tabelle 5 stellt die Registernutzung während der Ausführung übersetzter Blöcke dar. Die für die 16 Bit Instruktionen des Gameboy nötigen kombinierten Register AF, BC, DE und HL werden bei Bedarf zunächst in einem temporären Register zusammengesetzt und nach der Instruktion wieder zurückgeschrieben.

<sup>&</sup>lt;sup>1</sup>Die Soundemulation läuft komplett asynchron in einem eigenen Thread und benötigt daher keine Unterbrechung des Programmablaufs.

<sup>&</sup>lt;sup>2</sup>Durch bedingte Sprünge können dies beliebig viele sein.

| Gameboy         | Host (x86-64) | Bemerkung                            |
|-----------------|---------------|--------------------------------------|
| A               | r0 (RAX)      | Akkumulator                          |
| $\mathbf{F}$    | -             | dynamisch aus FLAGS-Register erzeugt |
| В               | r1 (RCX)      |                                      |
| $^{\mathrm{C}}$ | r2 (RDX)      |                                      |
| D               | r3 (RBX)      |                                      |
| ${f E}$         | r13           |                                      |
| Н               | r5 (RBP)      |                                      |
| ${ m L}$        | r6 (RSI)      |                                      |
| SP              | r7 (RDI)      |                                      |
| PC              | -             | nicht nötig                          |
| -               | r8            | Basisadresse des Gameboy-Adressraums |
| -               | r9            | Adresse des gb_state struct          |
| -               | r10           | 1. temporäres Register               |
| -               | r11           | 2. temporäres Register               |
| -               | r12           | 3. temporäres Register               |
| -               | r4 (RSP)      | Host Stack Pointer                   |

Abbildung 5: Registermapping zwischen Gameboy und Host

Ein zweites wichtiges Ziel bei der Implementierung war die Unterstützung direkter lesender Speicherzugriffe: um eine Adresse des Gameboy-Adressraums zu lesen, soll nur eine zusätzliche Addition eines Basiszeigers notwendig sein. Für schreibende Speicherzugriffe ist dies nicht möglich, da Schreibzugriffe auf Adressen im ROM zu Bankwechseln durch den MBC führen und manche IO-Register bei schreibenden Zugriffen bestimmte Aktionen wie DMA-Transfers oder das Lesen der Joypad-Buttons auslösen. Schreibende Zugriffe werden daher durch einen Funktionsaufruf ersetzt, der gegebenenfalls nötige Seiteneffekte emuliert.

Direkte lesende Zugriffe haben einige wichtige Implikationen:

- Kaum Leseoverhead: Im Vergleich zum Gameboy entsteht bei der Emulation kaum Overhead beim Lesen. Da lesende Speicherzugriffe oft zu den häufigsten Instruktionen gehören, bedeutet dies eine deutliche Effizienzsteigerung.
- Der emulierte Gameboy-Adressraum muss konsekutiv sein: der Wechsel von ROModer RAM-Bänken erfordert einen großen zusätzlichen Aufwand, da zunächst durch munmap und mmap die entsprechende Bank in den Adressraum eingeblendet werden muss.
- Statusregister müssen immer aktualisiert werden: der Programmablauf muss häufig unterbrochen werden, um spezielle Statusregister, wie den Timer TIMA (0xFF05), oder die aktuell gezeichnete Bildzeile LY (0xFF44) zu aktualisieren. Geschieht dies nicht, terminieren Warteschleifen eventuell nicht mehr.

### 3.1 Beispielhafte Übersetzung eines Blocks

Die einzelnen Schritte zur Übersetzung und Ausführung eines Programmblocks sollen durch ein Beispiel verdeutlicht werden: Das folgende Listing zeigt einen Block aus dem Spiel "Super Mario World".

```
3E 02
            LD A, 2
EA 00 20
            LD (0x2000), A
E0 FD
            LDH (0xFD), A
FA 1D DA
            LD A, (0xDA1D)
FE 03
            CP A, 3
20 OB
            JR NZ, 0x0B
            LD A, OxFF
3E FF
EA 1D DA
            LD (0xDA1D), A
CD E8 09
            CALL 0x9E8
```

Im ersten Schritt werden Instruktionen bis zum Ende des Blocks gelesen. Jeder unbedingte Sprung (JP, CALL, RST, RET, RETI), sowie EI (Enable Interrupts) beenden einen Block. Die Instruktionen werden in einer verketteten Liste gespeichert und nach ihrem Typ gruppiert. Auf diese Instruktionsliste werden verschiedene Regeln zur Optimierung angewendet, sowie Instruktionen zur Speicherung und Wiederherstellung des Statusregisters eingefügt. Danach wird entsprechender x86-64 Assembler generiert – das Beispiel wird zu folgendem Code übersetzt (ohne Optimierung):

```
prologue
mov A, 2
write_byte 0x2000, A
write_byte 0xfffd, A
mov A, [aMem + 0xda1d]
cmp A, 3
save_cc
restore_cc
jz >1
add qword state->inst_count, 17
return 0x239
mov A, Oxff
write_byte 0xda1d, A
dec SP
dec SP
and SP, Oxffff
mov word [aMem + SP], 0x235
add qword state->inst_count, 28
```

mov byte state->return\_reason, REASON\_CALL
return 0x9e8

Zur Vereinfachung werden einige Makros verwendet:

prologue sichert alle nötigen Register und stellt die Gameboy-Registerinhalte wieder her.

return sichert alle Registerhalte in der gb\_state struct, stellt die ursprünglichen Registerinhalte wieder her, schreibt das Argument in das Ergebnisregister und verlässt die Funktion mit RET.

write byte ruft die Funktion gb memory write.

save cc sichert das Statusregister auf den Stack.

restore cc stellt das Statusregister vom Stack wieder her.

aMem bezeichnet das Register r8, das die Basisadresse des Gameboy-Adressraums enthält, state das Register r9, das die Adresse des gb\_state enthält. state->inst\_count zählt ausgeführten Gameboy Taktzyklen, state->return\_reason gibt an, welche Instruktion den Block beendet, um den Backtrace im Debugger zu aktualisieren.

Im nächsten Schritt wird dynasm genutzt um den Code zu assemblieren und in einen vorallokierten Speicherbereich zu schreiben. Nachdem dieser mittels mprotect ausführbar gemacht wurde kann die Funktion ausgeführt werden. Um eine erneute Ausführung zu beschleunigen, wird der Funktionszeiger über die Startadresse indexiert gespeichert. Die durch die Funktion zurückgelieferte Speicheradresse ist die Startadresse des nächsten auszuführenden Blocks<sup>3</sup>.

Wird eine Speicheradresse innerhalb des RAM angesprungen, muss davon ausgegangen werden, dass sich die Instruktionfolge bei der nächsten Ausführung geändert hat. Blöcke innerhalb des RAM werden daher nach der Ausführung wieder verworfen. Eine Ausnahme bilden Blöcke innerhalb der Adressen 0xFF80 bis 0xFFFE: während DMA-Transfers muss kurzzeitig in diesen Bereich gesprungen werden. Die Routine, die auf das Ende des Transfers wartet ändert sich dabei gewöhnlich während der Ausführung des Programms nicht. Es lohnt sich deshalb die Blöcke bis zu einem Schreibzugriff in diesen Speicherbereich zwischenzuspeichern.

#### 3.2 Optimierung

Nach dem Lesen eines Instruktionsblocks werden einige Regeln zur Optimierung angewendet. Schleifen unterbrechen durch eine große Anzahl an Sprüngen den Programmablauf sehr häufig und verursachen damit einen sehr hohen Overhead zur Sicherung und Wiederherstellung der Registerinhalte sowie zur Überprüfung auf Interrupts. Aus diesem Grund

<sup>&</sup>lt;sup>3</sup>Tritt ein Interrupt auf, wird sie stattdessen auf den Gameboy-Stack gelegt und die Startadresse des Interrupthandlers angesprungen

dienen die meisten implementierten Optimierungen der Erkennung und Behandlung von Schleifen.

Schleifen können am einfachsten an einem Sprung auf die Startadresse des aktuellen Blocks erkannt werden, da spätestens nach der ersten Iteration und dem Rücksprung auf den Schleifenbeginn ein neuer Block ab dieser Startadresse übersetzt wird.

Falls im Schleifenrumpf kein lesender oder schreibender Speicherzugriff stattfindet und alle Interrupts mit RET oder RETI zurückkehren, kann die gesamte Schleife atomar ausgeführt werden. Es ist in diesem Fall unerheblich ob ein Interrupt vor, während oder nach der Schleife ausgeführt wird. Gerade einfache Warteschleifen, die eine feste Zahl von Taktzyklen warten, können so beschleunigt werden: der Rücksprung an den Blockanfang wird direkt ausgeführt, ohne zwischenzeitlich die Kontrolle an die Laufzeitumgebung abzugeben und auf Interrupts zu prüfen.

Auch schreibende Speicherzugriffe können meist gefahrlos durchgeführt werden. Ein Interrupthandler kann jedoch in diesem Fall eventuell durch die Schleife beeinflusst werden und sich durch die zusätzlich ausgeführten Schleifeniterationen fehlerhaft verhalten. Lesende Speicherzugriffe bergen dagegen ein erhebliches Risiko: eine Warteschleife, die auf einen Interrupt oder Timer wartet, terminiert eventuell nicht mehr. Da der lesende Zugriff auf Timer- und Statusregister meist mit speziellen Instruktionen erfolgt (LDH A, (a8) oder LDH A, (C)), werden in höheren Optimierungsstufen andere lesende Instruktionen in Schleifen erlaubt.

Die folgende Schleife führt ein memset auf einem Speicherbereich der Länge BC mit Endadresse HL durch und kann mit obigen Optimierungen unterbrechungsfrei ausgeführt werden:

```
32 LD (HL-), A ; Byte setzen und HL dekrementieren 05 DEC B
20 FC JR NZ, 0xFC ; an Anfang springen 0D DEC C
20 F9 JR NZ, 0xF9 ; an Anfang springen
```

Andere Optimierungen suchen mittels pattern matching nach bekannten und häufigen Instruktionsfolgen, die sich vereinfachen lassen. Das folgende häufig verwendete Muster wartet bis eine bestimmte Displayzeile gezeichnet wird<sup>4</sup>:

```
F0 44 LDH A, (0x44) ; aktuelle Displayzeile lesen
FE ?? CP A, ?? ; mit festem Wert vergleichen
20 FA JR NZ, 0xFA ; an Anfang springen
```

In der Emulation kann stattdessen eine modifizierte HALT-Instruktion eingefügt werden, die statt auf einen Interrupt auf das Zeichnen der entsprechenden Displayzeile wartet.

<sup>&</sup>lt;sup>4</sup>Es kann auch auf einen VBLANK gewartet werden, wenn die Zeile > 144 ist.

## 4 Grafik- / Audioausgabe

Da die Grafikausgabe des Gameboy – wie beschrieben – über spezielle Kontrollregister sowie festgelegte Speicherbereiche für Tilemaps erfolgt, muss der Emulator diese Speicherbereiche interpretieren und das entsprechende Bild pixelweise erzeugen. Es reicht nicht, den Speicher zu Beginn der VBLANK-Periode einmalig zu interpretieren und das Bild auszugeben, da viele Spiele das Displaytiming ausnutzen um Grafikeffekte zu erzeugen. Sollen diese korrekt dargestellt werden, muss die Erzeugung des Bildes im Emulator ebenso Zeilenweise erfolgen.

Nach jedem ausgeführten Instruktionsblock wird im Zuge der Interruptbehandlung auch das LY (ca. alle 450 Taktzyklen) und das STAT-Register (ca. alle 80, 180, 190 Taktzyklen<sup>5</sup>) aktualisiert. Wird das LY-Register inkrementiert, kann die nächste Bildzeile gezeichnet werden. Nach 144 gezeichneten Zeilen, zu Beginn der VBLANK-Periode, kann schließlich das erzeugte Bild an den Render-Thread zur Anzeige weitergegeben werden. Durch einen separaten Render-Thread wird der Haupt-Thread von der langsamen Aktualisierung der Bildtextur und deren Anzeige entlastet und die Laufzeit des Haupt-Threads pro Frame halbiert.

Der Beginn der VBLANK-Periode wird gleichzeitig zur Limitierung der Geschwindigkeit genutzt: Sind seit dem letzten VBLANK weniger als 1/60s vergangen, wird entsprechend lang gewartet, bevor die Ausführung fortgesetzt wird.

Für die Audioausgabe existieren zwei verschiedene Implementierungen: neben der standardmäßig verwendeten Bibliothek GB\_Snd\_Emu, die alle Soundregister und Funktionen vollständig interpretieren kann und störungsfreie Wave-Samples erzeugt, existiert eine eigene unvollständige Implementierung, die nicht alle Funktionen unterstützt.

SDL erwartet zur Audioausgabe eine Callbackfunktion, die einen Puffer von Wave-Samples fester Länge (ca. 6ms) füllt. Ein separater Audio-Thread spielt diese Wave-Samples ab und ruft bei Bedarf die Callbackfunktion auf um die nächsten Samples zu gewinnen. Mit jedem Aufruf der Callbackfunktion wird der zu diesem Zeitpunkt aktuelle Registersatz interpretiert und der Puffer entsprechend gefüllt. Dies ist hinreichend genau, da der kürzeste durch den Gameboy abspielbare Ton eine Länge von 4ms hat und damit eine ähnliche Auflösung wie der Audio-Thread.

## 5 Bedienung / Installation

Die vollständigen Quellen des vorgestellten Emulators sind unter [13] verfügbar und lassen sich mit git klonen. Um das Programm zu übersetzen und auszuführen wird ein x86-64 Linux<sup>6</sup> und folgende Bibliotheken und Programme benötigt:

- gcc/g++ 4.8
- lua 5.2

 $<sup>^{5}</sup>$ mit jeder bearbeiteten Zeile durchläuft das STAT-Register drei verschieden lang andauernde Modi.

<sup>&</sup>lt;sup>6</sup>Das Programm lässt sich eventuell auch unter Apple OSX oder Windows mit cygwin übersetzen, dies wurde aber nie getestet.

- lua-bitop
- libreadline(-dev)
- libsdl2(-dev)
- libglib-2.0(-dev)

Die zusätzlichen Bibliotheken dynasm (Laufzeitassembler [11]) und Gb\_Snd\_Emu (Gameboy Sound Emulation [7]) liegen dem Repository in kompatiblen Versionen bei. Zum Übersetzen reicht ein Aufruf von make.

dynasmgb bietet derzeit keine graphischen Konfigurationsmöglichkeiten. Um ein Spiel zu starten reicht ein Aufruf von ./dynasmgb game.gb im Hauptverzeichnis. Folgende zusätzliche Kommandozeilenoptionen werden unterstützt:

- -d Aktiviert direkt beim Start die Debuggerkonsole.
- -O Aktiviert die Optimierungen in mehreren Stufen (-O0 bis -O3).
- -b Setzt direkt beim Start einen Breakpoint, bei dessen Erreichen die Debuggerkonsole gestartet wird.
- -? Gibt eine kurze Übersicht aller Kommandozeilenoptionen aus.

Während das Spielfenster den Fokus besitzt, werden die in Abbildung 6 dargestellten Tastenkombinationen unterstützt<sup>7</sup>. Die Tastenbelegungen lassen sich derzeit noch nicht konfigurieren.

| Taste       | Funktion                   |
|-------------|----------------------------|
| a           | Gameboy Knopf "A"          |
| b           | Gameboy Knopf "B"          |
| У           | Gameboy Knopf "Start"      |
| X           | Gameboy Knopf "Select"     |
| Pfeiltasten | Gameboy Richtung           |
| d           | Debuggerkonsole aktivieren |
| F2          | Speicherabzug schreiben    |
| F3          | Speicherabzug lesen        |
| ESC         | dynasmgb beenden           |

Abbildung 6: dynasmgb Tastaturbelegung

Beim Spielstart werden im Terminal einige Informationen aus dem ROM-Header ausgegeben (Abbildung 7).

Beim Verlassen des Spiels werden einige Statistiken zur Emulation ausgegeben: Neben der Gesamtzahl übersetzter (und gespeicherter) Blöcke wird die Startadresse des am

<sup>&</sup>lt;sup>7</sup>Während der Debugger gestartet ist werden Tastaturevents entgegengenommen, aber erst verarbeitet, wenn der Debugger wieder verlassen wird.



Abbildung 7: ROM-Header Informationen für das Spiel "The Legend of Zelda – Link's Awakening DX".

häufigsten ausgeführten Blocks ausgegeben. Dies hilft besonders kritische Schleifen zu erkennen und entsprechende Optimierungsregeln zu schreiben. Zuletzt wird noch die Gesamtzahl ausgeführter Blöcke, die durchschnittliche Anzahl ausgeführter Blöcke pro Frame und die Anzahl angezeigter Frames angezeigt.

Falls das Spiel eine oder mehrere RAM-Bänke innerhalb der Cartridge besitzt, werden diese beim Beenden zusätzlich im Verzeichnis des Spiels als .sav-Datei gespeichert. Beim Spielstart wird der Inhalt einer solchen Datei – falls vorhanden – wieder in den Speicher geladen. Dies simuliert die batteriegepufferten RAM-Bänke, die in vielen Spielen zum Speichern von Spielständen verwendet werden.

## 6 Debugger

Um Emulationsfehler effektiv zu verfolgen und lokalisieren wurde eine Debuggerkonsole für das aktuell ausgeführte Spiel implementiert. Sie lässt sich durch Drücken der Taste 'd' zu einem beliebigen Zeitpunkt im Spiel, über die Startoption '-d' oder bei Erreichen eines Breakpoints aktivieren.

Mögliche Befehle sind:

backtrace Gibt den aktuellen Aufrufstack aus. Dabei wird für jeden Stackframe die Startadresse des ersten ausgeführten Blocks ausgegeben. Handelt es sich bei einem Aufruf um einen Interrupt, wird dieser rot dargestellt. Restarts werden dagegen grün dargestellt. Da sich die für den Backtrace nötigen Informationen, aufgrund eines möglicherweise von Spiel zu Spiel unterschiedlichen Stacklayouts, nicht oder



Abbildung 8: Debuggerkonsole.

nur schwer aus dem Speicher gewinnen lassen, wird parallel zur Ausführung des Spiels bei jeder CALL oder RET Instruktion und Interrupts der Debuggerstack aktualisiert. Einige Spiele manipulieren den Aufrufstack zusätzlich durch andere Instruktionen, oder kehren nicht mittels RET aus Funktionen oder Interrupts zurück – in diesen Fällen sind die angezeigten Informationen fehlerhaft.

break Setzt einen Breakpoint für eine Startadresse eines Blocks. Bei einem Sprung auf die angegebene Adresse wird die Debuggerkonsole gestartet. Die Adresse muss dabei genau die Startadresse eines Blocks sein, Adressen innerhalb eines Blocks werden ignoriert. Derzeit wird nur ein einziger Breakpoint unterstützt und bei jedem ausgeführten Block überprüft, ob der Breakpoint erreicht wurde. Eine alternative Implementierung, die den entsprechenden Block so verändert, dass der Debugger gestartet wird und damit eine beliebige Anzahl Breakpoints ohne zusätzlichen Overhead unterstützt, ist bisher noch nicht umgesetzt, aber denkbar.

call Ruft eine Funktion an einer bestimmten Speicheradresse auf. Im Unterschied zu einem "set PC address" kann mit einer RET-Instruktion wieder zur aktuellen Adresse zurückgekehrt werden. Ein Aufruf von "call 0x1234" hat den gleichen Effekt wie "exec CD 34 12", ohne dass der instruction count erhöht wird.

**continue** Verlässt die Debuggerkonsole und setzt das Spiel fort. Die Tastenkombination Strg+D hat den gleichen Effekt.

exec Übersetzt und führt eine beliebige Bytefolge aus. Die Bytes werden hexadezimal angegeben und können durch Leerzeichen oder Kommata getrennt werden. Die Bytefolge darf maximal 100 Byte lang sein. Falls die Bytefolge nicht mit einer Sprung-

instruktion endet, die den Block beendet, wird der Block stattdessen automatisch mit einer Sprunginstruktion abgeschlossen, die zur aktuellen Adresse zurückkehrt. Die Instruktionsfolge wird wie jeder andere Block, aber ohne Optimierung übersetzt. Die Ausführung beeinflusst insbesondere auch den instruction\_count und damit Timer und Interruptzeitpunkte.

find Durchsucht den gesamten Adressraum nach der angegebenen Bytefolge. Die Bytes werden hexadezimal angegeben und können durch Leerzeichen oder Kommata getrennt werden. Die Bytefolge darf maximal 20 Byte lang sein. Um die Fundstellen wird ein Kontext von jeweils 10 Byte angezeigt.

help Gibt die Abbildung 8 dargestellte Hilfe aus.

meminspect Öffnet ein zusätzliches "Memory Inspector" sowie ein "Address Space"-Fenster. Dieses zeigt in der linken Hälfte eine Liveansicht aller schreibenden Schreibzugriffe auf die oberen 32kB des Gameboy Adressraums. In der rechten Hälfte werden unten die Gesamtzahl, sowie die aktuell in den Adressraum eingeblendeten ROM (orange) und RAM-Bänke (türkis) angezeigt. In der rechten oberen Hälfte wird eine Detailansicht der IO-Register zwischen 0xFF00 und 0xFF4F dargestellt (pink). Da nur Schreibzugriffe registriert werden, die den Speicherinhalt verändern und die Ansicht mit jedem VBLANK-Interrupt aktualisiert wird, werden Änderungen an bestimmten IO-Registern (wie zB LY) nicht angezeigt. Das "Memory-Inspector"-Fenster visualisiert die Background Tile Map, sowie die Tile Data Table für beide möglichen Startadressen (0x8000 und 0x8800). Ein weiterer Aufruf von "meminspect" schließt die Fenster wieder.



Abbildung 9: Das Spiel "Metroid II – Return of Samus" mit geöffnetem memory inspector.

patch Ersetzt den Block mit der angegebenen Startadresse durch die angegebene Bytefolge. Es gelten die gleichen Einschränkungen wie für exec. Falls der angegebene Block

nicht mit einem Sprung oder einer anderen den Block beendenden Instruktion endet wird stattdessen die aktuelle Adresse angesprungen.

**print** Gibt den Speicherinhalt an der (hexadezimal) angegebenen Adresse aus. Um den Wert eines Registers auszugeben kann stattdessen "registers" verwendet werden.

quit Beendet die Emulation. Gleicher Effekt wie ESC, während das Spiel läuft.

recompile Übersetzt den Block mit der angegebenen Startadresse neu. Dabei werden keine Optimierungen angewendet. Eventuell mit "patch" gemachte Änderungen an diesem Block werden rückgängig gemacht.

registers Gibt die Werte aller Register aus.

set Setzt den Wert eines Registers oder einer Speicheradresse. Um einen Registerwert zu ändern muss als erstes Argument das Register angegeben werden (zB "set PC 0x100" um das Spiel zu resetten). Ist das erste Argument eine Adresse wird der entsprechende Wert in den Speicher geschrieben (zB "set 0xFFFE 0x42"). Zum Setzen der Speicheradresse wird – wie in übersetzten Blöcken – die Funktion write\_byte verwendet, sodass ein Schreibzugriff auf den ROM eventuell keinen Effekt hat oder zu einem Bankwechsel führt.

step Führt den nächsten Block aus. Eine leere Zeile im Debugger hat den gleichen Effekt. Derzeit wird kein Stepping über einzelne Instruktionen unterstützt.

watch Setzt einen Watchpoint für eine Speicheradresse. Ändert sich der Wert der Speicheradresse, pausiert die Emulation am Ende des Blocks und die Debuggerkonsole wird angezeigt. Derzeit kann erst am Ende des Blocks in dem der Zugriff erfolgt gestoppt und maximal ein Watchpoint gesetzt werden, da nach jedem ausgeführten Block überprüft wird, ob sich die überwachte Adresse geändert hat.

## 7 Kompatibilität

Wie beschrieben implementiert dynasmgb einen Großteil der Gameboy-Architektur und Funktionalität. Der jit-Übersetzer unterstützt den kompletten Gameboy-Befehlssatz sowie wichtige Interrupts. Derzeit fehlt eine Implementierung serieller Transfers sowie des entsprechenden Interrupts.

Die Grafikemulation unterstützt alle drei Zeichenebenen (Background, Window und Sprites) nahezu vollständig. Die Reihenfolge in der die Sprites gezeichnet werden kann jedoch vom Gameboy abweichen.

Bekannte Hardwarefehler und Limitierungen des Gameboys – unter anderem der Sprite RAM Bug, oder das Limit von 10 Sprites pro Zeile – werden nicht emuliert. Der interne RAM wird im Unterschied zum Gameboy nicht in den Adressbereich zwischen 0xE000 und 0xFDFF gespiegelt.

Die Kompatibilität wird zusätzlich durch das möglicherweise ungenaue Timing der Interrupts und Timer-Register, sowie durch Unterschiede beim Setzen des Statusregisters eingeschränkt.

Der Emulator wurde anhand verschiedener Testroms, Beispielroms sowie komerzieller Spiele getestet.

### 7.1 Blargg's GB Instruction Test





Abbildung 10: Blagg's GB Instruction Test (Einzelne Testfälle).

Blargg's GB Instruction Test [6] umfasst 11 Testfälle, die sämtliche Gameboyinstruktionen ausführen und die Registerinhalte nach der Ausführung mit einer CRC-Checksumme vergleichen. Dabei werden sämtliche Kombinationen von Eingabewerten und Statusflags überprüft.

| Testfall              | Status | Erfolgreich |
|-----------------------|--------|-------------|
| 01-special            | failed | 4/5         |
| 02-interrupts         | failed | 0/4         |
| 03-op sp,hl           | failed | 3/8         |
| 04-op r,imm           | failed | 15/16       |
| 05-op rp              | failed | 6/9         |
| 06-ld r,r             | passed | 64/64       |
| 07-jr,jp,call,ret,rst | passed | 29/29       |
| 08-misc instrs        | passed | 19/19       |
| 09-op r,r             | failed | 73/134      |
| 10-bit ops            | failed | 112/168     |
| 11-op $a,(hl)$        | failed | 32/51       |

Abbildung 11: Blagg's GB Instruction Test – Ergebnisse.

### 7.2 GBDK Beispiel ROMs / PD ROMs

Das Gameboy Developer's Kit (GBDK, [8]) ist eine inoffizielle Toolchain zur Entwicklung von Gameboy-Spielen in C. Es enthält einige Beispielprogramme, die zum Testen des Emulators verwendet werden können, da sie meist nur eine bestimmte Funktionalität des Gameboy ausgiebig nutzen.









Abbildung 12: GBDK Test ROMs.

#### 7.3 Kommerzielle Gameboy Spiele



Tetris Tetris wurde zusammen mit dem Gameboy Classic verkauft und ist daher das meistverkaufte Spiel für den Gameboy. Da das Spiel eine Größe von nur 32kB hat, kommt es ohne MBC aus. Es wird keine HALT-Instruktion verwendet, sodass es ein großes Optimierungspotential besitzt. Für die korrekte Emulation ist nur ein geringer Teil aller Features des Gameboy notwendig: selbst ohne Timeremulation ist das Spiel begrenzt lauffähig; der Zufallszahlengenerator um den nächsten Block auszuwählen funktioniert dann jedoch nicht.



Super Mario World Da Super Mario World eine ROM-Größe von 64kB besitzt wird ein MBC1 zur Verwaltung der vier Speicherbänke verwendet. Das Spiel nutzt fast alle graphischen Effekte bei der Spritedarstellung und benötigt ein funktionierendes Scrollen des Hintergrunds. Eine korrekte Timer-Emulation sowie eine funktionierende DAA-Instruktion sind notwendig um die Zeitanzeige korrekt darzustellen und das Level wechseln zu können. Es wird eine größere Palette an Instruktionen verwendet als bei Tetris.



Pokémon Blaue Edition Pokémon nutzt nahezu alle Funktionen des Gameboy. Zur Verwaltung des 1MB (64 Bänke) großen ROMs und der RAM-Bänke wird ein MBC5 genutzt. Um die Speicherfunktion umsetzen zu können, müssen die RAM-Bänke gespeichert werden. Da das Spiel eine Vielzahl graphischer Effekte (Wellen, invertierte Farben, etc.) für Animationen nutzt, muss sowohl ein genaues Timing, als auch eine Unterstützung sämtlicher graphischer Features existieren.

Bei der Entwicklung wurde darauf geachtet, eine korrekte Emulation der oben genannten Spiele sicherzustellen. Es sind keine Fehler in diesen Spielen mehr bekannt, außer minimalen graphischen Fehlern in Pokémon (In manchen Scrollanimationen ist eine einzelne Zeile falsch plaziert), die wahrscheinlich durch ungenauigkeiten im Timing verursacht werden. Fast alle anderen getesteten kommerziellen Spiele funktionieren zu großen Teilen, weisen aber kleinere, das Spiel beeinflussende Fehler auf.



TOP 0200 SCORE 0006

Zelda – Link's Awakening DX

Alleyway





Metroid II – Return of Samus

Star Ocean – Blue Sphere

Abbildung 13: Beispiele für andere, größtenteils funktionierende Spiele.

## 8 Fazit

Im Rahmen des Projekts wurde ein funktionierender Gameboy-Emulator implementiert. Die Kompatibilität ist derzeit stark eingeschränkt; um sie soweit zu verbessern, dass eine vollständige Funktion aller Spiele erreicht wird, wäre ein erheblicher Aufwand nötig. Zusätzlich müssten einige Optimierungen, wie die verspätete Ausführung von Interrupts oder die Nutzung des Host-Statusregisters fallen gelassen werden.

Das Potential der dynamischen Übersetzung kommt leider aufgrund der sehr hardwarenahen Programmierung der Gameboy-Plattform nur selten zum Tragen, da beispielsweise die Interruptbehandlung einigen Overhead erzeugt. Eine Architektur, die einen Hardwarezugriff nur über eine definierte Betriebssystemschnittstelle zulässt, kann deutlich stärker profitieren.

Das Projekt zeigt dennoch, dass eine dynamische Übersetzung in Verbindung mit dabei durchgeführten Optimierungen auch beim Emulieren der Gameboy-Plattform Potential hat und trotz der dabei kaum erreichbaren hundertprozentigen Genauigkeit, diese ausreicht um viele oder eventuell fast alle Spiele auszuführen.

Die Implementierung hat mir immer viel Spaß gemacht und ich habe einen tiefen Einblick in die Architektur des aus heutiger Sicht archaisch wirkenden Gameboy gewonnen. Ich hoffe, die entstandene Software, sowie diese Dokumentation, wird in Zukunft von Anderen genutzt, um dynasmgb entweder zu erweitern, oder ein anderes Projekt auf Basis der gewonnenen Erkenntnisse umzusetzen.

## Literatur

- [1] Nintendo of America Inc. GAME BOY Programming Manual. Version 1.00.
- [2] Peter Cawley. The Unofficial DynASM Documentation. URL: http://corsix.github.io/dynasm-doc/index.html.
- [3] cottonvibes. *Introduction to Dynamic Recompilation*. 2010. URL: http://forums.pcsx2.net/Thread-blog-Introduction-to-Dynamic-Recompilation.
- [4] DP. Game Boy CPU Manual. Version 1.01. URL: marc.rawer.de/Gameboy/Docs/GBCPUman.pdf.
- [5] Gameboy OPCODES. URL: http://pastraiser.com/cpu/gameboy/gameboy\_opcodes.html.
- [6] Shay Green. *Blargg's test ROMs*. URL: http://blargg.8bitalley.com/parodius/gb-tests/.
- [7] Shay Green.  $GB\_Snd\_Emu\ library$ . URL: http://blargg.8bitalley.com/libs/audio.html#Gb\_Snd\_Emu.
- [8] Michael Hope. GameBoy Developer's Kit. URL: http://gbdk.sourceforge.net/.
- [9] Andrew Kelley. Statically Recompiling NES Games into Native Executables with LLVM and Go. 2013. URL: http://andrewkelley.me/post/jamulator.html.
- [10] Martin Korth. Pan Docs. 2001. URL: http://bgb.bircd.org/pandocs.htm.
- [11] Mike Pall. DynASM. URL: http://luajit.org/dynasm.html.
- [12] Realboy Project. Realboy Emulating the Core. 2013. URL: https://realboyemulator.wordpress.com/2013/01/08/emulating-the-core-1/.
- [13] Thomas Witte. dynasmgb Repository. URL: https://mrm-11.e-technik.uni-ulm.de/thomas.witte/dynasmgb.

# Gameboy CPU (LR35902) instruction set

|                                                  | x0             | x1             | x2             | х3             | x4              | x5              | х6          | х7             | x8             | x9             | хA             | хB             | хC             | хD             | хE                | хF             |
|--------------------------------------------------|----------------|----------------|----------------|----------------|-----------------|-----------------|-------------|----------------|----------------|----------------|----------------|----------------|----------------|----------------|-------------------|----------------|
|                                                  | NOP            | LD BC,d16      | LD (BC),A      | INC BC         | INC B           | DEC B           | LD B,d8     | RLCA           | LD (a16),SP    | ADD HL,BC      | LD A,(BC)      | DEC BC         | INC C          | DEC C          | LD C,d8           | RRCA           |
| 0 x                                              | 1 4            | 3 12           | 1 8            | 1 8            | 1 4             | 1 4             | 2 8         | 1 4            | 3 20           | 1 8            | 1 8            | 1 8            | 1 4            | 1 4            | 2 8               | 1 4            |
|                                                  |                |                |                |                | Z 0 H -         | Z 1 H -         |             | 0 0 0 C        |                | - 0 H C        |                |                | Z 0 H -        | Z 1 H -        |                   | 0 0 0 C        |
|                                                  | STOP 0         | LD DE,d16      | LD (DE),A      | INC DE         | INC D           | DEC D           | LD D,d8     | RLA            | JR r8          | ADD HL,DE      | LD A,(DE)      | DEC DE         | INC E          | DEC E          | LD E,d8           | RRA            |
| 1x                                               | 2 4            | 3 12           | 1 8            | 1 8            | 1 4             | 1 4             | 2 8         | 1 4            | 2 12           | 1 8            | 1 8            | 1 8            | 1 4            | 1 4            | 2 8               | 1 4            |
|                                                  |                |                |                |                | Z 0 H -         | Z 1 H -         |             | 0 0 0 C        |                | - 0 H C        |                |                | Z 0 H -        | Z 1 H -        |                   | 0 0 0 C        |
|                                                  | JR NZ,r8       | LD HL,d16      | LD (HL+),A     | INC HL         | INC H           | DEC H           | LD H,d8     | DAA            | JR Z,r8        | ADD HL,HL      | LD A,(HL+)     | DEC HL         | INC L          | DEC L          | LD L,d8           | CPL            |
| 2x                                               | 2 12/8         | 3 12           | 1 8            | 1 8            | 1 4             | 1 4             | 2 8         | 1 4            | 2 12/8         | 1 8            | 1 8            | 1 8            | 1 4            | 1 4            | 2 8               | 1 4            |
|                                                  |                |                |                |                | Z 0 H -         | Z 1 H -         |             | Z - 0 C        |                | - 0 H C        |                |                | Z 0 H -        | Z 1 H -        |                   | - 1 1 -        |
|                                                  | JR NC,r8       | LD SP,d16      | LD (HL-),A     | INC SP         | INC (HL)        | DEC (HL)        | LD (HL), d8 | SCF            | JR C,r8        | ADD HL,SP      | LD A, (HL-)    | DEC SP         | INC A          | DEC A          | LD A,d8           | CCF            |
| 3x                                               | 2 12/8         | 3 12           | 1 8            | 1 8            | 1 12<br>Z 0 H - | 1 12<br>Z 1 H - | 2 12        | 1 4<br>- 0 0 1 | 2 12/8         | 18<br>-0HC     | 1 8            | 1 8            | 1 4<br>Z 0 H - | 1 4<br>Z 1 H - | 2 8               | 1 4<br>- 0 0 C |
|                                                  | LD B,B         | LD B,C         | LD B,D         | LD B,E         | LD B,H          | LD B,L          | LD B,(HL)   | LD B,A         | LD C,B         | LD C,C         | LD C,D         | LD C,E         | LD C,H         | LD C,L         | LD C,(HL)         | LD C,A         |
| 4x                                               | 1 4            | 1 4            | 1 4            | 1 4            | 1 4             | 1 4             | 1 8         | 1 4            | 1 4            | 1 4            | 1 4            | 1 4            | 1 4            | 1 4            | 1 8               | 1 4            |
| 7^                                               |                |                |                |                |                 |                 |             |                |                |                |                |                |                |                |                   |                |
|                                                  | LD D.B         | LD D,C         | LD D.D         | LD D,E         | LD D,H          | LD D,L          | LD D,(HL)   | LD D.A         | LD E,B         | LD E,C         | LD E,D         | LD E,E         | LD E,H         | LD E,L         | LD E,(HL)         | LD E,A         |
| 5x                                               | 1 4            | 1 4            | 1 4            | 1 4            | 1 4             | 1 4             | 1 8         | 1 4            | 1 4            | 1 4            | 1 4            | 1 4            | 1 4            | 1 4            | 1 8               | 1 4            |
|                                                  |                |                |                |                |                 |                 |             |                |                |                |                |                |                |                |                   |                |
|                                                  | LD H,B         | LD H,C         | LD H,D         | LD H,E         | LD H,H          | LD H,L          | LD H,(HL)   | LD H,A         | LD L,B         | LD L,C         | LD L,D         | LD L,E         | LD L,H         | LD L,L         | LD L,(HL)         | LD L,A         |
| 6x                                               | 1 4            | 1 4            | 1 4            | 1 4            | 1 4             | 1 4             | 1 8         | 1 4            | 1 4            | 1 4            | 1 4            | 1 4            | 1 4            | 1 4            | 1 8               | 1 4            |
|                                                  |                |                |                |                |                 |                 |             |                |                |                |                |                |                |                |                   |                |
|                                                  | LD (HL),B      | LD (HL),C      | LD (HL),D      | LD (HL),E      | LD (HL),H       | LD (HL),L       | HALT        | LD (HL),A      | LD A,B         | LD A,C         | LD A,D         | LD A,E         | LD A,H         | LD A,L         | LD A,(HL)         | LD A,A         |
| 7x                                               | 1 8            | 1 8            | 1 8            | 1 8            | 1 8             | 1 8             | 1 4         | 1 8            | 1 4            | 1 4            | 1 4            | 1 4            | 1 4            | 1 4            | 1 8               | 1 4            |
|                                                  |                |                |                |                |                 |                 |             |                |                |                |                |                |                |                |                   |                |
| 8x                                               | ADD A,B<br>1 4 | ADD A,C<br>1 4 | ADD A,D<br>1 4 | ADD A,E<br>1 4 | ADD A,H<br>1 4  | ADD A,L<br>1 4  | ADD A,(HL)  | ADD A,A<br>1 4 | ADC A,B<br>1 4 | ADC A,C<br>1 4 | ADC A,D<br>1 4 | ADC A,E<br>1 4 | ADC A,H<br>1 4 | ADC A,L<br>1 4 | ADC A,(HL)<br>1 8 | ADC A,A<br>1 4 |
| ox                                               | ZOHC           | Z 0 H C        | Z O H C        | Z 0 H C        | Z O H C         | Z 0 H C         | 18<br>Z0HC  | Z 0 H C        | Z 0 H C        | Z 0 H C        | Z 0 H C        | Z 0 H C        | Z O H C        | Z 0 H C        | ZOHC              | Z 0 H C        |
|                                                  | SUB B          | SUB C          | SUB D          | SUB E          | SUB H           | SUB L           | SUB (HL)    | SUB A          | SBC A,B        | SBC A,C        | SBC A,D        | SBC A,E        | SBC A,H        | SBC A,L        | SBC A, (HL)       | SBC A,A        |
| 9x                                               | 1 4            | 1 4            | 1 4            | 1 4            | 1 4             | 1 4             | 1 8         | 1 4            | 1 4            | 1 4            | 1 4            | 1 4            | 1 4            | 1 4            | 1 8               | 1 4            |
| J                                                | Z 1 H C        | Z 1 H C        | Z 1 H C        | Z 1 H C        | Z 1 H C         | ZIHC            | Z 1 H C     | Z 1 H C        | Z 1 H C        | Z 1 H C        | Z 1 H C        | Z 1 H C        | Z 1 H C        | Z 1 H C        | Z 1 H C           | Z 1 H C        |
|                                                  | AND B          | AND C          | AND D          | AND E          | AND H           | AND L           | AND (HL)    | AND A          | XOR B          | XOR C          | XOR D          | XOR E          | XOR H          | XOR L          | XOR (HL)          | XOR A          |
| Ax                                               | 1 4            | 1 4            | 1 4            | 1 4            | 1 4             | 1 4             | 1 8         | 1 4            | 1 4            | 1 4            | 1 4            | 1 4            | 1 4            | 1 4            | 1 8               | 1 4            |
|                                                  | Z 0 1 0        | Z 0 1 0        | Z 0 1 0        | Z 0 1 0        | Z 0 1 0         | Z 0 1 0         | Z 0 1 0     | Z 0 1 0        | Z 0 0 0        | Z 0 0 0        | Z 0 0 0        | Z 0 0 0        | Z 0 0 0        | Z 0 0 0        | Z 0 0 0           | Z 0 0 0        |
|                                                  | OR B           | OR C           | OR D           | OR E           | OR H            | OR L            | OR (HL)     | OR A           | CP B           | CP C           | CP D           | CP E           | CP H           | CP L           | CP (HL)           | CP A           |
| Bx                                               | 1 4            | 1 4            | 1 4            | 1 4            | 1 4             | 1 4             | 1 8         | 1 4            | 1 4            | 1 4            | 1 4            | 1 4            | 1 4            | 1 4            | 1 8               | 1 4            |
|                                                  | Z 0 0 0        | Z 0 0 0        | Z 0 0 0        | Z 0 0 0        | Z 0 0 0         | Z 0 0 0         | Z 0 0 0     | Z 0 0 0        | Z 1 H C        | Z 1 H C        | Z 1 H C        | Z 1 H C        | Z 1 H C        | Z 1 H C        | Z 1 H C           | Z 1 H C        |
|                                                  | RET NZ         | POP BC         | JP NZ,a16      | JP a16         | CALL NZ,a16     | PUSH BC         | ADD A,d8    | RST 00H        | RET Z          | RET            | JP Z,a16       | PREFIX CB      | CALL Z,a16     | CALL a16       | ADC A,d8          | RST 08H        |
| Сх                                               | 1 20/8         | 1 12           | 3 16/12        | 3 16           | 3 24/12         | 1 16            | 28<br>Z0HC  | 1 16           | 1 20/8         | 1 16           | 3 16/12        | 1 4            | 3 24/12        | 3 24           | 2 8<br>Z 0 H C    | 1 16           |
|                                                  | RET NC         | POP DE         | JP NC,a16      |                | CALL NC,a16     | PUSH DE         | SUB d8      | RST 10H        | RET C          | RETI           | JP C,a16       |                | CALL C,a16     |                | SBC A,d8          | RST 18H        |
| Dx                                               | 1 20/8         | 1 12           | 3 16/12        |                | 3 24/12         | 1 16            | 2 8         | 1 16           | 1 20/8         | 1 16           | 3 16/12        |                | 3 24/12        |                | 2 8               | 1 16           |
| -                                                |                |                |                |                |                 |                 | Z 1 H C     |                |                |                |                |                |                |                | Z 1 H C           |                |
| <del>                                     </del> | LDH (a8),A     | POP HL         | LD (C),A       |                |                 | PUSH HL         | AND d8      | RST 20H        | ADD SP,r8      | JP (HL)        | LD (a16),A     |                |                |                | XOR d8            | RST 28H        |
| Ex                                               | 2 12           | 1 12           | 2 8            |                |                 | 1 16            | 2 8         | 1 16           | 2 16           | 1 4            | 3 16           |                |                |                | 2 8               | 1 16           |
|                                                  |                |                |                |                |                 |                 | Z 0 1 0     |                | 0 0 H C        |                |                |                |                |                | Z 0 0 0           |                |
|                                                  | LDH A,(a8)     | POP AF         | LD A,(C)       | DI             |                 | PUSH AF         | 0R d8       | RST 30H        | LD HL,SP+r8    | LD SP,HL       | LD A,(a16)     | EI             |                |                | CP d8             | RST 38H        |
| Fx                                               | 2 12           | 1 12           | 2 8            | 1 4            |                 | 1 16            | 2 8         | 1 16           | 2 12           | 1 8            | 3 16           | 1 4            |                |                | 2 8               | 1 16           |
|                                                  |                | ZNHC           |                |                |                 |                 | Z 0 0 0     |                | 0 0 H C        |                |                |                |                |                | Z 1 H C           |                |

# Prefix CB

|          | x0      | x1      | x2      | x3      | x4       | x5      | х6         | x7      | x8      | x9      | хA      | хB      | хC      | хD      | хE         | хF      |
|----------|---------|---------|---------|---------|----------|---------|------------|---------|---------|---------|---------|---------|---------|---------|------------|---------|
|          | RLC B   | RLC C   | RLC D   | RLC E   | RLC H    | RLC L   | RLC (HL)   | RLC A   | RRC B   | RRC C   | RRC D   | RRC E   | RRC H   | RRC L   | RRC (HL)   | RRC A   |
| 0 x      | 2 8     | 2 8     | 2 8     | 2 8     | 2 8      | 2 8     | 2 16       | 2 8     | 2 8     | 2 8     | 2 8     | 2 8     | 2 8     | 2 8     | 2 16       | 2 8     |
|          | Z 0 0 C | Z 0 0 C | Z 0 0 C | Z 0 0 C | Z 0 0 C  | Z 0 0 C | Z 0 0 C    | Z 0 0 C | Z 0 0 C | Z 0 0 C | Z 0 0 C | Z 0 0 C | Z 0 0 C | Z 0 0 C | Z 0 0 C    | Z 0 0 C |
|          | RL B    | RL C    | RL D    | RL E    | RL H     | RL L    | RL (HL)    | RL A    | RR B    | RR C    | RR D    | RR E    | RR H    | RR L    | RR (HL)    | RR A    |
| 1x       | 2 8     | 2 8     | 2 8     | 2 8     | 2 8      | 2 8     | 2 16       | 2 8     | 2 8     | 2 8     | 2 8     | 2 8     | 2 8     | 2 8     | 2 16       | 2 8     |
|          | Z 0 0 C | Z 0 0 C | Z 0 0 C | Z 0 0 C | Z 0 0 C  | Z 0 0 C | Z 0 0 C    | Z 0 0 C | Z 0 0 C | Z 0 0 C | Z 0 0 C | Z 0 0 C | Z 0 0 C | Z 0 0 C | Z 0 0 C    | Z 0 0 C |
|          | SLA B   | SLA C   | SLA D   | SLA E   | SLA H    | SLA L   | SLA (HL)   | SLA A   | SRA B   | SRA C   | SRA D   | SRA E   | SRA H   | SRA L   | SRA (HL)   | SRA A   |
| 2x       | 2 8     | 2 8     | 2 8     | 2 8     | 2 8      | 2 8     | 2 16       | 2 8     | 2 8     | 2 8     | 2 8     | 2 8     | 2 8     | 2 8     | 2 16       | 2 8     |
|          | Z 0 0 C | Z 0 0 C | Z 0 0 C | Z 0 0 C | Z 0 0 C  | Z 0 0 C | Z 0 0 C    | Z 0 0 C | Z 0 0 0 | Z 0 0 0 | Z 0 0 0 | Z 0 0 0 | Z 0 0 0 | Z 0 0 0 | Z 0 0 0    | Z 0 0 0 |
|          | SWAP B  | SWAP C  | SWAP D  | SWAP E  | SWAP H   | SWAP L  | SWAP (HL)  | SWAP A  | SRL B   | SRL C   | SRL D   | SRL E   | SRL H   | SRL L   | SRL (HL)   | SRL A   |
| 3x       | 2 8     | 2 8     | 2 8     | 2 8     | 2 8      | 2 8     | 2 16       | 2 8     | 2 8     | 2 8     | 2 8     | 2 8     | 2 8     | 2 8     | 2 16       | 2 8     |
|          | Z 0 0 0 | Z 0 0 0 | Z 0 0 0 | Z 0 0 0 | Z 0 0 0  | Z 0 0 0 | Z 0 0 0    | Z 0 0 0 | Z 0 0 C | Z 0 0 C | Z 0 0 C | Z 0 0 C | Z 0 0 C | Z 0 0 C | Z 0 0 C    | Z 0 0 C |
|          | BIT 0,B | BIT 0,C | BIT 0,D | BIT 0,E | BIT 0,H  | BIT 0,L | BIT 0,(HL) | BIT 0,A | BIT 1,B | BIT 1,C | BIT 1,D | BIT 1,E | BIT 1,H | BIT 1,L | BIT 1,(HL) | BIT 1,A |
| 4x       | 2 8     | 2 8     | 2 8     | 2 8     | 2 8      | 2 8     | 2 16       | 2 8     | 2 8     | 2 8     | 2 8     | 2 8     | 2 8     | 2 8     | 2 16       | 2 8     |
|          | Z 0 1 - | Z 0 1 - | Z 0 1 - | Z 0 1 - | Z 0 1 -  | Z 0 1 - | Z 0 1 -    | Z 0 1 - | Z 0 1 - | Z 0 1 - | Z 0 1 - | Z 0 1 - | Z 0 1 - | Z 0 1 - | Z 0 1 -    | Z 0 1 - |
|          | BIT 2,B | BIT 2,C | BIT 2,D | BIT 2,E | BIT 2,H  | BIT 2,L | BIT 2,(HL) | BIT 2,A | BIT 3,B | BIT 3,C | BIT 3,D | BIT 3,E | BIT 3,H | BIT 3,L | BIT 3,(HL) | BIT 3,A |
| 5x       | 2 8     | 2 8     | 2 8     | 2 8     | 2 8      | 2 8     | 2 16       | 2 8     | 2 8     | 2 8     | 2 8     | 2 8     | 2 8     | 2 8     | 2 16       | 2 8     |
|          | Z 0 1 - | Z 0 1 - | Z 0 1 - | Z 0 1 - | Z 0 1 -  | Z 0 1 - | Z 0 1 -    | Z 0 1 - | Z 0 1 - | Z 0 1 - | Z 0 1 - | Z 0 1 - | Z 0 1 - | Z 0 1 - | Z 0 1 -    | Z 0 1 - |
|          | BIT 4,B | BIT 4,C | BIT 4,D | BIT 4,E | BIT 4,H  | BIT 4,L | BIT 4,(HL) | BIT 4,A | BIT 5,B | BIT 5,C | BIT 5,D | BIT 5,E | BIT 5,H | BIT 5,L | BIT 5,(HL) | BIT 5,A |
| 6x       | 2 8     | 2 8     | 2 8     | 2 8     | 2 8      | 2 8     | 2 16       | 2 8     | 2 8     | 2 8     | 2 8     | 2 8     | 2 8     | 2 8     | 2 16       | 2 8     |
|          | Z 0 1 - | Z 0 1 - | Z 0 1 - | Z 0 1 - | Z 0 1 -  | Z 0 1 - | Z 0 1 -    | Z 0 1 - | Z 0 1 - | Z 0 1 - | Z 0 1 - | Z 0 1 - | Z 0 1 - | Z 0 1 - | Z 0 1 -    | Z 0 1 - |
|          | BIT 6,B | BIT 6,C | BIT 6,D | BIT 6,E | BIT 6,H  | BIT 6,L | BIT 6,(HL) | BIT 6,A | BIT 7.B | BIT 7,C | BIT 7,D | BIT 7,E | BIT 7,H | BIT 7,L | BIT 7,(HL) | BIT 7,A |
| 7x       | 2 8     | 2 8     | 2 8     | 2 8     | 2 8      | 2 8     | 2 16       | 2 8     | 2 8     | 2 8     | 2 8     | 2 8     | 2 8     | 2 8     | 2 16       | 2 8     |
|          | Z 0 1 - | Z 0 1 - | Z 0 1 - | Z 0 1 - | Z 0 1 -  | Z 0 1 - | Z 0 1 -    | Z 0 1 - | Z 0 1 - | Z 0 1 - | Z 0 1 - | Z 0 1 - | Z 0 1 - | Z 0 1 - | Z 0 1 -    | Z 0 1 - |
|          | RES 0,B | RES 0,C | RES 0,D | RES 0,E | RES 0,H  | RES 0,L | RES 0,(HL) | RES 0,A | RES 1,B | RES 1,C | RES 1,D | RES 1,E | RES 1,H | RES 1,L | RES 1,(HL) | RES 1,A |
| 8x       | 2 8     | 2 8     | 2 8     | 2 8     | 2 8      | 2 8     | 2 16       | 2 8     | 2 8     | 2 8     | 2 8     | 2 8     | 2 8     | 2 8     | 2 16       | 2 8     |
|          |         |         |         |         |          |         |            |         |         |         |         |         |         |         |            |         |
|          | RES 2,B | RES 2,C | RES 2,D | RES 2,E | RES 2,H  | RES 2,L | RES 2,(HL) | RES 2,A | RES 3,B | RES 3,C | RES 3,D | RES 3,E | RES 3,H | RES 3,L | RES 3,(HL) | RES 3,A |
| 9x       | 2 8     | 2 8     | 2 8     | 2 8     | 2 8      | 2 8     | 2 16       | 2 8     | 2 8     | 2 8     | 2 8     | 2 8     | 2 8     | 2 8     | 2 16       | 2 8     |
|          |         |         |         |         |          |         |            |         |         |         |         |         |         |         |            |         |
|          | RES 4,B | RES 4,C | RES 4,D | RES 4,E | RES 4,H  | RES 4,L | RES 4,(HL) | RES 4,A | RES 5,B | RES 5,C | RES 5,D | RES 5,E | RES 5,H | RES 5,L | RES 5,(HL) | RES 5,A |
| Ax       | 2 8     | 2 8     | 2 8     | 2 8     | 2 8      | 2 8     | 2 16       | 2 8     | 2 8     | 2 8     | 2 8     | 2 8     | 2 8     | 2 8     | 2 16       | 2 8     |
|          |         |         |         |         |          |         |            |         |         |         |         |         |         |         |            |         |
|          | RES 6,B | RES 6,C | RES 6,D | RES 6,E | RES 6,H  | RES 6,L | RES 6,(HL) | RES 6,A | RES 7,B | RES 7,C | RES 7,D | RES 7,E | RES 7,H | RES 7,L | RES 7,(HL) | RES 7,A |
| Bx       | 2 8     | 2 8     | 2 8     | 2 8     | 2 8      | 2 8     | 2 16       | 2 8     | 2 8     | 2 8     | 2 8     | 2 8     | 2 8     | 2 8     | 2 16       | 2 8     |
|          |         |         |         |         |          |         |            |         |         |         |         |         |         |         |            |         |
|          | SET 0,B | SET 0,C | SET 0,D | SET 0,E | SET 0,H  | SET 0,L | SET 0,(HL) | SET 0,A | SET 1,B | SET 1,C | SET 1,D | SET 1,E | SET 1,H | SET 1,L | SET 1,(HL) | SET 1,A |
| Cx       | 2 8     | 2 8     | 2 8     | 2 8     | 2 8      | 2 8     | 2 16       | 2 8     | 2 8     | 2 8     | 2 8     | 2 8     | 2 8     | 2 8     | 2 16       | 2 8     |
|          |         |         |         |         |          |         |            |         |         |         |         |         |         |         |            |         |
|          | SET 2,B | SET 2,C | SET 2,D | SET 2,E | SET 2,H  | SET 2,L | SET 2,(HL) | SET 2,A | SET 3,B | SET 3,C | SET 3,D | SET 3,E | SET 3,H | SET 3,L | SET 3,(HL) | SET 3,A |
| Dx       | 2 8     | 2 8     | 2 8     | 2 8     | 2 8      | 2 8     | 2 16       | 2 8     | 2 8     | 2 8     | 2 8     | 2 8     | 2 8     | 2 8     | 2 16       | 2 8     |
|          |         |         |         |         |          |         |            |         |         |         |         |         |         |         |            |         |
| $\vdash$ | SET 4,B | SET 4,C | SET 4,D | SET 4,E | SET 4,H  | SET 4,L | SET 4,(HL) | SET 4,A | SET 5,B | SET 5,C | SET 5,D | SET 5,E | SET 5,H | SET 5,L | SET 5,(HL) | SET 5,A |
| Ex       | 2 8     | 2 8     | 2 8     | 2 8     | 2 8      | 2 8     | 2 16       | 2 8     | 2 8     | 2 8     | 2 8     | 2 8     | 2 8     | 2 8     | 2 16       | 2 8     |
| -^       |         |         |         |         |          |         |            |         |         |         |         |         |         |         |            |         |
| $\vdash$ | SET 6,B | SET 6,C | SET 6,D | SET 6,E | SET 6,H  | SET 6,L | SET 6,(HL) | SET 6,A | SET 7.B | SET 7,C | SET 7,D | SET 7,E | SET 7,H | SET 7,L | SET 7,(HL) | SET 7,A |
| Fx       | 2 8     | 2 8     | 2 8     | 2 8     | 2 8      | 2 8     | 2 16       | 2 8     | 2 8     | 2 8     | 2 8     | 2 8     | 2 8     | 2 8     | 2 16       | 2 8     |
| ` ^      |         |         |         |         |          |         |            |         |         |         |         |         |         |         |            |         |
|          |         |         |         | I       | <u> </u> |         | 1          |         |         |         | 1       | 1       | 1       |         | 1          |         |