# Rockchip Clock 开发指南

发布版本: 1.0

作者邮箱: zhangqing@rock-chips.com

日期: 2018.6

文件密级:公开资料

前言

#### 概述

本文档主要介绍RK平台时钟子系统框架介绍以及配置。

## 产品版本

| 芯片名称    | 内核版本      |
|---------|-----------|
| RK303X  | LINUX3.10 |
| RK312X  | LINUX3.10 |
| RK322X  | LINUX3.10 |
| RK3288X | LINUX3.10 |
| RK3328  | LINUX3.10 |
| RK3368  | LINUX3.10 |

## 读者对象

本文档(本指南)主要适用于以下工程师:

技术支持工程师

软件开发工程师

## 修订记录

| 日期        | 版本   | 作者     | 修改说明           |
|-----------|------|--------|----------------|
| 2016.6.6  | 1.0. | Elaine | 第一次临时版本发布      |
| 2017.2.10 | 1.1. | Elaine | Add soc RK3328 |

## Rockchip Clock 开发指南

## 1方案概述

- 1.1 概述
- 1.2 重要概念
- 1.3 时钟方案
- 1.4 总体流程

- 1.5 代码结构
- 2 CLOCK开发指南
  - 2.1 概述
  - 2.2 时钟的相关概念
    - 2.2.1 PLL
    - **2.2.2 GATING**
  - 2.3 时钟配置
    - 2.3.1 时钟初始化配置
    - 2.3.2 Driver的时钟配置
  - 2.4 CLOCK API接口
    - 2.4.1 主要的CLK API
    - 2.4.2 示例
  - 2.5 CLOCK调试
- 3 常见问题分析
  - 3.1 PLL设置
    - 3.1.1 PLL类型查找
    - 3.1.2 PLL回调函数的定义
    - 3.1.3 PLL频率表格定义
    - 3.1.4 PLL计算公式
  - 3.2 部分特殊时钟的设置
    - 3.2.1 LCDC显示相关的时钟
    - 3.2.2 EMMC、SDIO、SDMMC
    - 3.2.3 小数分频
    - 3.2.4 以太网时钟

#### 图表目录

- 图表0-1clk 时钟树的示例图1-1
- 图表0-2时钟分配示例图1-2
- 图表0-3时钟配置流程图1-2
- 图表2-1总线时钟结构2-4
- 图表 2 2 GATING 示例图 2-5
- 图表3-1小数分频时钟图3-13

# 1 方案概述

## 1.1 概述

本章主要描述时钟子系统的相关的重要概念、时钟方案、总体流程、代码结构。

# 1.2 重要概念

时钟子系统

这里讲的时钟是给SOC各组件提供时钟的树状框架,并不是内核使用的时间,和其他模块一样,CLK也有框架,用以适配不同的平台。适配层之上是客户代码和接口,也就是各模块(如需要时钟信号的外设,USB等)的驱动。适配层之下是具体的SOC台的时钟操作细节。

#### 时钟树结构

可运行Linux的主流处理器平台,都有非常复杂的clock tree,我们随便拿一个处理器的spec,查看clock相关的章节,一定会有一个非常庞大和复杂的树状图,这个图由clock相关的器件,以及这些器件输出的clock组成。

#### 相关器件

clock相关的器件包括:用于产生clock的Oscillator(有源振荡器,也称作谐振荡器)或者Crystal(无源振荡器,也称晶振);用于倍频的PLL(锁相环,Phase Locked Loop);用于分频的divider;用于多路选择的Mux;用于clock enable 控制的与门;使用clock的硬件模块(可称作consumer);等等。

## 1.3 时钟方案

每一个SOC都有自己的时钟分配方案,主要是包括PLL的设置,各个CLK的父属性、DIV、MUX等。芯片不同,时钟方案是有差异的。



图表 1-1 clk 时钟树的示例图

| TP          | Max freq and | Configuration scheme:  AFIL: NUMIFAL is just for CPU: DDR and LTDC DCLR:  CPLLis just for GDUC:  GPLLis for wifi and other clbs: |                                     |                          |                                            |              |                  |
|-------------|--------------|----------------------------------------------------------------------------------------------------------------------------------|-------------------------------------|--------------------------|--------------------------------------------|--------------|------------------|
|             |              | 850MHz                                                                                                                           | 1333 <b>ND</b> fx/1600 <b>ND</b> fx | 594MHz                   | 600MHz                                     | 600 <b>M</b> | 480 <b>10</b> 4z |
| A7          | 800          | 850MHz<br>ARM PLL div = 1                                                                                                        |                                     |                          |                                            |              |                  |
| WiFi        | 37.5         |                                                                                                                                  |                                     |                          |                                            | div = 16     | 40MHz            |
| DDR         | 400          |                                                                                                                                  | DDR PLL div = 4                     |                          |                                            |              |                  |
|             | 74. 25       |                                                                                                                                  |                                     | 74.25MHz<br>NPLL div = 8 | alternative                                | alternative  |                  |
| LCDC(HDMI)  | 148.5        |                                                                                                                                  |                                     | 148.5MHz<br>NPLL div = 4 | alternative                                | alternative  |                  |
| DEDC (HUML) | 297          |                                                                                                                                  |                                     | 297MHz<br>NPLL div = 2   | alternative                                | alternative  |                  |
|             | 594          |                                                                                                                                  |                                     | 594MHz<br>NPLL div = 1   | alternative                                | alternative  |                  |
|             | 24.576       |                                                                                                                                  |                                     |                          | 24.576MHz<br>CODEC PLL fractional divider  | alternative  |                  |
|             | 22, 5792     |                                                                                                                                  |                                     |                          | 22.5792MMx<br>CODEC PLL fractional divider | alternative  |                  |
| 125         | 12.288       |                                                                                                                                  |                                     |                          | 12.288MHz<br>CODEC PLL fractional divider  | alternative  |                  |
|             | 8. 192       |                                                                                                                                  |                                     |                          | 8.192MHz<br>CODEC PLL fractional divider   | alternative  |                  |
|             | 8. 192       |                                                                                                                                  |                                     |                          | CODEC PLL fractional divider               | alternative  |                  |

图表 1-2时钟分配示例图

## 1.4 总体流程



图表 1-3 时钟配置流程图

主要内容包括(不需要所有clk都支持):

- 1. enable/disable clk。
- 2. 设置clk的频率。
- 3. 选择clk的parent。

# 1.5 代码结构

CLOCK的软件框架由CLK的Device Tree(clk的寄存器描述、clk之间的树状关系等)、Device driver的CLK配置和CLK API三部分构成。这三部分的功能、CLK代码路径如表1-1所示。

| 项目                  | 功能                                        | 路径                                   |
|---------------------|-------------------------------------------|--------------------------------------|
| Device Tree         | clk的寄存器描述、clk之间的树状<br>关系描述等               | Arch/arm/boot/dts/rk3xxx-clocks.dtsi |
| RK PLL及特<br>殊CLK的处理 | 1.处理RK的PLL时钟2. 处理RK的<br>一些特殊时钟,如LCDC、I2S等 | Drivers/clk/rockchip/clk-xxx.c       |
| CLK API             | 提供linux环境下供driver调用的接口                    | Drivers/clk/clk-xxx.x                |

表格 1 - 1CLK代码构成

# 2 CLOCK开发指南

# 2.1 概述

本章描述如何修改时钟配置、使用API接口及调试CLK程序。

# 2.2 时钟的相关概念

## 2.2.1 PLL

锁相环,是由24M的晶振输入,然后内部锁相环锁出相应的频率。这是SOC所有CLOCK的时钟的源。SOC的所有总线及设备的时钟都是从PLL分频下来的。RK平台主要PLL有:

表格 - 1PLL描述

| PLL  | 子设备      | 用途           | 备注                                            |
|------|----------|--------------|-----------------------------------------------|
| APLL | CLK_CORE | CPU的时钟       | 一般只给CPU使用,因为CPU会变频,<br>APLL会根据CPU要求的频率变化      |
| DPLL | Clk_DDR  | DDR的时钟       | 一般只给DDR使用,因为DDR会变频,<br>DPLL会根据DDR要求变化         |
| GPLL |          |              | 一般设置在594M或者1200M,保证基本的100、200、300、400M的时钟都有输出 |
| CPLL |          |              | 一般可能是400、500、800、1000M。或者<br>是给lcdc独占使用。      |
| NPLL |          | 给其他设备做<br>备份 | 一般可能是1188M,或者给lcdc独占使用。                       |

我们SOC的总线有ACLK\_PERI、HCLK\_PERI、PCLK\_PERI、ACLK\_BUS、HCLK\_BUS、PCLK\_BUS.(ACLK用于数据传输,PCLK跟HCLK一般是用于寄存器读写)

而区分BUS跟PERI主要是为了做高速和低速总线的区分,ACLK范围100-300M,PCLK范围50M~150M,HCLK范围37M~150M。BUS下面主要是一些低速的设备,如I2C、I2S、SPI等,PERI下面一般是EMMC、GMAC、USB等。不同的芯片在设计时会有一些差异。例如:对于某些对总线速度要求较高时,可能单独给此设备设计一个独立的ACLK(如ACLK\_EMMC或者ACLK\_USB等)。

各个设备的总线时钟会挂在上面这些时钟下面,如下图结构:





(如: GMAC想提高自己设备的总线频率以实现其快速的数据拷贝或者搬移,可以提高ACLK PERI来实现)

图表 - 1总线时钟结构

#### **2.2.2 GATING**

CLOCK的框架中有很多的GATING,主要是为了降低功耗使用,在一些设备关闭,CLOCK不需要维持的时候,可以关闭GATING,节省功耗。

RK CLOCK的框架的GATING是按照树的结构,有父子属性。GATING的开关有一个引用计数机制,使用这个计数来实现CLOCK打开时,会遍历打开其父CLOCK。在子CLOCK关闭时,父CLOCK会遍历所有的子CLOCK,在所有的子都关闭的时候才会关闭父CLOCK。

(如: I2S2在使用的时候,必须要打开图中三个GATING(如图2-2),但是软件上只需要开最后一级的GATING,时钟结构会自动的打开其parent的GATING)



图表 - 2GATING示例图

## 2.3 时钟配置

#### 2.3.1 时钟初始化配置

```
1 arch/arm64/dts/rockchip/rk33xx.dtsi
2 
3    rockchip_clocks_init: clocks-init{
4        compatible = "rockchip,clocks-init";
5    }
```

#### 1. 频率

CLOCK TREE初始化时设置的频率:

```
rockchip,clocks-init-rate =
                  <&clk_gpll 1200000000>, <&clk_core</pre>
    700000000>,
                  <&clk_cpll 500000000>, <&aclk_bus</pre>
    150000000>,
                  <&hclk_bus 150000000>, <&pclk_bus</pre>
    75000000>,
                  <&aclk_peri 150000000>, <&hclk_peri</pre>
    150000000>,
                  <&pclk_peri 75000000>, <&clk_mac</pre>
    125000000>,
                  <&aclk_iep 250000000>, <&hclk_vio</pre>
    125000000>,
                  <&aclk_rga 250000000>, <&clk_gpu</pre>
    250000000>,
                  <&aclk_vpu 25000000>, <&clk_vdec_core</pre>
    250000000>,
10
                  <&clk_vdec_cabac 250000000>,
    <&aclk_rkvdec 16000000>,
11
                  <&aclk_vop 400000000>, <&clk_gmac_div</pre>
    25000000>;
```

#### 2. Parent

CLOCK TREE初始化时设置的parent:

```
1
        rockchip,clocks-init-parent =
                 <&clk_i2s0_pll &clk_gpll>, <&clk_i2s1_pll</pre>
   &clk_gpll>,
3
                 <&clk_i2s2_pll &clk_gpll>, <&clk_spdif_pll</pre>
   &clk_gpll>,
                 <&clk_gpu &clk_cpll>, <&dclk_vop0</pre>
4
   &hdmi_phy_clk>,
                 <&aclk_bus &clk_gpll>, <&aclk_peri</pre>
   &clk_gpll>,
6
                 <&clk_sdmmc0 &clk_cpll>, <&clk_emmc</pre>
   &clk_cpll>,
                 <&clk_sdio &clk_cpll>, <&aclk_vpu</pre>
   &clk_cpll>,
                 <&hdmi_phy_clk &hdmiphy_out>, <&usb480m</pre>
   &usb480m_phy>,
9
                 <&aclk_rkvdec &clk_cpll>, <&clk_gmac</pre>
   &clk_cpll>;
```

## 3. Gating

注意:对于没有默认初始化enable,且设备没有引用去enable的时钟,在clk初始化完成之后,会被关闭。

```
rockchip_clocks_enable: clocks-enable {
 2
            compatible = "rockchip,clocks-enable";
 3
            clocks =
 4
                /*PLL*/
 5
                <&c1k_ap11>,
                <&clk_dpll>,
 6
                <&c1k_gp11>,
 7
 8
                 <&c1k_cp11>,
9
10
                /*PD_CORE*/
11
                <&clk_core>,
12
                <&pclk_dbg>,
13
                <&aclk_core>,
14
                 <&c1k_gates4 2>,
15
16
                /*PD_BUS*/
17
                <&clk_gates6 3>,/*pclk_bus_pre*/
18
                <&clk_gates7 1>,/*clk4x_ddrphy*/
19
                <&clk_gates8 5>,/*clk_ddrupctl*/
20
                 <&clk_gates8 0>,/*aclk_intmem*/
21
                <&clk_gates8 1>,/*clk_intmem_mbist*/
                <&clk_gates8 2>,/*aclk_dmac_bus*/
22
23
```

## 2.3.2 Driver的时钟配置

1. 获取CLK指针

DTS设备结点里添加clock引用信息(推荐)

```
clocks = <&clk_saradc>, <&clk_gates7 14>;
clock-names = "saradc", "pclk_saradc";
```

```
dev->pclk = devm_clk_get(&pdev->dev,
    "pclk_saradc");
dev->clk = devm_clk_get(&pdev->dev, "saradc");
```

DTS设备结点里未添加clock引用信息

```
Driver code:

dev->pclk = devm_clk_get(NULL, "g_p_saradc");

dev->clk = devm_clk_get(NULL, "clk_saradc");
```

#### 2.4.1 主要的CLK API

#### 1. 头文件

```
#include <linux/clk.h>
2
3
       clk_prepare/clk_unprepare
4
       clk_enable/clk_disable
5
       clk_prepare_enable/clk_disable_unprepare
6
       clk_get/clk_put
7
       devm_clk_get/devm_clk_put
8
       clk_get_rate/clk_set_rate
9
       clk_round_rate
```

#### 2. 获取CLK指针

```
1 struct clk *devm_clk_get(struct device *dev, const
    char *id) (推荐使用, 可以自动释放)
2 struct clk *clk_get(struct device *dev, const char
    *id)
```

#### 3. 准备/使能CLK

```
int clk_prepare(struct clk *clk)
2
      /*开时钟前调用,可能会造成休眠,所以把休眠部分放到这里,可
   以原子操作的放到enable里*/
3
      void clk_unprepare(struct clk *clk)
4
      /*prepare的反操作*/
5
      int clk_enable(struct clk *clk)
6
      /*原子操作,打开时钟,这个函数必须在产生实际可用的时钟信号
   后才能返回*/
7
      void clk_disable(struct clk *clk)
      /*原子操作,关闭时钟*/
8
9
      clk_enable/clk_disable,启动/停止clock。不会睡眠。
      clk_prepare/clk_unprepare, 启动clock前的准备工作/停止
10
   clock后的善后工作。可能会睡眠。
```

可以使用clk\_prepare\_enable / clk\_disable\_unprepare, clk\_prepare\_enable / clk\_disable\_unprepare(或者clk\_enable / clk\_disable) 必须成对,以使引用计数正确。

## 注意:

prepare/unprepare, enable/disable的说明:

这两套API的本质,是把clock的启动/停止分为atomic和non-atomic两个阶段,以方便实现和调用。因此上面所说的"不会睡眠/可能会睡眠",有两个角度的含义:一是告诉底层的clock driver,请把可能引起睡眠的操作,放到prepare/unprepare中实现,一定不能放到enable/disable中;二是提醒上层使用clock的driver,调用prepare/unprepare接口时可能会睡眠,千万不能在atomic

上下文(例如内部包含mutex 锁、中断关闭、spinlock锁保护的区域)调用,而调用enable/disable接口则可放心。

另外,clock的enable/disable为什么需要睡眠呢?这里举个例子,例如enable PLL clk,在启动PLL后,需要等待它稳定。而PLL的稳定时间是很长的,这段时间要把CPU交出(进程睡眠),不然就会浪费CPU。

最后,为什么会有合在一起的clk\_prepare\_enable/clk\_disable\_unprepare接口呢?如果调用者能确保是在non-atomic上下文中调用,就可以顺序调用prepare/enable、disable/unprepared,为了简单,framework就帮忙封装了这两个接口。

#### 4. 设置CLK频率

```
1 int clk_set_rate(struct clk *clk, unsigned long
rate)(单位Hz)
```

(返回值小于0,设置CLK失败)

#### 2.4.2 示例

DTS

```
adc: adc@2006c000 {
             compatible = "rockchip, saradc";
 2
 3
             reg = <0x2006c000 0x100>;
            interrupts = <GIC_SPI 26</pre>
    IRQ_TYPE_LEVEL_HIGH>;
 5
            #io-channel-cells = <1>;
6
            io-channel-ranges;
            rockchip,adc-vref = <1800>;
 7
            clock-frequency = <1000000>;
9
            clocks = <&clk_saradc>, <&clk_gates7 14>;
10
            clock-names = "saradc", "pclk_saradc";
11
            status = "disabled";
12
        };
```

#### Driver code

```
static int rk_adc_probe(struct platform_device
    *pdev)

{
        info->clk = devm_clk_get(&pdev->dev,
        "saradc");

        if (IS_ERR(info->clk)) {
            dev_err(&pdev->dev, "failed to get adc
            clock\n");

        ret = PTR_ERR(info->clk);
            goto err_pclk;
        }
```

```
if(of_property_read_u32(np, "clock-
    frequency", &rate)) {
10
                dev_err(&pdev->dev, "Missing clock-
    frequency property in the DT.\n");
11
                goto err_pclk;
12
            }
            ret = clk_set_rate(info->clk, rate);
13
            if(ret < 0) {
14
                dev_err(&pdev->dev, "failed to set adc
15
    clk\n");
16
                goto err_pclk;
17
            }
18
            clk_prepare_enable(info->clk);
19
        }
20
21
        static int rk_adc_remove(struct platform_device
    *pdev)
22
        {
23
            struct iio_dev *indio_dev =
    platform_get_drvdata(pdev);
24
            struct rk_adc *info = iio_priv(indio_dev);
            device_for_each_child(&pdev->dev, NULL,
25
    rk_adc_remove_devices);
26
            clk_disable_unprepare(info->clk);
27
            clk_disable_unprepare(info->pclk);
28
            iio_device_unregister(indio_dev);
29
            free_irq(info->irq, info);
            iio_device_free(indio_dev);
31
            return 0;
        }
```

## 2.5 CLOCK调试

#### 1. CLOCK DEBUGS:

打印当前时钟树结构:

```
cat /sys/kernel/debug/clk/clk_summary
```

#### 2. CLOCK 设置节点:

配置选项:

勾选RK PM TESTS

```
There is no help available for this option.
        Symbol: RK_PM_TESTS [=y]
3
        Type : boolean
4
        Prompt: /sys/pm_tests/ support
        Location:
6
         -> System Type
         -> Rockchip SoCs (ARCH_ROCKCHIP [=y])
        Defined at arch/arm/mach-
    rockchip/Kconfig.common:41
9
        Depends on: ARCH_ROCKCHIP [=y]
10
        Selects: DVFS [=y] && WATCHDOG [=y]
```

#### 节点命令:

```
1
       get rate:
                echo get [clk_name] >
   /sys/pm_tests/clk_rate
3
       set rate:
                echo set [clk_name] [rate(Hz)] >
   /sys/pm_tests/clk_rate
5
                echo rawset [clk_name] [rate(Hz)] >
   /sys/pm_tests/clk_rate
6
       open rate:
7
                echo open [clk_name] >
   /sys/pm_tests/clk_rate
8
       close rate:
9
                echo close [clk_name] >
   /sys/pm_tests/clk_rate
```

#### 3. TEST\_CLK\_OUT测试:

部分时钟是可以输出到test\_clk\_out,直接测试clk输出频率,用于确认某些时钟波形是否正常。配置方法(以RK3228为例):



Address: Operational Base + offset (0x0134)

|      |    |     | testclk_sel                                       |
|------|----|-----|---------------------------------------------------|
|      |    |     | Output clock selection for test                   |
|      |    |     | 3'b000: outclock_test_t = buf_clk_wifi            |
|      |    |     | 3'b001: outclock_test_t = buf_clk_hdmi_cec        |
|      |    |     | 3'b010: outclock_test_t = buf_clk_core_2wrap_pre  |
| 11:8 | RW | 0x0 | 3'b011: outclock_test_t = buf_clk_ddrphy          |
|      |    |     | 3'b100: outclock_test_t = buf_aclk_iep_2wrap_pre  |
|      |    |     | 3'b101: outclock_test_t = buf_aclk_gpu_2wrap_pre  |
|      |    |     | 3'b110: outclock_test_t = buf_aclk_peri_2wrap_pre |
|      |    |     | 3'b111: outclock_test_t = buf_aclk_cpu_2wrap_pre  |
|      |    |     | default: outclock_test_t = buf_clk_wifi           |

## 设置CLK的DIV

CRU\_CLKSEL4\_CON

Address: Operational Base + offset (0x0054)

|     |    |      | clk_monitor_div_con                  |
|-----|----|------|--------------------------------------|
| 4:0 | RW | 0x03 | Control clk_monitor divider freuency |
|     |    |      | clk=clk_src/(div_con+1)              |

## 设置CLK的GATING

CRU\_CLKGATE0\_CON

Address: Operational Base + offset (0x00d0)

| 15 RW | 0x0 | testclk_gate_en test output clock disable When HIGH, disable clock |
|-------|-----|--------------------------------------------------------------------|
| 15 KW |     | When HIGH, disable clock                                           |

# 3 常见问题分析

# 3.1 PLL设置

# 3.1.1 PLL类型查找

不同芯片PLL相关的寄存器、PLL计算公式等会有一些差异,使用PLL类型来区分芯片不同,去计算并设置PLL的参数。

在rk3xxx-clocks.dtsi中,找到PLL,确认其类型。

根据PLL的类型,在clk-pll.c中查找PLL频率支持的表格:

```
case CLK_PLL_312XPLUS:
return &clk_pll_ops_312xplus;
```

## 3.1.2 PLL回调函数的定义

```
static const struct clk_ops clk_pll_ops_312xplus =
{

.recalc_rate = clk_pll_recalc_rate_3036_apll,
.round_rate = clk_cpll_round_rate_312xplus,
.set_rate = clk_cpll_set_rate_312xplus,
};
```

#### 3.1.3 PLL频率表格定义

```
struct pll_clk_set *clk_set = (struct pll_clk_set
   *)(rk312xplus_pll_com_table);
       static const struct pll_clk_set
   rk312xplus_pll_com_table[] = {
           _RK3036_PLL_SET_CLKS(1000000, 3, 125, 1, 1, 1,
   0),
4
           _RK3036_PLL_SET_CLKS(800000, 1, 100, 3, 1, 1,
   0),
5
           _RK3036_PLL_SET_CLKS(594000, 2, 99, 2, 1, 1,
   0),
           _RK3036_PLL_SET_CLKS(500000, 1, 125, 3, 2, 1,
6
   0),
           _RK3036_PLL_SET_CLKS(416000, 1, 104, 3, 2, 1,
   0),
8
           _RK3036_PLL_SET_CLKS(400000, 3, 200, 2, 2, 1,
   0),
9
       };
```

## 3.1.4 PLL计算公式

```
1 VCO = 24M * FBDIV / REFDIV (450M ~ 2200M)
2 /*VCO越大jitter越小,功耗越大; REFDIV越小PLL LOCK时间越短*/
3 FOUT = VCO / POSTDIV1/ POSTDIV2 /
4 /* POSTDIV1 > = POSTDIV2*/
```

如: VCO = 24M \* 99 / 2 = 1188M

FOUT = 1188 / 2/ 1 = 594M

如果需要增加其他的PLL频率,按照上述公式补齐表格即可。

有一个PLL类型是特殊的,查表查不到,会自动去计算PLL的参数。如:

```
1 CLK_PLL_3036PLUS_AUTO
2 CLK_PLL_312XPLUS
3 CLK_PLL_3188PLUS_AUTO
```

(注意: 但是使用自动计算的时候, VCO不能保证尽量大, 如果对PLL的jitter有要求的不建议使用。)

## 3.2 部分特殊时钟的设置

## 3.2.1 LCDC显示相关的时钟

LCDC的DCLK是根据当前屏幕的分辨率决定的,所以不同产品间会有很大差异。 所以RK平台上LCDC的DCLK一般是独占一个PLL的。由于要独占一个PLL,所以 这个PLL的频率会根据屏的要求变化。所以一般此PLL要求是可以自动计算PLL 参数的。而且一些其他对时钟有要求的时钟尽量不要挂在此PLL下面。如下表 中:

表格 - 1

| 产品名称    | PLL           |
|---------|---------------|
| RK303X  | 独占CPLL        |
| RK312X  | 独占CPLL        |
| RK322X  | 独占HDMIPHY PLL |
| RK3288X | 独占CPLL        |
| RK3368  | 独占NPLL        |

对于显示的CLOCK的设置,不同的平台差异很大,在此以RK322X和RK3288为例。

#### RK322X:

使用HDMIPHY PLL给DCLK LCDC,所以就比较简单,DCLK LCDC需要多少,就按照HDMIPHY输出多少的时钟就可以了,这个是HDMIPHY内部实现PLL的锁相输出。

RK3288的就比较麻烦了,虽然也是CPLL独占使用,但是CPLL下面还有其他的时钟,而且3288是支持双显,也就是有DCLK\_LCDC0和DCLK\_LCDC1,一个做主显一个做HDMI显示。主显跟HDMI显示都跟实际屏的分辨率有关系,所以理论上需要两个独立的PLL的,但是3288设计上只有一个PLL给显示用,那么我们就只能要求主显的是可以修改CPLL的频率,满足任意分辨率的屏,而另一个lcdc只能是在当前GPLL和CPLL已有的频率下分频出就近的频率。

```
drivers/clk/rockchip/clk-ops.c
 3
        const struct clk_ops clkops_rate_3288_dclk_lcdc0
    = {
        .determine_rate =
    clk_3288_dclk_lcdc0_determine_rate,
 5
        .set_rate = c1k_3288_dc1k_1cdc0_set_rate,
 6
        .round_rate = clk_3288_dclk_lcdc0_round_rate,
 7
        .recalc_rate = clk_divider_recalc_rate,
 8
        };
10
        const struct clk_ops clkops_rate_3288_dclk_lcdc1
    = {
11
        .determine_rate =
    clk_3288_dclk_lcdc1_determine_rate,
12
        .set_rate = clk_3288_dclk_lcdc1_set_rate,
13
        .round_rate = clk_3288_dclk_lcdc1_round_rate,
14
        .recalc_rate = clk_divider_recalc_rate,
15
        };
```

## 3.2.2 EMMC、SDIO、SDMMC

这几个时钟有要求必须是偶数分频得到的,而且控制器内部还有默认的二分频。也就是说如果EMMC需要50M,那边CLOCK要给EMMC提供100M的时钟。并且100M是由PLL偶数分频得到的。

偶数分频的时钟有一个标志: rockchip,clkops-idx = <CLKOPS\_RATE\_MUX\_EVENDIV>;

如果修改此类时钟的频率需要如下步骤:

## 1. 确认此时钟的parent。

```
arch/arm/dts/rk3xxx-clocks.dtsi
 2
 3
         clk_emmc: clk_emmc_mux {
 4
                   compatible = "rockchip,rk3188-mux-con";
 5
                   rockchip, bits = <14 2>;
 6
                   clocks = \langle \&cpll \rangle, \langle \&clk\_gpll \rangle, \langle \&xin24m \rangle;
                   clock-output-names = "clk_emmc";
                   \#clock-cells = <0>;
8
9
         };
10
         /*有CPLL、GPLL、24M三个parent可以选择*/
```

#### cat /sys/kernel/debug/clk/clk\_summary | grep gpll

按照上面说的二倍的关系,及偶数分频确认是否可以分出需求的频率。如果不能分出,是否可以将PLL的频率倍频上去(但是一般不建议超过1200M)。

#### 3. 设置频率

EMMC的驱动中可以通过clk set rate接口去修改频率。

### 3.2.3 小数分频

I2S、UART等有小数分频的。对于小数分频设置时有一个要求,就是小数分频的 频率跟小数分频的parent有一个20倍的关系,如果不满足20倍关系,输出的CLK 会有较大的抖动及频偏。



图表 3-1 小数分频时钟示意图

## 3.2.4 以太网时钟

对于以太网的时钟,一般要求是精准的,百兆以太网要求50M精准的频率,千兆以太网要求125M精准的频率。一般有以太网需求的,PLL也要是精准的时钟输出。如果说当前的时钟方案由于其他的原因不能出精准的时钟,那么以太网就要使用外部时钟晶振。这个是根据项目需求及实际的产品方案定的。