# Relazione di Reti Logiche - 1, 14 dicembre 2022

#### **Obiettivi**

Tale report andrà a coprire gli aspetti relativi alla progettazione e realizzazione di una semplice calcolatrice in VHDL, in grado di svolgere le principali operazioni aritmetiche, quali addizione, sottrazione e moltiplicazione. Per questo, abbiamo fatto uso delle conoscenze teoriche apprese durante le lezioni, tra cui le applicazioni dei *multiplexers*, delle macchine a stati finiti, dei *full adders* e dei *flip-flops*. La principale difficoltà nella progettazione di una calcolatrice, oltre all'implementazione del *debouncer*, consiste nell'essere limitati al solo sistema numerico binario, all'avere cioè come input soltanto uni e zeri inseriti attraverso gli *switches* di una **Nexys** 4 DDR.

# Schema a blocchi



## Componenti

Per la realizzazione della calcolatrice, abbiamo utilizzato principalmente tre componenti: un accumulatore, un ALU e un debouncer. Il primo riceve in ingresso il risultato della ALU e ad ogni fronte del clock lo mette in uscita; il secondo è il processore che esegue i calcoli aritmetici, in questo caso addizione, sottrazione e moltiplicazione; il terzo invece produce un solo impulso stabile in presenza di un ingresso elettricamente rumoroso, eliminando quindi i vari impulsi spurii generati dai bottoni.



Fig. 2: diagramma temporale dell'accumulatore



Fig. 3: diagramma temporale dell'ALU



Fig. 4: diagramma temporale del debouncer

## **Risultati**



Fig. 5

Quello sopra riportato (Fig. 5) è il diagramma temporale (*testbench*) dell'architettura completa della calcolatrice. Inizialmente, il pulsante centrale (BTNC) si attiva ed inizializza a 0 il valore dell'accumulatore. In seguito, il pulsante superiore (BTNU) somma il valore attuale

dell'accumulatore al numero in ingresso (SW): in questo caso risulta 0+41, salvando quindi 41. Infine, viene attivato il pulsante destro (BTNR), il quale moltiplica il valore dell'accumulatore con quello in ingresso che, nel frattempo, è diventato 6; il valore visualizzato sul display (segnale  $acc\_out$ ) sarà quindi  $6\cdot 41=246$ .

Il seguente (Fig. 6) è il testbench relativo all'architettura completa del sistema PWM.



Fig. 6

Da questa simulazione si può osservare come inizialmente l'intensità del led varii da un valore pari a 63, dove il *duty cycle* è circa al 50%, ad uno pari a 127, dove il duty cycle è al 100% e quindi la luminosità del led è massima. Successivamente, lo switch[0] si attiva, avviando la modalità manuale della gestione della luminosità del led: si può vedere infatti come l'intensità incrementi da 0 ad 1 per ogni segnale di *dimmer up* (*left button*).

### Crediti

- Materiale condiviso dai docenti
- <a href="https://en.wikipedia.org/wiki/Accumulator">https://en.wikipedia.org/wiki/Accumulator</a> (computing)
- <a href="https://en.wikipedia.org/wiki/Arithmetic logic unit">https://en.wikipedia.org/wiki/Arithmetic logic unit</a>

Report realizzato da

Università degli Studi di Trento - 2022/2023

Demartin Gustavo,

Hangu David,

Pavona Tobia e

Repele Tommaso

2/2023 UNIVERSITÀ
DI TRENTO