

## Universidad de Costa Rica Facultad de Ingeniería Escuela de Ingeniería Eléctrica



IE-0315 Circuitos Digitales 2 Prof. Enrique Coen

# **Tarea#1 Circuitos Digitales 2**

Jose Carlos Acevedo Fontalvo B90034

II ciclo 2023

#### 1. Resumen

En el diseño de contador se utiliza flip-flop tipo D, donde una vez que se accede el "Modo", el contador por cada porción de tiempo incrementara en uno el valor del registro (para el modo OO), reducirá la cuenta del registro Q en uno (para el modo 01), aumentará en 3 el valor del registro (para el modo 10) y realiza carga en Paralelo con respecto a la entrada D (para el modo 11). Tenemos una entrada Enable (ENB) que al estar con un valor en alto, o sea decir 1, permite acceder al funcionamiento del contador descrito. Además, se observa la paridad; consta de un bit que observa si el numero es impar o par. Por lo cual, se revisa las posiciones del registro descrito como "paridad". La paridad se calcula usando un XOR de los bits del contador. Mientras que - ipple-Carry out se toma del bit menos significativo del contador.

#### 2. Descripción Arquitectónica



Figura 1: Diseño de comportamiento

En el diseño de circuitos digitales se necesita entender el comportamiento del circuito. En los tres bloques ilustrados en la imagen anterior. Se describe el comportamiento del circuito y como se realizo su diseño basado en el enunciado dado. Entonces, primero se describe el contador en un "Module"donde se muestran las entradas , salidas, registros y cables del diseño. Además, de la lógica implementa donde primero se cumple con la condición del ENABLE en alto, y una vez definido el modo ("MODO") por cada fracción de tiempo viene un cambio en el valor del contador. Ahora bien, en el archivo probador se define las conexiones entre cada una de las configuraciones. Por ultimo, se realiza una serie de pruebas donde se ve el comportamiento deseo del circuito descrito por cada fracción de tiempo y como en función del reloj (CLK) el hardware reacciona. Además, en el archivo probador se realiza la instanciación del diseño.



Figura 2: Diseño Lógico

## 3. Plan de Pruebas

En esta sección se describe el conjunto de pruebas que se realizan para comprobar el funcionamiento del circuito digital. En la primera prueba se muestra un contador ascendente donde por cada porción de tiempo mostrada dentro del probador, el contador aumenta en uno su valor. En la segunda prueba se realiza una secuencia descendente que por cada fracción de tiempo reduce su valor en una cifra y se hace efectivo al acceder MODO=01. Ahora bien se muestra al acceder MODO=10, se realiza un aumento del valor registra en Q en orden de 3 cifras. Posteriormente, al acceder el MODO=11, se realiza la prueba de carga en paralelo donde el valor de D es almacenado en el registro Q. Además al implementar 4 contador en cascada podemos obtener un contador de 16 bits, que cumple con las condiciones de la primera prueba.

#### 4. Instrucciones de utilización de la simulación

Para hacer ser visible el resultado del código tenemos que descargar el punto (.zip) de la plataforma Mediación Virtual. Una vez hecho eso, el usuario debe descomprimir la carpeta y colocar el "path"de la misma. Usando el comando çd"describe la locación de la ruta y haciendo uso del makefile ya realizado. Solo coloca el comando "makez el código muestra la simulación en GTKwave.

#### 5. Ejemplos de los resultados

Al realizar las pruebas de cada uno de las pruebas obtenemos las salidas esperadas, y cada uno tuvieron un resultado efectivo. al realizar el análisis del MODO=00; vemos que al llegar a l valor más alto se reinicia en el valor inicial y así sucesivamente vuelve superior. Ahora bien, en el MODO=01 y MODO=10, es necesario empezar con el valor superior del contado de 1111, es decir 15 en valor decimal. Con eso se puede reducir el valor inicial hasta llegar al valor mas pequeño. A diferencia del modo inicial, que es necesario tener un valor cero para inicial. Analizando las salidas obtenidas, tenemos que por cada fracción de tiempo el contador en efecto aumenta su valor anterior. Como se muestra en la imagen.



Figura 3: Simulación del diseño en MODO=00



Figura 4: Respuesta del diseño en terminal

Ahora si no determinamos en el modulo probador una condición inicial en el valor de Q igual a 15 en decimal obtenemos que el contador no funciona de manera adecuada. Ya que al no ser posible que el diseño físico tenga un valor negativo la salida es nula. Como es mostrado en esta imagen.

La bandera RCO es levanta al llegar al valor más alto del contador, al igual que la paridad. Ya que se genera un acarreo al seguir la cuenta una vez que el conteo llega a su fin. Una vez ocurrido esto, se vuelve a realizar el prueba hasta que se llega a fraccion de tiempo denominada como Finish.



Figura 5: Problema de diseño en el MODO=01

De igual manera, se necesita que al determinar las condiciones inicial en el modo=11. Ya que si no se coloca un valor de D diferente por cada una de las fracciones de tiempo es imposible obtener un simulación satisfactoria.



Figura 6: Problema de diseño en el MODO=11

Ahora que se soluciona los problemas iniciales, obtenemos por fin las salidas deseadas. Primero vemos que en terminal se cumple con los resultados deseado. numéricamente.

```
Prueba #2: Cuenta descendente
D=000000000001001,Q=xxxxxxxxxxxx0101,RCO=x,Paridad=x
D=0000000000001001,Q=xxxxxxxxxxxxx1001,RCO=x,Paridad=x
D=0000000000001001,Q=xxxxxxxxxxxxx1000,RCO=x,Paridad=x
D=0000000000001001,Q=xxxxxxxxxxxxx0111,RCO=x,Paridad=x
D=0000000000001001,Q=xxxxxxxxxxxxx0110,RCO=x,Paridad=x
D=0000000000001001,Q=xxxxxxxxxxxxx0101,RCO=x,Paridad=x
D=0000000000001001,Q=xxxxxxxxxxxxx0100,RCO=x,Paridad=x
D=0000000000001001,Q=xxxxxxxxxxxxx0011,RCO=x,Paridad=x
D=0000000000001001,Q=xxxxxxxxxxxxxx0010,RCO=x,Paridad=x
D=0000000000001001,Q=xxxxxxxxxxxxxxx0001,RCO=x,Paridad=x
D=00000000000001001,Q=xxxxxxxxxxxxxxx0001,RCO=x,Paridad=x
D=00000000000001001,Q=xxxxxxxxxxxxxxxx0000,RCO=x,Paridad=x
```

Figura 7: Prueba de contador descendente

La Prueba no muestra que la bandera RCO, al inicial. Además, al llegar al final de la cuenta se cumple que el valor de q es 0000. No obstante, no se muestra en la terminal si esta bandera se levanta o no.

```
D=0000000000001001,Q=xxxxxxxxxxxx0000,RCO=x,Paridad=x
Prueba #3: Cuenta de tres en tres hacia abajo
D=00000000000000000,Q=xxxxxxxxxxxx0000,RC0=x,Paridad=x
D=00000000000000000,Q=xxxxxxxxxxxxx0011,RC0=x,Paridad=x
D=00000000000000000,Q=xxxxxxxxxxxxx0110,RC0=x,Paridad=x
D=00000000000000000,Q=xxxxxxxxxxxxx1001,RC0=x,Paridad=x
D=00000000000000000,0=xxxxxxxxxxx1100,RC0=x,Paridad=x
D=00000000000000000,Q=xxxxxxxxxxxxx1111,RC0=x,Paridad=x
D=00000000000000000, O=xxxxxxxxxxxx0010, RCO=x, Paridad=x
D=00000000000000000,Q=xxxxxxxxxxxxx0101,RC0=x,Paridad=x
D=00000000000000000, O=xxxxxxxxxxxx1000, RCO=x, Paridad=x
D=00000000000000000,0=xxxxxxxxxxxx1011,RC0=x,Paridad=x
D=00000000000000000,Q=xxxxxxxxxxxxx1110,RC0=x,Paridad=x
D=00000000000000000,Q=xxxxxxxxxxxxx0001,RC0=x,Paridad=x
D=00000000000000000,Q=xxxxxxxxxxxxx0100,RC0=x,Paridad=x
D=00000000000000000,Q=xxxxxxxxxxxxx0111,RC0=x,Paridad=x
D=00000000000000000,Q=xxxxxxxxxxxx1010,RC0=x,Paridad=x
D=00000000000000000,Q=xxxxxxxxxxxxx1101,RC0=x,Paridad=x
D=00000000000000000,Q=xxxxxxxxxxxx0000,RC0=x,Paridad=x
D=00000000000000000,Q=xxxxxxxxxxxxx0011,RC0=x,Paridad=x
D=00000000000000000,Q=xxxxxxxxxxxxx0110,RC0=x,Paridad=x
D=00000000000000000, Q=xxxxxxxxxxxxx1001, RCO=x, Paridad=x
D=00000000000000000.0=xxxxxxxxxxxxx1100.RC0=x.Paridad=x
```

Figura 8: Prueba de contador hacia arriba con saltos de 3 cifras

```
Prueba #4: Carga en paralelo
D=0000000000000xxxx,Q=xxxxxxxxxxxxx1100,RC0=x,Paridad=x
D=0000000000000xxxx,Q=xxxxxxxxxxxxxx1111,RC0=x,Paridad=x
D=0000000000000xxxx,Q=xxxxxxxx0000xxxx,RC0=x,Paridad=x
D=0000000000001001, O=xxxxxxxx00000xxxx, RCO=x, Paridad=x
D=0000000000001001,Q=xxxxxxxx00001001,RC0=x,Paridad=x
D=0000000000001001,Q=xxxxxxxx00001010,RCO=x,Paridad=x
D=0000000000001001,Q=xxxxxxxx00001011,RC0=x,Paridad=x
D=0000000000001001,0=xxxxxxxx00001100,RC0=x,Paridad=x
D=0000000000001001,Q=xxxxxxxx00001101,RC0=x,Paridad=x
D=0000000000001001,Q=xxxxxxxx00001110,RC0=x,Paridad=x
D=0000000000001001,Q=xxxxxxxx00001111,RC0=x,Paridad=x
D=0000000000001001.0=xxxxxxxx00010000.RC0=x.Paridad=x
D=0000000000001001,Q=xxxxxxxx00010001,RC0=x,Paridad=x
D=0000000000001001,Q=xxxxxxxx00010010,RC0=x,Paridad=x
D=0000000000001001,Q=xxxxxxxx00010011,RC0=x,Paridad=x
D=0000000000001001,Q=xxxxxxxx00010100,RCO=x,Paridad=x
D=0000000000001001,Q=xxxxxxxx00010101,RC0=x,Paridad=x
D=0000000000001001,0=xxxxxxxx00010110,RC0=x,Paridad=x
D=0000000000001001,Q=xxxxxxxx00010111,RC0=x,Paridad=x
D=0000000000001001,Q=xxxxxxxx00011000,RC0=x,Paridad=x
D=0000000000001001, O=xxxxxxxx00011001, RCO=x, Paridad=x
```

Figura 9: Prueba de carga en paralelo

En esta prueba ocurre, que al ser una carga en paralelo, lo que esta almacenado en D no pasa inmediatamente a Q. Ya que se existen retardos naturales de los circuitos Y nótese como el D mantiene su valor mientras Q varia. Es decir, se debe realizar un corrección en el modulo probador.

```
Prueba #5:Contador de 16 bits
D=00000000000000000,Q=xxxxxxxx00100010,RCO=x,Paridad=x
D=00000000000000000,Q=xxxxxxxx00100000,RCO=x,Paridad=x
D=00000000000000000,Q=xxxxxxxx00100001,RC0=x,Paridad=x
D=00000000000000000,Q=xxxxxxxx00100010,RCO=x,Paridad=x
D=00000000000000000,Q=xxxxxxxx00100011,RC0=x,Paridad=x
D=00000000000000000,Q=xxxxxxxx00100100,RCO=x,Paridad=x
D=00000000000000000,Q=xxxxxxxx00100101,RCO=x,Paridad=x
D=00000000000000000,Q=xxxxxxxx00100110,RCO=x,Paridad=x
D=00000000000000000,0=xxxxxxxx00100111,RC0=x,Paridad=x
D=00000000000000000.0=xxxxxxxx00101000.RC0=x.Paridad=x
D=00000000000000000,0=xxxxxxxx00101011,RC0=x,Paridad=x
D=00000000000000000,Q=xxxxxxxx00101100,RCO=x,Paridad=x
D=00000000000000000, Q=xxxxxxxxx00101011, RCO=x, Paridad=x
D=00000000000000000,Q=xxxxxxxx00101010,RCO=x,Paridad=x
D=00000000000000000,Q=xxxxxxxx00101000,RCO=x,Paridad=x
D=00000000000000000,Q=xxxxxxxx00100111,RCO=x,Paridad=x
D=00000000000000000,Q=xxxxxxxx00100110,RCO=x,Paridad=x
D=00000000000000000,Q=xxxxxxxx00100101,RCO=x,Paridad=x
D=00000000000000000,Q=xxxxxxxx00100100,RCO=x,Paridad=x
D=00000000000000000, O=xxxxxxxx00100011, RCO=x, Paridad=x
```

Figura 10: Prueba de contador de 16 bits

#### 6. Conclusiones y recomendaciones

Este tipo de proyectos son complejos, toman tiempo y dedicación; un análisis del diseño completo. Por ello, es necesario primero hacer un boceto de mano con el diseño físico de los 4 flip flops. Satisfactoriamente se cumple con lo esperado por el enunciado de la tarea. Como se muestra en las imagines, las 5 pruebas fueron desglosadas en terminal. Se tomo en cuanta el uso de contadores que tiene lógica combinacional, es decir no dependen del estado. Como se muestra, independiente de los parámetros de entrada se cumple con lo deseado por el diseño del circuito. Además, no hay que considerar los retardos en este tipo de diseños. Ya que, en la solución, se muestra una condición idónea.

#### 6.1. Recomendaciones

Es necesario definir las condiciones iniciales de cada uno de los modo para que no exista interferencia entra cada una de las simulaciones. Hay que considerar las condiciones de entrada para la prueba modo=01, ya que de lo contrario no se puede ver las salidas. Las descripciones deben ser precisas y tener el mismo nombre de las variables a lo largo de todos los documentos en cuestión.