## Architektury systemów komputerowych 2017

## Lista zadań nr 14

## Na zajęcia 14–16 czerwca 2017

**UWAGA!** W trakcie prezentacji zadań należy być przygotowanym do wytłumaczenia haseł, które zostały oznaczone **wytłuszczoną** czcionką.

W zadaniach odnoszących się do potokowej realizacji procesora MIPS zakładamy, że procesor nie implementuje branch delay slots chyba, że podano inaczej.

**Zadanie 1.** Rozważamy procesor potokowy MIPS, którego schemat pojawił się na poprzedniej liście zadań. Wiemy, że skoki warunkowe wykonują się na początku fazy EX i nie ma implementacji *branch delay slots*.

```
1 11:
     addi $3,$5,4
2
3
     lw
           $4,0($6)
          $2,$3,12 # (a) skok się wykonał (b) skok się nie wykonał
4
     beq
     addi $2,$2,4
6 12:
     bne
          $2,$4,11 # (a) skok się nie wykonał (b) skok się wykonał
           $3,0($2)
8
     sw
      addi $3,$2,$3
```

Przyjmujemy strategię **statycznego przewidywania skoków** "*zawsze wykonaj skok*". Dla obydwu wariantów wykonania powyższego ciągu instrukcji narysuj diagram stanu potoku (jak na slajdzie 61).

**Zadanie 2.** Rozważmy potokowy procesor MIPS z implementacją obejść i wykrywania hazardów, w którym skoki wykonują się na początku fazy EX. Ile cykli zajmuje wykonanie jednej iteracji<sup>1</sup> poniższej pętli?

```
1 loop:
      lw
            $t0,0($a0)
                          # A[i]
2
3
      shl
            $t0,$t0,7
                          # A[i] << 7
      addu $t1,$t0,$v0
                         \# (A[i] << 7) + a
      lw
            $t0,0($a1)
                         # B[i]
      shr $t0,$t0,9
                          # B[i] >> 9
                         \# (B[i] >> 9) + b
      addu $t0,$t0,$v1
                         # ((A[i] << 7) + a) ^{(B[i] >> 9) + b}
      xor
            $t1,$t0,$t1
8
                          # C[i] = ((A[i] << 7) + a) ^ ((B[i] >> 9) + b)
9
      SW
            $t1,0($a2)
      addi $a0,$a0,4
10
      addi $a1,$a1,4
11
      addi $a2,$a2,4
12
            $a2,$a3,loop # $a3 = koniec tablicy C
```

Wykonaj **optymalizację**<sup>2</sup> kodu powyższej pętli. Można korzystać z dodatkowych rejestrów \$t2...t7. Ile cykli zajmuje wykonanie jednej iteracji pętli po optymalizacji?

**Zadanie 3.** Odpowiedz na pytania z poprzedniego zadania dla superskalarnego procesora MIPS z dwoma potokami: U-pipe, który wykonuje wszystkie instrukcje, oraz V-pipe, który wykonuje wyłącznie instrukcje arytmetyczno-logiczne i skoki. Analizując wykonanie kodu posłuż się tabelką ze slajdu nr 118.

<sup>&</sup>lt;sup>1</sup>Chodzi o czas od momentu wejścia pierwszej instrukcji do etapu IF do wyjścia ostatniej instrukcji z etapu WB.

<sup>&</sup>lt;sup>2</sup>Dopuszczamy dowolną transformację kodu zachowującą semantykę, np. zamiana kolejnością lub zastępowanie instrukcji.

**Zadanie 4.** Rozważamy potokowy procesor MIPS z implementacją instrukcji wielocyklowych. Zakładamy, że procesor implementuje obejścia, a skoki wykonują się na początku fazy EX. Przyjmujemy następujące wartości **czasu przetwarzania instrukcji**: EX – 1, MEM – 2, FP–ADD – 2, FP–MUL – 6, FP–DIV – 12. **Interwał inicjacji** instrukcji wynosi 1 z wyjątkiem FP–MUL – 2 i FP–DIV – 11. Ile cykli zajmie wykonanie jednej iteracji przed i po optymalizacji?

```
1 loop:
     ldc1
            $f2,0($a1)
                         # X[i]
     mul.d $f4,$f2,$f0 # a * X[i]
3
            $f6,0($a2)
                        # Y[i]
     ldc1
     add.d $f6,$f4,$f6 # a * X[i] + Y[i]
            f6,0(a2) # Y[i] = a * X[i] + Y[i]
     sdc1
     addi
            $a1,$a1,8
     addi
            $a2,$a2,8
8
            $a2,$a3,loop # $a3 = koniec tablicy Y
     bne
```

**Zadanie 5.** Powróćmy do kodu z poprzedniego zadania i użyjemy **rozwijania pętli** celem dalszej minimalizacji czasu przetwarzania elementów tablicy Y. Rozwiń pętlę tak, by jeden przebieg pętli obliczał dwa elementy. Zoptymalizuj kod i oblicz czas przetwarzania jednego elementu. Czy dalsze rozwijanie pętli przyniesie zwiększenie wydajności kodu?

Na potrzeby poniższych zadań, w razie wątpliwości, można odnieść się do rozdziału 2.5 książki "Computer Architecture: A Quantitative Approach", gdzie opisane są szczegóły algorytmu Tomasulo.

Zadanie 6. Uruchamiamy kod pętli z drugiego zadania na procesorze wykonującym instrukcje poza porządkiem programu (ang.out-of-order execution). Wskaż hazardy danych typu Write-after-Write i Write-after-Read. Wyjaśnij jak mikroarchitektura Out-of-Order wykorzystuje technikę przemianowywania rejestrów do eliminacji powyższych hazardów. Podaj zawartość bufora przemianowywania rejestrów³ po zleceniu każdej instrukcji operującej na rejestrach \$t0 i \$t1.

**Zadanie 7.** Na przykładzie kodu z pierwszego zadania wytłumacz jak procesor *Out-of-Order* ukrywa opóźnienia związane z dostępem do pamięci. Dla instrukcji 1w i sw czas przetwarzania wynosi 4 cykle, a interwał inicjacji 2 cykle. Ile czasu<sup>4</sup> zajmie przetworzenie pierwszych dwóch iteracji pętli na idealnej mikroarchitekturze *Out-of-Order* – tj. nie ma ograniczeń na ilość zasobów sprzętowych.

Zadanie 8 (bonus, 2pkt). Rozważmy procesor *Out-of-Order* potrafiący zlecić i zatwierdzić do dwóch instrukcji w jednym cyklu. Dysponujemy czterema jednostkami funkcyjnymi, które przetwarzają: dostępy do pamięci (LSU), skoki (BPU) i operacje arytmetyczno-logiczne (ALU0 i ALU1). Wszystkie poczekalnie (ang. *reservation station*) są jednoelementowe. Jednostka zatwierdzania przechowuje do 8 instrukcji. Bufor przemianowania rejestrów ma miejsce na 4 wpisy. Kolejka instrukcji jest ładowana przez wyrocznię (predyktor skoków ze 100% skuteczności) i zawsze przechowuje 4 instrukcje z właściwej ścieżki programu.

Przedstaw symulację wykonania pierwszych dwóch iteracji pętli z zadania pierwszego. Instrukcjom przypisz numery odpowiadające pozycjom w jednostce zatwierdzania. W każdym cyklu wskaż stan poczekalni, bufora przemianowania, jednostek funkcyjnych i jednostki zatwierdzania.

<sup>&</sup>lt;sup>3</sup>W uproszczeniu – asocjacyjna pamięć mapująca numer rejestru na znacznik instrukcji, która obliczy jego wartość.

<sup>&</sup>lt;sup>4</sup>Tym razem chodzi o ilość cykli od zlecenia pierwszej instrukcji, do zatwierdzenia ostatniej.