## Diagrama en bloques elemental de un Instrumento Electrónico Analógico



# Diagrama en bloques elemental de un Instrumento Digital





# Diagrama en bloques elemental de un Multímetro Digital





# Esquema en bloques del proceso de Conversión Analógico - Digital (CAD)



Los dos primeros bloques generalmente se encuentran en un único circuito conocido como circuito "sample and hold" (S/H). Son necesarios cuando se deben digitalizar señales que varían con el tiempo.

El cuantizador y el codificador generalmente están incluidos en un solo circuito denominado **Conversor Analógico - Digital**.

(Por ahora consideraremos el caso de **señales de continua o de variación muy lenta**)



#### Muestreo

**Señales analógicas:** en general tienen variaciones continuas. No existen valores "prohibidos". Entre un valor y otro, existe una cantidad infinita de valores posibles.



En el caso muy general dibujado, la señal puede tomar cualquiera de los valores comprendidos entre  $M(t_1)$  y  $M(t_2)$ 



La mayoría de las señales que aparecen en los circuitos comunes de medición son de naturaleza analógica (como también lo son las que interpretan nuestros sentidos, como el oído por ejemplo).

Transformarlas en digitales, *facilita su manejo* (procesamiento mucho más sencillo) y *su almacenamiento*, y *reduce*, entre otras cosas, *su sensibilidad a los ruidos*.

La base de la digitalización de señales radica en el teorema del muestreo ( $f_m > 2f_{m\acute{a},x}$ ):







# Muestreo y Retención

"Sample and Hold" (S/H)



Esquema elemental de un circuito de muestreo y retención







Cuantificación: Proceso por el cual las infinitas amplitudes posibles de la señal analógica de entrada se subdividen en un número predeterminado de valores. Se realiza en un bloque cuya transferencia es la siguiente:







 $u_e$ 

 $u_e$ 

A: Rango dinámico (Rango de valores de la señal de entrada dentro del cual el error máximo entre la señal de entrada y la salida cuantificada es menor o igual que a/2)

a: Paso de cuantificación

M: Nro. total de niveles de cuantificación



#### Error de Cuantificación

Aparece como consecuencia de que la señal de salida, cuantificada (discontinua), es una aproximación

de la entrada, continua.

El error de cuantificación será entonces sistemático e indeterminado,





# $u_s$ Error de Cuantificación $E_c = \pm \frac{a}{2}$

La señal cuantificada en el nivel  $U_i$  podría deberse a cualquier valor de amplitud comprendido entre  $U_i$ - $\alpha/2$  y  $U_i$ + $\alpha/2$ .

- El error de cuantificación será tanto menor cuanto mayor sea el número de niveles posibles (para un mismo rango dinámico).
- Superior Conviene utilizar el conversor a fondo de escala, a fin de minimizar el error relativo.



#### Codificación

Codificar la señal cuantificada es darle una representación que sea de fácil manejo e interpretación, desde el punto de vista de los circuitos empleados (digitales).

#### **Codificación Decimal**

$$N_{10} = d_n * 10^n + d_{n-1} * 10^{n-1} + \dots + d_0 * 10^0$$

$$\Rightarrow$$
  $N_{10} = d_n d_{n-1} \dots d_0$ 

Es la codificación más empleada en la vida cotidiana, pero cada uno de los los **n** coeficientes debe poder tomar **10** valores diferentes para lograr la representación.



#### Codificación Binaria Natural

$$N_2 = b_n * 2^n + b_{n-1} * 2^{n-1} + \dots + b_0 * 2^0$$
  
 $\Rightarrow N_2 = b_n b_{n-1} \dots b_0$ 

Es un sistema de codificación ideal: cada coeficiente sólo puede valer 0 o 1.

A cada uno de los dígitos binarios  $b_i$  se le da el nombre de **bit** (**b**inary dig**it**)

#### Ejemplo:

Decimal: 14

Binario: 
$$1110$$
  
 $(1*2^3 + 1*2^2 + 1*2^1 + 0*2^0)$ 



La Codificación Binaria puede caracterizarse fácilmente:

presencia o ausencia de tensión, nivel alto o bajo, señal positiva o negativa, etc. (dos estados netamente distinguibles)

bit más \_\_\_\_\_\_ 1110 
$$\leftarrow$$
 bit menos significativo *LSB*

binary digit

Notar que la cantidad de niveles (M) depende del número de bits (n):

$$M=2^n$$



### **Ejemplos:**

- 3 cifras decimales 10<sup>3</sup>=1000 valores posibles (niveles)
  - → Resolución = 1/1000 (0,1 %)
- 3 bits  $\rightarrow 2^3 = 8$  valores posibles (niveles)
  - → Resolución = 1/8 (12,5 %)

Así, para tener una resolución adecuada en aparatos de medida, aún no demasiado exactos, se necesitan 8 bits o más.

| Nº de<br>Bits | Cantidad de niveles | Resolución<br>[%] |
|---------------|---------------------|-------------------|
| 8             | 256                 | 0,39              |
| 9             | 512                 | 0,20              |
| 10            | 1024                | 0,10              |
| 12            | 4096                | 0,02              |
| 16            | 65536               | 0,002             |



#### Resumiendo: Conversión Analógico - Digital (CAD)



Los dos primeros bloques generalmente se encuentran en un único circuito conocido como circuito "sample and hold" (S/H). Son necesarios cuando se deben digitalizar señales que varían con el tiempo.

El cuantificador y el codificador generalmente están incluídos en un solo circuito denominado **Conversor Analógico - Digital**.

Luego, la señal es transcodificada a una forma más simple de entender por un operador humano, como por ejemplo un formato numérico decimal (3½, 3¾, 4½ ...dígitos) o un formato de "barras".



### Errores de Digitalización

Además del error de cuantificación ya mencionado, los sistemas de digitalización reales exhiben apartamientos de la característica ideal de transferencia que se traducen en nuevas fuentes de errores (citaremos sólo algunos de los más importantes)





## **Errores de Digitalización**



Error de Linealidad

Error de Conmutación



# Diagrama en bloques elemental de un Multímetro Digital





### **Conversores Analógico - Digitales (CAD)**

(Para la medición de fenómenos lentos, como los empleados en multímetros digitales, por ejemplo)

#### Características deseables:

- Exactitud (resolución)
- unidad a señales espurias
- Tiempo o velocidad de conversión
- Poca interacción con la fuente
- Impedancia de entrada controlable
- SESTABILIDAD EN EL TIEMPO
- Costo (en estrecha relación con los anteriores)



# Clasificación de los CAD teniendo en cuenta el tipo de procesamiento de la señal a medir (ejemplos)

Conversores

A/D

Integradores

Integradores

**Aproximaciones** Sucesivas

De Conversión Tensión-Tiempo (Simple Rampa)

De conversión Tensión-Tiempo (Doble Rampa)

De modulación Sigma-Delta ( $\Sigma\Delta$ )



#### **Conversores D/A**



Convierte una señal

Digital de n bits, en
una Analógica a partir
de una dada Tensión
de Referencia.

La señal  $u_s$  será una tensión cuyo valor dependerá de una cierta relación entre  $u_{ref}$  y la información contenida en la señal digital de  $n\ bits$ .



#### **Comparador** (se obtiene una *salida digital* a partir de una *entrada analógica*)







#### **Conversor Escalera**

(No Integrador)





# Proceso de medición Salida del conversor $u_e$ D/A $u_e$ **Amplitud** 1 bit



#### Ejemplo:

- Alcance del conversor: 5 V
- $\sim$  N° de bits: 8
  - $\Rightarrow$  El rango se divide en  $2^8$  intervalos de amplitud:

$$\frac{5}{2^8} V = 0.0195 V$$



#### **Conversor Escalera**



Elementos típicos que contribuyen a los errores finales:

- $\succ$  Tensión de Referencia ( $U_R$ )
- Reloj (Contador)
- Ruido externo



#### **Conversor de Doble Rampa**

(Integrador)







$$I_f = \frac{U_1}{R} \qquad \Rightarrow \quad U_S = -\frac{I}{RC} \int U_1 \ dt$$





Inicio (arranque, lógica): descarga del capacitor C y llave L a la posición I. Comienza la cuenta de una cantidad fijada de pulsos del reloj (Tiempo T fijo).

$$=$$
 L en 1 durante T fijo:  $U_c = -\frac{1}{RC} \int_0^1 U_e \ dt = -\frac{1}{RC} *\overline{U_e} *T$ 





Llave L a la posición 2 ( $U_R$  de polaridad opuesta a  $U_e$ ). El contador inicia una nueva cuenta de pulsos, hasta que la salida del integrador sea 0 (Tiempo t variable).

$$\Rightarrow U_C = -\frac{1}{RC} \int_T^{T+t} U_R dt = -\frac{1}{RC} * U_R * t$$





L en I durante T fijo:

$$U_c = -\frac{1}{RC} \int_0^T U_e \ dt = -\frac{1}{RC} *\overline{U_e} *T$$

L en 2 hasta que la salida del integrador sea cero:

$$U_c = -\frac{1}{RC} \int_{T}^{T+t} U_R dt = -\frac{1}{RC} * U_R * t$$



