## 浙江大学

#### 本科实验报告

| 课程名称: |    | 计算机组成                                      |  |  |
|-------|----|--------------------------------------------|--|--|
| 姓     | 名: | 应周骏                                        |  |  |
| 学     | 院: | 计算机科学与技术学院                                 |  |  |
|       | 系: | 计算机科学与技术系                                  |  |  |
| 专     | 业: | 计算机科学与技术                                   |  |  |
| 学     | 号: | 3200103894                                 |  |  |
| 指导教师: |    | 马德<br>———————————————————————————————————— |  |  |

2022 年 5月 21 日

#### 浙江大学实验报告

| 课程名称:            | 计算机组成                        |                        | 实验类型:             | 综合                  |  |
|------------------|------------------------------|------------------------|-------------------|---------------------|--|
| 实验项目名称:          | CPU 设计之中断                    |                        |                   |                     |  |
| 学生姓名:            |                              | 业: <u>计算机</u>          | <u>科学与技术_</u> 学号: | : <u>3200103894</u> |  |
| 同组学生姓名:          |                              | 导老师:                   | 马德                |                     |  |
| 实验地点: <u>东</u> 4 | <u>1-509</u> 实验日期: <u>20</u> | <u>22</u> 年 <u>4</u> 月 | 25_日              |                     |  |

#### 一、实验目的和要求

- 1. 深入理解 CPU 结构
- 3. 学习如何提高 CPU 使用效率
- 3. 学习 CPU 中断工作原理
- 4. 设计中断测试程序

#### 二、实验内容和原理

#### 目标:

熟悉 RISC-V 中断的原理,了解引起 CPU 中断产生的原因及其处理方法,扩展包含中断的 CPU。

#### 内容:

扩展实验 CPU 中断功能并设计测试。

#### 原理:

1. 中断概念

中断是指程序执行过程中,当发生某个事件时,中止 CPU 上现行程序的运行,引出处理该事件的程序执行的过程,此过程都需要打断处理器正常的工作,为此,才提出了"中断"的概念。

### 中断。原因

- 请求系统服务
- 实现并行工作
- 处理突发事件

图 2.1 中断原因

在中断过程中,有如下几个概念:

- 中断源: 引起中断的事件称为中断源:
- 中断请求: 中断源向 CPU 提出处理的请求;
- 断点: 发生中断时被打断程序的暂停点;
- 中断响应: CPU 暂停现行程序而转为响应中断请求的过程;
- 中断处理程序: 处理中断源的程序;
- 中断处理: CPU 执行有关的中断处理程序:
- 中断返回: 返回断点的过程:
- 2. 中断的分类与作用

按照中断信号的来源,可把中断分为外中断和内中断两类:

- 外中断(又称中断):指来自处理器和主存之外的中断;
- 内中断(又称异常): 指来自处理器和主存内部的中断;

中断处理程序:保护 CPU 现场、处理发生的中断事件、恢复正常操作。

3. 中断(异常)处理过程

当 CPU 收到中断或者异常的信号时,它会暂停执行当前的程序或任务,通过一定的机制跳转到负责处理这个信号的相关处理程序中,在完成对这个信号的处理后再跳回到刚才被打断的程序或任务中。





图 2.2 中断处理图解

- 4. 简化中断设计
- ①外部中断 (Int) 触发中断或非法指令 (illegial) 触发异常或 ecall 系统调用:
- ②响应 mtvec 寄存器定义的 PC 值分别针对 Int 为 0x0c; ecall 为 0x08; illegical 为 0x04;

- ③mepc 寄存器值更新为下一条指令的 PC 值;
- ④执行异常服务程序;
- ⑤执行 mret 指令,返回 mepc 保存的 PC 处继续程序流;

| 向量地址      | ARM异常名称        | ARM系统工作模式  | 本实验定义        |
|-----------|----------------|------------|--------------|
| 0x0000000 | 复位             | 超级用户Svc    | 复位           |
| 0x0000004 | 未定义指令终止        | 未定义指令终止Und | 非法指令异常       |
| 0x0000008 | 软中断 (SWI)      | 超级用户Svc    | ECALL        |
| 0x000000c | Prefetch abort | 指令预取终止Abt  | Int外部中断 (硬件) |
| 0x0000010 | Data abort     | 数据访问终止Abt  | Reserved自定义  |
| 0x0000014 | Reserved       | Reserved   | Reserved自定义  |
| 0x0000018 | IRQ            | 外部中断模式IRQ  | Reserved自定义  |
| 0x000001C | FIQ            | 快速中断模式FIQ  | Reserved自定义  |

图 2.3 ARM 中断向量表

#### 三、实验过程和数据记录

#### 1. 工程文件建立

新建工程文件,命名为"OxExp04\_Interrupt", "OExp02-IP2SOC\_inter"。

#### 2. SCPU 模块更新

在实验四扩展指令的"SCPU.v"文件基础上,修改部分代码。

```
module SCPU(
   input clk,
   input rst,
   input MIO_ready,
   input [31:0]inst_in,
   input [31:0]Data_in,
   input INTO,
   output CPU_MIO,
   output MemRW,
   output [31:0]PC_out,
   output [31:0]Data_out,
   output [31:0]Addr_out
   );
   wire [3:0]ALU_Control;
   wire [2:0]ImmSel;
   wire [1:0] MemtoReg;
   wire [1:0] Jump;
   wire Branch, BranchN, RegWrite, ALUSrc_B;
   wire ecall, mret, ill_instr;
```

图 3.2.1 SCPU 接口

```
DataPath_int U0(
SCPU ctrl int U1(
                                .ALUSrc_B(ALUSrc_B),
.OPcode(inst_in[6:2]),
                                   .ALU_operation(ALU_Control),
.Fun3(inst_in[14:12]),
                                  .Branch(Branch),
.Fun7(inst_in[30]),
                                  .BranchN(BranchN),
.Data_in(Data_in),
.MIO_ready(MIO_ready),
.Fun_ecall(inst_in[22:20]),
.Fun_mret(inst_in[29:28]),
                                  .ImmSel(ImmSel),
.ImmSel(ImmSel),
                                   . Jump (Jump),
                                  .MemtoReg(MemtoReg),
.RegWrite(RegWrite),
.ALUSrc_B(ALUSrc_B),
. MemtoReg(MemtoReg),
                                  .clk(clk),
. Jump (Jump),
                                  .inst_field(inst_in),
. Branch (Branch),
. BranchN(BranchN).
                                   .rst(rst),
                                  .INTO(INTO),
.RegWrite(RegWrite),
                                 . ecall(ecall),
.ill_instr(ill_instr),
. MemRW (MemRW),
.ALU_Control(ALU_Control),
.CPU_MIO(CPU_MIO),
                                   .mret(mret),
.ecal1(ecal1),
                                   .ALU_out(Addr_out),
.ill_instr(ill_instr),
                                   .Data_out(Data_out),
. mret(mret)
                                    . PC_out (PC_out)
```

图 3.2.2 连接数据通路和控制通路

#### 3. 数据通路模块更新

在实验 4 的"Datapath.v"基础上,添加中断信号及中断模块。

```
module DataPath_int(
    input wire clk,
input wire rst,
    input wire[31:0] inst field.
    input wire[31:0] Data_in,
   input wire[3:0] ALU_operation, input wire[2:0] ImmSel,
    input wire[1:0] MemtoReg.
    input wire[1:0] Jump,
    input wire Branch,
    input wire BranchN,
   input wire RegWrite,
    input wire ecall,
    input wire mret,
   input wire ill_instr
   output wire[31:0] PC out.
    output wire[31:0] Data_out,
    output wire[31:0] ALU_out
```

图 3.3.1 数据通路接口

```
RV_int RV_int_0(
    .clk(clk),
    .reset(rst),
    .INT(INT0),
    .ecall(ecall),
    .mret(mret),
    .ill_instr(ill_instr),
    .pc_next(PC_new_2),
    .pc(PC_new)
);
```

图 3.3.2 添加中断控制模块

#### 4. RV int 模块设计

新建"RV int.v"模块,输入对应代码,以实现对中断的PC控制。

```
module RV_int( always @(posedge clk or posedge reset) begin always @(*) begin
   input wire cik, if(reset) begin input wire reset,
                                                                                                              if(reset) begin
pc<= 32'h000000000;
                                             MEPC<= 32' h00000000;
                                 end
else if(INT) begin
MEPC <= pc_next;
end
    input wire INT,
                                                                                                              else if(INT) begin
pc <= 32'h00000000c;
    input wire ecall,
    input wire mret,
                                           else if(INT) begin
    input wire ill_instr,
                                                                                                               else if(ecall) begin
pc <= 32'h00000008;
    input wire[31:0]pc_next,
                                           end
    output reg[31:0]pc
                                          else if(ecall) begin
                                                                                                              end
else if(ill_instr) begin
pc <= 32'h00000004;
                                    MEPC <= pc_next;
    reg [31:0] MTVEC [2:0];
   reg [31:0] MIVEC [2:0];

reg [31:0] MEPC;
initial begin
MIVEC[0] = 32'h00000004;
MIVEC[1] = 32'h00000008;
MIVEC[2] = 32'h0000000c;
                                           end
                                                                                                               else if(mret)
                                           else if(ill_instr) begin
                                                                                                               else begin
                                            MEPC <= pc_next;</pre>
                                                                                                               pc <= pc_next;
end</pre>
                                            end
                                     end
```

图 3.4.1 中断模块代码

#### 对该文件设计对应仿真代码,代码如下。

```
always #10 clk = clk;
initial begin
c1k = 0:
reset = 1:
INT = 0;
ecal1 = 0;
mret = 0;
ill_instr = 0;
pc_next = 32'h10;
#100;
reset = 0;
INT = 1;
#100;
INT = 0;
pc_next = 32' h20;
#100:
pc_next = 32' h24;
#100;
mret = 1;
```

图 3.4.2 中断模块仿真代码

#### 仿真结果如下。



图 3.4.3 中断模块仿真结果

#### 5. 控制通路模块设计

在实验 4 的"SCPU ctrl.v"基础上,添加中断信号。

```
module SCPU ctrl int(
input[4:0]OPcode, //Opcode----inst[6:2]
input[2:0]Fun3, //Function----inst[14:12]
input Fun7, //Function----inst[30]
input MIO_ready, //CPU Wait
input wire[2:0]Fun_ecal1,
input wire[1:0]Fun_mret,
output reg [2:0]ImmSel,
output reg ALUSrc_B,
output reg [1:0]MemtoReg,
output reg [1:0] Jump, //jal
output reg Branch, //beg
output reg BranchN.
output reg RegWrite.
output reg MemRW,
output reg [3:0]ALU_Control, //alu
output reg CPU_MIO, //not use
output reg ecall,
output reg ill_instr
reg [1:0] ALUop;
wire [3:0] Fun;
```

#### 图 3.5.1 控制通路接口

```
always W Degin ecall (= 1'b0; mert (= 1'b0; mert (= 1'b0; ill_instr (= 1'b0; ill_sinstr (= 1'b0; ill_sinst
```

#### 图 3.5.2 控制通路信号生成

```
assign Fun = {Fun3, Fun7} :
always @* begin
                                                 3'b000: ALU_Control = 4'b0010; //addi
                                                3'b010: ALU_Control = 4'b0111 ; //slti
case (ALUop)
2'b00: ALU_Control = 4'b0010; //add
                                                3'b100: ALU_Control = 4'b0011; //xori
2'b01: ALU_Control = 4'b0110 ; //sub
                                                3'b110: ALU_Control = 4'b0001; //ori
2'b10:
                                                3'b111: ALU_Control = 4'b0000 ; //andi
case (Fun)
                                                3' b101:
4'b0000: ALU_Control = 4'b0010; //add
                                                    if (Fun7)
4' b0001: ALU_Control = 4' b0110 ; //sub
                                                         ALU_Control = 4' b1000 ; //srai
4' b1110: ALU_Control = 4' b0000 ; //and
4'b1100: ALU_Control = 4'b0001; //or
                                                        ALU_Control = 4'b0101; //srli
4'b0100: ALU_Control = 4'b0111; //slt
                                                3'b011: ALU_Control = 4'b1010 ; //sltiu
4'b1010: ALU_Control = 4'b0101; //sr1
                                                3'b001: ALU_Control = 4'b1001 ; //s11i
4'b1000: ALU_Control = 4'b0011; //xor
                                                default: ALU_Control = 4'bx; //nor(no this kind)
4'b0110: ALU_Control = 4'b1010 ; //sltu
4'b0010: ALU_Control = 4'b1001; //s11
                                                default: ALU_Control = 4'bx;
4'b1011: ALU_Control = 4'b1000 ; //sra
default: ALU_Control = 4'bx; //nor(no this kind) endcase
endcase
                                                 endmodule
2'b11:
```

图 3.5.3 控制通路 ALU 两级译码

#### 6. 测试模块接口调整

在实验二测试框架基础上,在接口处加入按钮控制的外部中断。

# SCPU U1 (.Addr\_out(Addr\_out), .Data\_in(Data\_in), .Data\_out(Data\_out), .INTO(BTN\_OK[1]), .MIO\_ready(1'b0), .MemRW(MemRW), .PC\_out(PC\_out), .clk(Clk\_CPU), .inst\_in(Inst\_in), .rst(rst));

图 3.6.1 外部中断接口

#### 7. 物理验证

对上述扩展指令生成 bit 文件,在 SWORD 实验板上进行验证。

#### 四、实验结果分析

#### 1. RV\_int 功能分析

该模块主要响应各类中断信号的 PC 变化,通过时序逻辑控制 MEPC 寄存器,并通过组合逻辑实现响应中断对 PC 的影响。



图 4.1 RV\_int 功能

#### 2. 中断信号生成

控制通路中,增加对中断信号的响应,包括无效指令和 ecall/外部中断。

图 4.2 控制通路产生中断信号

#### 3. 物理验证结果

测试程序为三种中断情况,运行能够进入中断。

图 4.3.1 按钮导致的外部中断

图 4.3.2 ecall 型中断

图 4.3.3 非法指令中断

#### 五、讨论与心得

- 1. 通过本次实验,我掌握了中断的概念,基本了解了 CPU 执行中断的流程。
- 2. 本次实验中,在中断信号控制过程中,我起初没有厘清中断信号的格式,导致在指令译码时,产生了对非法指令等处理有误的情况,后来通过进一步校对指令格式以及各指令概念,最终实现了中断信号的准确生成。
- 3. 在设计 RV\_int 的过程中,最初由于时序逻辑与组合逻辑的混淆,导致在实际测试时,出现了中断后 PC 停止、PC 时钟加快等一系列问题,这也提示我此后实验中,要注意 Verilog 语言设计时的逻辑选择。