# 計算機科学実験及演習 3 ハードウェア SIMPLE 設計資料

ver 4.0: 2020.4.15

# 1 はじめに

本資料は、計算機科学実験及演習 3 の課題の一つである、コンピュータのハードウェア設計に関するものである。設計するコンピュータ SIMPLE (SIxteen-bit MicroProcessor for Laboratory Experiment) は、1 語が 16 ビットで命令セットも簡単なものだが、コンピュータが持つべき基本機能は一通り備えている。従って SIMPLE の設計を正しく行うことが、より高度なコンピュータの設計へ進む大きな第一歩となるだろう。

本資料では、まず2章で、SIMPLEの基本的なアーキテクチャ、即ちどのようなレジスタやメモリがあって、どのような形式と機能を持つ命令が実行されるかを示す。次に3章で、このアーキテクチャに基づき、最も単純に設計する方法のごく一部を示す。

また、単に与えられた仕様と方針に沿って設計するだけではなく、独自の改良や拡張を施し、その有効性を評価して考察することも実験課題とされている。そこで参考となるように、4.1章で命令セットアーキテクチャやマイクロアーキテクチャの改良や拡張の例を示す。

# **2** SIMPLEのアーキテクチャ

レジスタやメモリなどコンピュータが持つ様々な資源と、それを操作する命令の機能を定義したものを、アーキテクチャと呼ぶ。アーキテクチャは原則として論理的な構造や機能を定めるもので、それをどのように実現するかを定義するものではない。従って一つのアーキテクチャに基づいて、色々なハードウェアが設計されるのが普通である。但しどのような設計を行なっても、プログラムの動作が同じであることが重要なポイントである。なお、ハードウェアの設計の詳細に関するアーキテクチャに対しては、マイクロアーキテクチャという名前が使われる。

# 2.1 主記憶とレジスタ

SIMPLE は 1 語 16 ビットのコンピュータであり,主記憶やレジスタはいずれも 16 ビット幅である.

- 主記憶 (main memory)
  - 主記憶のアドレスは 16 ビットであり,語単位にアドレスが付けられる.従ってアドレス空間の大きさは 64KW である.以下,アドレスが a の語のアクセスは,(C 言語風に)\*(a) と表記する.
- 汎用レジスタ (register)
  - 8個の汎用レジスタが備えられ、r[0], r[1], ..., r[7]と表記される。演算のソース/デスティネーションや主記憶のアドレス計算に用いられる。
- プログラムカウンタ (program counter)
  実行中の命令のアドレスを保持する. PC と表記する.



図 1: SIMPLE の命令形式

• 条件コード (condition codes)

演算命令の結果に基づく分岐条件を保持する 4 個のフラグ S(sign), Z(zero), C(carry), V(overflow) からなり、以下のように設定される.

- S: 負ならば 1, そうでなければ 0
- Z: ゼロならば 1, そうでなければ 0
- C: 桁上げがあれば1, そうでなければ0
- V: 演算結果が符号付き 16 ビットで表せる範囲を越えた場合 1, そうでなければ 0

なお、加減算と比較命令以外での C の値は後に述べる.

# 2.2 命令セットアーキテクチャ(instruction set architecture)

#### 命令形式

SIMPLE の命令は全て 1 語  $(16 \, \text{ビット})$  の固定長であり、図 1 に示すように 4 種類の命令形式がある。各命令形式とフィールドの意味は以下の通りである。

- (a) 演算/入出力命令形式
  - $I_{15:14}$  (op1) ..... 操作コード (11) (operation code, opcode)
  - $I_{13:11}$  (Rs) ...... ソースレジスタ番号
  - $I_{10:8}$  (Rd) ...... デスティネーションレジスタ番号
  - $I_{7:4}$  (op3) ...... 操作コード (0000 ~ 1111)
  - $I_{3:0}$  (d) ..... シフト桁数

## (b) ロード/ストア命令形式

- $I_{15:14}$  (op1) ..... 操作コード (00/01)
- $\bullet$   $I_{13:11}$  (Ra) ...... ソース/デスティネーションのレジスタ番号
- *I*<sub>10:8</sub> (Rb) ...... ベースレジスタ番号
- $I_{7:0}$  (d) ...... 変位 (displacement)

## (c) 即値ロード/無条件分岐命令形式

- $I_{15:14}$  (op1) ..... 操作コード (10)
- $I_{13:11}$  (op2) ..... 操作コード (000 ~ 110)
- $\bullet$   $I_{10:8}$  (Rb)  $\ldots$  ソース/デスティネーション/ベースのレジスタ番号
- *I*<sub>7:0</sub> (d) ........... 即値または変位

# (d) 条件分岐命令形式

- $I_{15:14}$  (op1) ..... 操作コード (10)
- $I_{13:11}$  (op2) ..... 操作コード (111)
- I<sub>10:8</sub> (cond) ..... 分岐条件
- I<sub>7:0</sub> (d) ..... 変位

## 演算/入出力命令

SIMPLE の演算/入出力命令を表 1 に示す. 演算命令では結果に基づく条件コードが設定される.

#### 1. 算術演算

レジスタ Rd と Rs の加算 (ADD: add) または減算 (SUB: subtract) の結果を Rd に格納し、条件コードを設定する。条件コード C には最上位ビットからの桁上げが設定される。

#### 2. 論理演算

レジスタ Rd と Rs の,ビットごとの論理積 (AND: and),論理和 (OR: or),または排他的論理和 (XOR: exclusive-or) の結果を Rd に格納し,条件コードを設定する.但し条件コード C は 演算結果に関わらず 0 となる.

# 3. 比較演算 (CMP: compare)

レジスタ Rd から Rs を減算し、結果に基づく条件コード設定のみを行う。条件コード C には最上位ビットからの桁上げが設定される。

## 4. 移動演算 (MOV: move)

レジスタ Rd に Rs の値を単に格納し、Rd の値に基づき条件コードを設定する.但し条件コード C は Rs の値に関わらず 0 となる.

## 5. シフト演算

レジスタ Rd の値を、以下のようにシフトした値を Rd に格納し、条件コードを設定する.

• SLL (shift left logical) ...... 左論理シフト. 左シフト後, 空いた部分に 0 を入れる.

- SLR (shift left rotate) ...... 左循環シフト. 左シフト後, 空いた部分にシフトアウトされたビット列を入れる.
- SRL (shift right logical) ...... 右論理シフト. 右シフト後, 空いた部分に 0 を入れる.
- SRA (shift right arithmetic) ... 右算術シフト. 右シフト後, 空いた部分に符号ビット の値を入れる.

シフト桁数は即値 d  $(0\sim15)$  である。また条件コード C には,シフト桁数が 0 の時または SLR では 0 が,それ以外では最後にシフトアウトされたビットの値が設定される。条件コード V は常に 0 が設定される。

## 6. 入出力命令

- IN (input) ..... スイッチなどの機器から入力した値をレジスタ Rd に格納する.
- OUT (output) ... レジスタ Rs の値を 7SEG LED などの機器に出力する.
- HLT (halt) ...... SIMPLE を停止させる.

なお "(reserved)" と記された命令は何の動作もせず、単に次の命令に移行する. $^1$ 

表 1: SIMPLE の演算/入出力命令

|            | _1     | 15 14 13 | 11  | 10 8       | 7       | 4          | 3     | 0    | _          |
|------------|--------|----------|-----|------------|---------|------------|-------|------|------------|
|            |        | 11       | Rs  | Rd         | O       | <b>9</b> 3 | đ     | l    |            |
| mne        | emonic | op3      | fun | ction      |         |            |       |      |            |
| ADD        | Rd,Rs  | 0000     | r[R | [d] = r[   | [Rd] +  | r[R        | s]    |      |            |
| SUB        | Rd,Rs  | 0001     | r[R | [d] = r[   | [Rd] -  | r[R        | s]    |      |            |
| AND        | Rd,Rs  | 0010     | r[R | d] = $r$ [ | [Rd] 8  | r[R        | s]    |      |            |
| OR         | Rd,Rs  | 0011     | r[R | [d] = r[   | [Rd]    | r[R        | s]    |      |            |
| XOR        | Rd,Rs  | 0100     | r[R | [d] = r[   | [Rd] ^  | r[R        | s]    |      |            |
| CMP        | Rd,Rs  | 0101     | r[R | d] - r[    | [Rs]    |            |       |      |            |
| MOV        | Rd,Rs  | 0110     | r[R | [d] = r[   | [Rs]    |            |       |      |            |
| (res       | erved) | 0111     |     |            |         |            |       |      |            |
| SLL        | Rd,d   | 1000     | r[R | d] = sh    | iftl    | eft_l      | ogica | 1(r[ | Rd],d)     |
| SLR        | Rd,d   | 1001     | r[R | [d] = sh   | $ift_l$ | eft_r      | otate | (r[R | d],d)      |
| SRL        | Rd,d   | 1010     | r[R | [d] = sh   | ift_r   | ight_      | logic | al(r | [Rd],d)    |
| SRA        | Rd,d   | 1011     | r[R | [d] = sh   | ift_r   | ight_      | arith | meti | c(r[Rd],d) |
| IN         | Rd     | 1100     | r[R | d] = in    | put     |            |       |      |            |
| OUT        | Rs     | 1101     | out | put = r    | [Rs]    |            |       |      |            |
| (reserved) |        | 1110     |     |            |         |            |       |      |            |
| HLT        |        | 1111     | hal | t()        |         |            |       |      |            |

#### ロード/ストア命令

SIMPLE のロード命令 (LD: load) とストア命令 (ST: store) の機能を表 2 に示す.ソース/デスティネーションは,フィールド Ra で指定されたレジスタ Ra である.また実効アドレスはベースレジスタアドレス指定により,フィールド Rb で指定されたレジスタ Rb と,フィールド d を符号拡張した sign\_ext(d) を加算して求める.

表 2: SIMPLE のロード/ストア命令

|    | 15 14 1  | 3 11 | 10 8   | 7 0                           |
|----|----------|------|--------|-------------------------------|
|    | op1      | Ra   | Rb     | đ                             |
| m  | nemonic  | op1  | functi | on                            |
| LD | Ra,d(Rb) | 00   | r[Ra]  | = *(r[Rb] + sign_ext(d))      |
| ST | Ra,d(Rb) | 01   | *(r[R  | $[ab] + sign_ext(d)) = r[Ra]$ |

## 即値ロード/無条件分岐命令

SIMPLE の即値ロード命令 (LI: load immediate) と, 無条件分岐命令 (B: branch) の機能を表 3 に示す.

- LI ..... 即値 sign\_ext(d) をレジスタ Rb に格納する.
- B ...... d を符号拡張した値を変位として、PC 相対アドレス指定による分岐を行う.

表 3: SIMPLE の即値ロード/無条件分岐命令

|       | 15 14        | 13 11 | I 10 | 8   | 7 0                    |
|-------|--------------|-------|------|-----|------------------------|
|       | 10           | op2   | R.   | b   | đ                      |
| m     | mnemonic     |       | op2  | fur | nction                 |
| LI    | Rb,d         |       | 000  | r[  | [Rb] = sign_ext(d)     |
| (rese | rved)        |       | 001  |     |                        |
| (rese | rved)        |       | 010  |     |                        |
| (rese | rved)        |       | 011  |     |                        |
| В     | d            |       | 100  | PC  | = PC + 1 + sign_ext(d) |
| (rese | rved)        |       | 101  |     |                        |
| (rese | rved)        |       | 110  |     |                        |
| (条件   | <b>片分岐</b> 旬 | 命令)   | 111  | 表   | 4 参照                   |

# 条件分岐命令

SIMPLE の条件分岐命令は表 4 に示すように,フィールド cond で定められる分岐条件が成り立てば PC 相対アドレスによる分岐を行ない,成り立たなければ単に次の命令に移行する.各命令の分岐条件は以下の通り.

- BLE (branch on less-than or equal-to) ...... Zまたは (S ^ V) が 1

11 10

• BNE (branch on not-equal-to) . . . . . . 条件コード Z が 0

表 4: SIMPLE の条件分岐命令

8 7

|               | 10    | 111      | cond     | đ                     |               |  |  |
|---------------|-------|----------|----------|-----------------------|---------------|--|--|
| mnemonic cond |       | function |          |                       |               |  |  |
| BE d          | 000   | if (Z)   | PC = P   | $C + 1 + sign_ext(d)$ |               |  |  |
| BLT d         | 001   | if (S    | ^ V) PC  | = PC + 1 + sign_ex    | t(d)          |  |  |
| BLE d         | 010   | if (Z    | (S ^     | V)) PC = PC + 1 +     | $sign_ext(d)$ |  |  |
| BNE d         | 011   | if (!Z   | (2) PC = | PC + 1 + sign_ext(d   | 1)            |  |  |
| (reserved     | 100   |          |          |                       |               |  |  |
| (reserved     | ) 101 |          |          |                       |               |  |  |
| (reserved     | ) 110 |          |          |                       |               |  |  |
| (reserved     | ) 111 |          |          |                       |               |  |  |

# 3 基本的な設計

前述のように、一つのアーキテクチャに基づいて様々なハードウェアを設計できる。本章では SIMPLE の CPU を 5 つのフェーズに分割したハードウェア SIMPLE/B を、基本的な設計例とし て示す。なお、後にに示すような改良の余地がいくつもあり、SIMPLE/B に因われることなく、充分に学んだ後で各自の創意により設計を改良することを強く期待する。

SIMPLE/B は図 2 に示すように,順次活性化する p1  $\sim$  p5  $\sigma$  5  $\sigma$  0  $\sigma$  7  $\sigma$  8  $\sigma$  7  $\sigma$  7  $\sigma$  7  $\sigma$  8  $\sigma$  7  $\sigma$  8  $\sigma$  7  $\sigma$  8  $\sigma$  8  $\sigma$  9  $\sigma$  9

# 3.1 制御回路

SIMPLE/B には以下の信号が外部から供給される.

#### 1. clock

動作クロック. 適切な発振回路を用いて、Hi/Lo の期間ができるだけ 1:1 に近いクロックを供給する. 制御回路は図 3 に示すように、クロックの立ち上がりエッジに同期して各フェーズを一つずつ順番に活性化する. 従って、クロックの周期は遅延が最大であるようなフェーズの遅延時間により定まり、多くの場合は主記憶のアクセス時間に周辺回路の遅延時間などを加えた値となる.



図 2: SIMPLE/B のブロック図

## 2. reset

リセット信号. プッシュスイッチを用いて,スイッチを押すと1が,離すと0が供給されるようにする $^2$ . また電源投入時にも1になるようにするのが望ましい.reset が1になるとSIMPLE/B は PC 等をクリアし,適切な初期状態に移行する.

# 3. exec

起動/停止信号. プッシュスイッチを用いて,スイッチを押すと 1 が,離すと 0 が供給されるようにする $^2$ . SIMPLE/B が停止状態にある時に exec が 0 から 1 に変化すると,SIMPLE/B は命令の実行を開始する.SIMPLE/B が実行状態にある時に exec が 0 から 1 に変化すると,その時点で実行中の命令を完了してから停止する.

 $<sup>\</sup>frac{1}{2}$  [reset] や [exec] は負論理にしてもかまわない.



図 3: SIMPLE/B のフェーズ

# 3.2 フェーズ $p1 \sim p5$

SIMPLE/B は一つの命令を、 $p1 \sim p5$  の 5 つのフェーズを順番に活性化しながら実行する.

# 1. p1 (命令フェッチ)

PC(Program Counter) が保持するアドレスの命令を主記憶からフェッチし、IR(Instruction Register) に格納するとともに、PCに1を加える.

# 2. p2 (レジスタ読み出し)

IR が保持する命令の、Ra/Rs フィールドと Rb/Rd フィールドで指定される汎用レジスタの値を読み出し、それぞれレジスタ AR と BR に格納する.

# 3. p3 (演算)

ALU またはシフト回路により、命令が定める演算(アドレス計算や単なるデータ移動を含む)を行ない、その結果をレジスタ  $DR(Data\ Register)$  に格納する.また演算命令では条件コード S, Z, C をセットする.演算のソースには AR, BR の他、PC や命令の即値が用いられることがある.

## 4. p4(主記憶アクセス)

ロード/ストア命令では,DRの値をアドレスとして主記憶をアクセスする.ロード命令では 読み出した値をレジスタ MDR(Memory Data Register) に格納し,ストア命令では AR が保持 する値を書き込む.また入出力命令では,入力スイッチの値の MDR への格納や,AR の値の 7SEG LED などへの表示を行う.

#### 5. p5 (レジスタ書き込み)

汎用レジスタの書き込みを伴う命令では、DR または MDR の値を、命令の Ra,Rb, または Rs フィールドで指定される汎用レジスタに書き込む.また分岐命令では DR の値を分岐先アドレスとして PC に書き込む.

# 3.3 主記憶と入出力機器

主記憶の容量は SIMPLE のアドレス空間の大きさと同じ  $64 \mathrm{KW}$  とする。またアドレス変換などは行なわず、命令で定められるアドレスをそのまま主記憶のアドレスとする。この主記憶は、FPGA 上に搭載されている RAM にて構成する。ただし、SIMPLE の実装に使う FPGA によっては、FPGA 上に搭載されている RAM のサイズの制限により、主記憶の容量を  $64 \mathrm{KW}$  取れないことがありうる。(PowerMedusa MU500-RX ボード上の CycloneIV EP4CE30 では、 $33 \mathrm{KW}$  が最大値となる。)

FPGA 上に搭載されている RAM はクロック同期で動作する。主記憶の読み出し/書き込みアドレスは、PC または DR の値を選択したものをアドレスバスに出力することで指定する。主記憶の読み出しデータは、クロック信号を入れると主記憶からデータバスに出力される。これを、必要に応じて IR もしくは MDR に取り込む。主記憶への書き込みデータは AR よりデータバスに出力され、書き込み許可 (write enable) 信号が 1 の状態でクロック信号を入れると主記憶に書き込まれる。

IN 命令および OUT 命令に対応する入出力インタフェースは、各自が使いやすいものを選択し使用する. PowerMedusa MU500-RX/RK/7SEG ボードには以下の入出力インタフェースが存在する.

#### 入力

- プッシュスイッチ: 20個
- ロータリースイッチ: 2個
- 8ビット DIP スイッチ: 2個

#### 出力

- LED: 8 個 + 64 個
- 7SEG LED: 8 個 + 64 個
- ブザー:1個

これらは、入出力命令用だけではなく、プロセッサの内部状態の観測/制御のためにも使用する. スイッチには、前述の reset, exec 信号だけでなく、デバッグ用の制御信号を割り当てるとよい.表示系には、バスやレジスタの値や値履歴を表示するとよい. ロータリースイッチで表示対象を切り替える方法もある.

# 4 独自の改良や拡張

2章で述べた SIMPLE の基本アーキテクチャは、とりあえず動作するプロセッサを作りやすいように、非常に単純なものとなっている。そこで本章では、課題とされているアーキテクチャの改良や拡張のためのヒントを示す。

## 4.1 命令セットアーキテクチャの改良

本節は、以下の命令セットアーキテクチャの拡張に関するヒントを記す.

- 1. 即値オペランドの強化
- 2. 入出力命令の強化
- 3. Branch Register と Branch And Link 命令の追加
- 4. 条件分岐の1命令化
- 5. ボードからの入力による割り込みのサポート
- 6. 複合演算命令の追加

#### 7. 条件付き演算命令の追加

なお、ここで示すアーキテクチャはあくまで一例であるので、独自の改良を行なって構わないし、またそれを期待している。また、基本の命令セットに追加する形だと、拡張時に使用するビットが不足するような大規模な拡張を行う場合、基本の命令セットからいくつかの命令を削除したうえで、その拡張を行うのもありとする。

#### 4.1.1 即値オペランドの強化

基本アーキテクチャでは、演算命令のオペランドはいずれも汎用レジスタであり、例えばレジスタ $\mathbf{r}$ [0] に 1 を加えるには、

LI R1, 1 ADD RO, R1

のように 2 命令を要する。そこで,表 1 の演算命令のうち,d フィールドを使わないシフト以外の演算命令に対し,レジスタ Rd と d フィールドで指定した即値を演算させるという拡張が考えられる。

以下,ヒントを列記する.

- $r[Rd] + r[Rs] & vr[Rd] + sign_ext(d)$  の切り替えを考慮して命令セットを拡張しなくてはならない. (d の中の 1 ビットをフラグに用いるとか)
- もちろん, 演算器を追加した上で, r[Rd] + r[Rs] + sign\_ext(d) という演算を行わせる という拡張方法もありうる

## 4.1.2 入出力命令の強化

基本アーキテクチャでは、ボードからの入力として IN 命令、ボードへの出力として OUT 命令がある。基本アーキテクチャでは、これらの入出力命令の入出力対象は特定の 16 ビットの入力/出力に固定されている。しかし、PowerMedusa EC6S ボードには入力/出力対象ともに 16 ビットを越える数があり、入力/出力ともそれらの中から選択して使える方がプログラムを作成する側にとってより嬉しい。そこで、IN 命令ではフィールド Rs と d、OUT 命令ではフィールド Rd と d が未使用なことを利用し、そのフィールドを利用して入出力先を変更する拡張が考えられる。

以下,ヒントを列記する.

- 8桁 7SEG LED は 32 ビット分のデータを表示できる.フィールドのうちの 1 ビットを,8桁の 7SEG LED の上位/下位の切り替えに使うのが良いだろう.
- 7SEG ボードの全ての出力を利用する場合,8つの8桁 7SEG LED と64個のLED を選択するのに、最低でも5 ビットのフィールドが必要となる.そのため、Rd フィールドとd フィールドの両方を使う必要がある.
- レジスタファイルは 2 つのレジスタ値を同時に読み出せるので, 1 つの OUT 命令で 2 つのレジスタ値を出力するように拡張するのも面白いだろう.

#### 4.1.3 Branch Register と Branch And Link 命令の追加

- 一般的なコンパイラでは、関数呼び出しに対して、以下のような動作をするコードを出力する.
- 1. 関数を呼び出した命令の次の PC をレジスタに格納し、関数の先頭にジャンプする.
- 2. 関数を実行する.
- 3. 1. でレジスタに格納された値を PC に書き込み、関数を呼び出した命令の次の命令からの実行を開始する.

上記のように、わざわざレジスタに戻り先のアドレスを格納するのは、関数を呼び出す場所が 1 箇所とは限らないからである.

通常のプロセッサでは、関数呼び出しをサポートするため、上記の 1. の動作を行う Branch And Link(BAL) 命令と、3. の動作を行う Branch Register(BR) 命令が存在する。これらの実装という拡張を行えば、任意の場所から呼び出せる関数を実装できるようになる。プロセッサの上で実用的なプログラミングを行うためには、ぜひ実装しておきたい命令である。

以下、ヒントを列記する.

- PC をレジスタに退避するために新たなデータパスが必要となる.
- BAL で PC を退避するレジスタや, BR で読み出すレジスタを自由に指定するという実装もあるが, これを固定してしまうという実装もある. ちなみに, MIPS アーキテクチャでは, BAL に相当する命令が PC を退避する先はレジスタ 31 番に固定されている. このように, 退避するレジスタを固定することの得失について考察するのも面白いだろう.
- 呼び出された関数からさらに別の関数を呼び出すプログラムを書く場合,別の関数の呼び出しを行う前に,現在の関数からの戻り先を格納したレジスタの内容を主記憶等に退避する必要がある.また,それ以外のレジスタ値に対しても,必要に応じて主記憶等に退避する.(詳細はコンパイラの実験を参照)
- 上記のような階層化された関数呼び出しのうち、階層がそれほど深くないものの呼び出し/ 復帰を高速化するために、戻り先のアドレスやレジスタを退避しておくスタックをプロセッ サに追加し、主記憶への退避を減らすのも面白いかもしれない.

#### 4.1.4 条件分岐の1命令化

基本アーキテクチャでは,条件分岐は,演算の結果によって設定される条件コードを利用している.この構成では,表4に示される命令のビット列の中のdフィールドを大きくすることにより,分岐先をより広い範囲に設定することが可能となる.しかし,この構成では基本的に,条件分岐を行う前に比較命令を実行しなくてはならない.そこで,比較と分岐を1命令で行わせることを考える.当然,命令のビット列の中に,比較する2つのレジスタを指定する部分を準備しなくてはならないため,dフィールドに使えるビット数は少なくなる.そのため,分岐先の範囲が狭くなるが,基本アーキテクチャの条件分岐命令も残しておけば問題ないだろう.

以下,ヒントを列記する.

• 表 4 のフォーマットではレジスタを 2 つ指定できるほどビットに余裕がないので,表 3 の"(reserved)" の部分を使うと良いだろう.

- 基本アーキテクチャもちゃんと考えられて作られたアーキテクチャであり、プログラムの作り方によっては、比較命令を排除して条件分岐を実現できる. そのあたりを考察するのも面白いだろう.
- 表 4 にも"(reserved)" の部分がある.これを使って,条件分岐命令の分岐条件を増やすのも良いだろう.

#### 4.1.5 ボードからの入力による割り込みのサポート

基本アーキテクチャでは、ボードからの入力による割り込み処理のサポートをしていない.「ボード上のあるボタンが押されたら特定ルーチンを実行する」ような処理ができない<sup>3</sup>. そこで、ボードからの入力によって割り込みを発生させ、ボードからの入力等をトリガとして特定の処理を開始することができるようにするという拡張を行うことが考えられる.

基本的に、割り込みが発生した場合、以下の流れで「現在の処理の中断→割り込み処理の実行→元の処理の再開」を行う.

- 1. 現在の実行中の命令を完了し、レジスタ値と条件コードを更新し、次に実行する命令の PC を確定する.
- 2. レジスタファイル内の全ての値、条件コード、PCの値をメモリに退避する.
- 3. PC に割り込み処理の命令列の最初のメモリアドレスを渡す.
- 4. PC に従って命令を読み出し、割り込み処理を行う.
- 5. 割り込み処理が終了したら、2. で退避したレジスタ値、条件コード、PC の値を書き戻す.
- 6. PC の値に従って命令を読み出し、1. で実行していた処理の続きを行う.

以下、ヒントを列記する.

- 基本的に、割り込み処理の呼出/復帰の処理は、関数呼出/復帰の処理の上位集合と考えることができるので、まず、BAL、BR 命令を先に実装すると良いだろう.
- レジスタ, 条件コード, PC の退避/復帰処理をハードウェアで実装するのも良いが, 退避/ 復帰処理も割り込み処理の一部として実装し, ハードウェアを簡略化するのも良いだろう.
- 割り込み処理の命令列の最初のメモリアドレスは固定でも良いが、レジスタで指定できるようにすると、いくつかの割り込み処理を切り替えて使うことができる.
  - 指定するレジスタは汎用レジスタの一部でも良いし、専用のレジスタを準備しても良い.
  - 専用のレジスタを準備したならば、それを操作する専用命令も必要となる。
- ハードウェアコストは増大するが、割り込み処理用の PC, レジスタファイル、条件コードを持ち、割り込み処理の開始/終了とともに切り替えるようにすれば、実装は簡単になるだろう.

 $<sup>^3</sup>$ IN 命令のみで実現できなくもないが,IN 命令は,IN 命令が実行された瞬間の値しか読めないので,ボタンが押されている間に IN 命令が実行されないといけない.よって,IN 命令のみでは,ステップ実行を行ったりループで常に入力を監視する形にする必要があるため,使い勝手が非常に悪い.

- 割り込み信号を1個のみとするのではなく、複数の割り込み信号をサポートするのも良いだろう. もちろん、その場合、複数の割り込み処理を準備し、信号によってその中の1つを選択する形となる.
- 割り込み処理のテストに使うことも兼ねて、割り込みを発生する命令も実装するのも良いだろう.
- 通常のプロセッサの設計では、割り込み処理の命令は入出力命令と同様に、通常のプログラムでは実行できない特権命令にすることが多い. しかし、SIMPLE の規模では無理にそのように実装する必要はないだろう.
- タイマ割り込みを実装すると、リアルタイム処理のプログラムが書けて面白くなるだろう. ただし、PowerMedusa EC6S ボードにはタイマはないため、一定のクロック周波数を仮定し、クロック数からタイマ割り込みを発生させる形するのが良いだろう.

#### 4.1.6 複合命令の追加

音声/画像を専門に処理するプロセッサ (Digital Signal Processor 等) では,音声/画像処理を効率的に実行するために,1 つの命令で複数の演算を行う命令を実装することが多い.このような命令の代表的なものに,以下のような積和演算命令 (MAC: Multiply ACcumulate) がある.

$$r[c] = r[c] + r[a] * r[b]$$

アセンブリでプログラムを書いた時,以下のような命令列がよく出現する場合,r[c] = r[c] op2 (r[a] op1 r[b]) という動作を行う命令を追加する拡張も面白いと思う (op1, op2 は演算を示す).

以下、ヒントを列記する.

- 実行時に読み出さなくてはならないレジスタ値が増えるので、レジスタファイルの読み出しポート数を増やすか、マルチサイクルで読み出しを行うようにしなくてはならない.
- 演算器も複数実装する構成とマルチサイクル実行で1つの演算器を使いまわす構成が考えられる.
- 複雑な複合命令を実装すると、回路の複雑化によって動作クロック周波数が大きく下がることもありうる。また、拡張によるハードウェアの増大に見合った性能向上が得られないことも多い。そのあたりをちゃんと考察すると面白いだろう。
- 余裕があれば、演算器などを複数実装する構成とマルチサイクル実行を行う構成の両方を実 装し、比較すると面白いだろう.

#### 4.1.7 条件付き演算命令の追加

世の中には、条件コードの状態によって実行されたり実行されなかったりする、条件付き実行命令を持つプロセッサが存在する。このような命令は、パイプライン化されたプロセッサでは、分岐によるパイプラインバブルを削減するのに有用である(詳細な説明は割愛する)。SIMPLE/B はパイプライン化されていないので、条件付き実行命令を実装する意義はない。しかし、同様の考え方により、条件コードの状態によって行う演算が変化する命令を実装するのはありだと考える。

以下,例を挙げて説明する.プログラム中に,if-else の構文の if 節で変数 A,B の加算を,else 節では変数 A,B の減算を行う構文があるとする.ここで,条件コードの状態が if 節の条件と同じ状態ならば加算,それ意外なら減算を行う命令を実装されているとすれば,if-else 節を表現するのに必要な命令数が大幅に削減される.上記のようなプログラムがあるのならば,このような条件付き演算命令の追加という拡張は非常に面白いだろう.

以下、ヒントを列記する.

- 4.1.6 節の複合命令よりもさらに使える状況が限定された命令となる. 1 つのプログラムにしか使い道がないの命令とならないよう, それが有用なプログラムが複数あるかちゃんと検討して実装するべきだろう.
- レポートの中で複数のプログラムへの応用例を示し、その有用性をアピールするのが望ましいだろう。
- パイプライン化されたプロセッサにおいて、条件付き実行によってどのぐらいの利得が得られるかをレポートの中で考察するのも面白いだろう.

#### 4.2 マイクロアーキテクチャの改良

## 4.2.1 フェーズの並列実行

SIMPLE/B の改良法の例として、フェーズの並列実行による命令サイクルの短縮をあげる.

- 1. p1/p5 の並列実行 (図 4(a)) 命令サイクルは 4 サイクルになる.分岐先アドレスを PC ヘセットする操作を少し工夫すれば、簡単に実現できる.
- 2. p1/p3 と p2/p5 の並列実行 (図 4(b)) 命令サイクルは 3 サイクルになる.

p1/p3 を常に並列実行するためには、分岐命令の実行をかなり工夫する必要がある (ヒント: 分岐アドレス計算に p3 を使わない). 別の方法として分岐命令だけは並列実行しないというのも考えられる.

p2/p5 の並列実行については,汎用レジスタを更新する命令の直後に,同じレジスタを参照する命令が現れた時の処置を工夫しなければならない.

- 3. p1/p3/p5 と p2/p4 の並列実行 (図 4(c)) 命令サイクルは 2 サイクルになる. 2. のデータ依存の解決を更に工夫しなければならない.
- 4. p1/p2/p3/p4/p5 の並列実行 (図 4(d)) いわゆるパイプライン化であり,命令サイクルは 1 サイクルになる.実現は飛躍的に困難になるが,現在の多くのプロセッサと同じ構成となるため,チャレンジする価値は高い.





(b)p1/p3 と p2/p5 の並列実行



(c)p1/p3/p5 と p2/p4 の並列実行



(d)p1/p2/p3/p4/p5 の並列実行

図 4: フェーズの並列実行

#### 4.2.2 命令の並列実行 (スーパスカラ実行)

現在の PC 用プロセッサは、プログラム中の命令の中から並列に実行できる組を検出し、それらを並列に実行している。このような処理をスーパスカラ実行と呼び、これを行うプロセッサをスーパスカラプロセッサと呼ぶ。現在の PC 用プロセッサでは、スーパスカラ実行とアウトオブオーダ実行 (命令をプログラム順とは異なる順で実行可能とする実行) を組み合わせているが、この構成を実現するとハードウェアが大規模になりすぎると考えられるため、実現するならば、インオーダ実行 (命令はプログラム順のみで実行) との組み合わせが妥当だと考える。このスーパスカラ実行とインオーダ実行の組み合わせは、Intel 社の初代 Pentium でも採用されている。

インオーダ実行とスーパスカラ実行の組み合わせの場合,プロセッサはプログラム上で連続する命令を一度に主記憶から読み出し、それらの命令の間にデータ依存関係(ある命令の実行結果を別の命令が使う関係)がない場合、それらの命令の並列実行を行う.プログラム上で連続する3命令以上がデータ依存関係にない確率は非常に低いため、インオーダ実行とスーパスカラ実行を組み合わせるプロセッサの多くは、並列に実行する命令数を2命令にとどめている.以下、2命令の並列実行に対するヒントを述べる.

- 複数命令の主記憶の読み出しは、一般には、主記憶の読み出し単位を命令のビット長より大きくし、読み出した中から個々の命令を切り出す形で行う。ただし、後述するロード命令の並列実行のサポートのためにマルチポート RAM を使うのならば、RAM に複数の命令アドレスを送って複数の命令を読み出す形にするのもありだろう。
- 複数の命令が並列実行可能かどうかは、p2 に相当する部分で行う. 具体的には、1 つ目の命令 Rb, Rs, Rb, Ra が一致しない場合、並列実行が可能となる.

ここで、並列実行可能でないと判断された場合、1 つ目の命令のみを p3 に送ることになる。2 つ目の命令については、廃棄した後に主記憶より再度読み出す方法や、レジスタに残しておいて次の命令の読み出しを 1 命令のみにするという方法などが考えれる。

- 2命令の並列実行を行うため、レジスタファイルは4リード/2ライトの構成になる.
- 2 命令並列実行時に, p3 で条件コードを更新するのは, 2 つ目の命令側になる。
- p4の主記憶アクセスを並列に行うために、主記憶はマルチポート RAM で構成すること. ただし、実験で使う FPGA では 2 リード/1 ライトの RAM までしか準備されていないので、ストアの並列実行はできない. この並列実行しようとする命令がストア同士かの判断は、p2での並列実行の判断に含めると良いだろう.

# 5 関連資料

• 実験ホームページ: http://www.lab3.kuis.kyoto-u.ac.jp/~takase/le3a/ 実験の詳細な資料があります。また、様々なアナウンス等もここに載せます。

# 付録 A 基本アーキテクチャの命令セット

| 「15 14 13 11 10 | 8 7  | 7 ファマの明节ビッド 4 3 0                           |  |  |  |  |  |
|-----------------|------|---------------------------------------------|--|--|--|--|--|
| 11 Rs Rd op3 d  |      |                                             |  |  |  |  |  |
|                 |      | function                                    |  |  |  |  |  |
| mnemonic        | op3  |                                             |  |  |  |  |  |
| ADD Rd,Rs       | 0000 | r[Rd] = r[Rd] + r[Rs]                       |  |  |  |  |  |
| SUB Rd,Rs       | 0001 | r[Rd] = r[Rd] - r[Rs]                       |  |  |  |  |  |
| AND Rd,Rs       | 0010 | r[Rd] = r[Rd] & r[Rs]                       |  |  |  |  |  |
| OR Rd,Rs        | 0011 | r[Rd] = r[Rd]   r[Rs]                       |  |  |  |  |  |
| XOR Rd,Rs       | 0100 | r[Rd] = r[Rd] ^ r[Rs]                       |  |  |  |  |  |
| CMP Rd,Rs       | 0101 | r[Rd] - r[Rs]                               |  |  |  |  |  |
| MOV Rd,Rs       | 0110 | r[Rd] = r[Rs]                               |  |  |  |  |  |
| (reserved)      | 0111 | 5-17                                        |  |  |  |  |  |
| SLL Rd,d        | 1000 | r[Rd] = shift_left_logical(r[Rd],d)         |  |  |  |  |  |
| SLR Rd,d        | 1001 | r[Rd] = shift_left_rotate(r[Rd],d)          |  |  |  |  |  |
| SRL Rd,d        | 1010 | r[Rd] = shift_right_logical(r[Rd],d)        |  |  |  |  |  |
| SRA Rd,d        | 1011 | r[Rd] = shift_right_arithmetic(r[Rd],d)     |  |  |  |  |  |
| IN Rd,d         | 1100 | r[Rd] = input                               |  |  |  |  |  |
| OUT Rs          | 1101 | output = r[Rs]                              |  |  |  |  |  |
| (reserved)      | 1110 |                                             |  |  |  |  |  |
| HLT             | 1111 | halt()                                      |  |  |  |  |  |
| 15 14 13 11 10  | 8 7  | 0                                           |  |  |  |  |  |
| op1 Ra          | Rb   | d                                           |  |  |  |  |  |
| mnemonic        | op1  | function                                    |  |  |  |  |  |
| LD Ra,d(Rb)     | 00   | $r[Ra] = *(r[Rb] + sign_ext(d))$            |  |  |  |  |  |
| ST Ra,d(Rb)     | 01   | $*(r[Rb] + sign_ext(d)) = r[Ra]$            |  |  |  |  |  |
| 15 14 13 11 10  | 8 7  | 0                                           |  |  |  |  |  |
| 10 op2          | Rb   | d                                           |  |  |  |  |  |
| mnemonic        | op2  | function                                    |  |  |  |  |  |
| LI Rb,d         | 000  | r[Rb] = sign_ext(d)                         |  |  |  |  |  |
| (reserved)      | 001  |                                             |  |  |  |  |  |
| (reserved)      | 010  |                                             |  |  |  |  |  |
| (reserved)      | 011  |                                             |  |  |  |  |  |
| B d             | 100  | PC = PC + 1 + sign_ext(d)                   |  |  |  |  |  |
| (reserved)      | 101  |                                             |  |  |  |  |  |
| (reserved)      | 110  |                                             |  |  |  |  |  |
| (条件分岐命令)        | 111  |                                             |  |  |  |  |  |
| 15 14 13 11 10  |      |                                             |  |  |  |  |  |
| 10 111 cond d   |      |                                             |  |  |  |  |  |
| mnemonic        | cond | function                                    |  |  |  |  |  |
| BE d            | 000  | if (Z) PC = PC + 1 + sign_ext(d)            |  |  |  |  |  |
| BLT d           | 001  | if (S ^ V) PC = PC + 1 + sign_ext(d)        |  |  |  |  |  |
| BLE d           | 010  | if (Z    (S ^ V)) PC = PC + 1 + sign_ext(d) |  |  |  |  |  |
| BNE d           | 011  | if (!Z) PC = PC + 1 + sign_ext(d)           |  |  |  |  |  |
| (reserved)      | 100  | _                                           |  |  |  |  |  |
| (reserved)      | 101  |                                             |  |  |  |  |  |
| (reserved)      | 110  |                                             |  |  |  |  |  |
| (reserved)      | 111  |                                             |  |  |  |  |  |
|                 |      |                                             |  |  |  |  |  |