# LearnVerilog

Интерактивные курсы по языку описания аппаратуры Verilog

## Elevator pitch

Адаптируем технологии и архитектуру существующих интерактивных курсов по программированию под специфику Verilog

Снижаем порог входа в сложную технологию и помогаем с профориентацией

## Идея: Развернуто

Образовательная платформа для изучения HDL-языка Verilog

Площадка использует собственную систему автоматизированного тестирования проектов на Verilog, а также отображает временные диаграммы работы описанных устройств

Кроме того, присутствует возможность анализа пользовательской статистики и изменения содержания курса

## Проблемы



Высокий порог входа + сложно настраиваемая среда разработки

Низкая известность за рамками профессионального сообщества

Потребность в отечественных решениях в сфере разработки аппаратуры, особенно на фоне санкций

### Законодательные акты

ПП РФ №109 - Об утверждении Правил предоставления из федерального бюджета субсидий российским организациям на финансовое обеспечение части затрат на создание научно-технического задела по разработке базовых технологий производства приоритетных электронных компонентов и радиоэлектронной аппаратуры

ПП РФ №2136 - Об утверждении Правил предоставления из федерального бюджета субсидий российским организациям на финансовое обеспечение мероприятий по проведению научно-исследовательских и опытно-конструкторских работ в области средств производства электроники

ПП РФ №1619 - Об утверждении Правил предоставления субсидий из федерального бюджета российским компаниям на финансовое обеспечение части затрат, связанных с внедрением российской продукции радиоэлектронной промышленности

ПП РФ №1252 - Об утверждении Правил предоставления из федерального бюджета субсидий российским организациям на финансовое обеспечение части затрат на создание электронной компонентной базы и модулей

## Целевая аудитория



#### Физ. лица:

- Студенты технических вузов и колледжей
- Ученики старших классов
- Программисты

#### Организации:

- Компании-производители электроники
- Образовательные организации

## Как мы решаем проблему

Если кратко: предоставляем структурированный теоретический материал, чередующийся с практическими заданиями, которые могут быть выполнены и проверены онлайн в автоматическом режиме

### LearnVerilog

### Учиться Статистика Онас



## Прогресс по курсу:

Задание 1. Проектирование сумматора

1 Основы

36/112

1.1 Объявление устройства

1.2 Арифметические функции

1.3 Логические функции

Задание 1

Задание 2

2 Устройства с памятью

2.1 Регистры

Текст задания текст задания



```
module ctr (input
                               clk,
           output reg [2:0]
    always @ (posedge clk)
        if (!rstn)
            out <= 0;
        else begin
           if (up down)
               out <= out + 1;
               out <= out - 1:
endmodule
```

Использовано попыток: 0

Отправить

## Архитектура (жаль, не bauhaus)



## Диаграмма Ганта



## Используемые библиотеки и ПО

- Vue.js (JS) фронтенд
- Flask (python) веб-фреймворк
- Docker контейнеризация
- Icarus Verilog синтез и тестирование устройств на Verilog
- subprocess (python) управление процессам ОС (запуск/остановка) Icarus Verilog
- pyDigitalWaveTools преобразование VCD-файлов в JSON
- Wavedrom отрисовка временных диаграмм
- PostgreSQL БД статистики
- MongoDB хранение информации о заданиях

## Ожидаемая доля рынка

Порядка 500 физ. лиц к концу 2023 года

Порядка 35 компаний к концу 2023 года

## Аналоги

| Продукт                                                               | Цена              | Комментарий                             |
|-----------------------------------------------------------------------|-------------------|-----------------------------------------|
| Udemy: Verilog HDL: VLSI Hardware Design<br>Comprehensive Masterclass | 6000 RUB / 1 мес. | Английский язык, нет<br>автоматического |

1750 RUB / 3 нед.

тестирования кода Английский язык, нет

Udemy: Verilog HDL Through Examples

тестирования кода

Coursera: Побитовая цифровая электроника: основы, Verilog и FPGA

Verilog HDL Fundamentals for Digital Design and

Verification

Бесплатно

3090 RUB / -

автоматического

автоматического тестирования кода



Испанский язык, нет

Курс на английском языке

## Бизнес-модель

Подписка

Физ. лица 100 \$/мес.

Организации: 1500 \$/мес.



## Инвестиции

Разработка MVP (6 месяцев): 3 400 000 RUB

Источник: продажа доли в компании инвестору

Условия: команда первоначальных соучредителей имеет право, но не обязанность выкупить проданную долю (50%) в первые 5 лет реализации проекта по цене, не превышающей 10 200 000 рублей

Расходы: 3П, аренда серверов, реклама, аутсорс дизайна Экономические показатели:

NPV = 6 317 994 RUB

IRR = 20%

Срок окупаемости = 3 года

### #DreamTeam



Астахов Сергей

Team lead, backendразработчик

Хорошо знаком с Verilog и разработал проект ускорителя вычислений SHA-256 на нем

Умеет писать backend на flask, Django и Ruby on Rails



Лапшин Никита

Fullstack-разработчик

Имеет опыт работы Frontendразработчиком в Delivery Club

Работал с React.js, Vue.js и Node.js

## #DreamTeam



**Дарья Каткова**Менеджер
проекта



**Виолетта Корабельникова** Бизнес-аналитик



**Сино Ходжиев** Финансист

## Контактное лицо



Дарья Каткова

Менеджер

Telegram: @daryysk