

## Министерство науки и высшего образования Российской Федерации Федеральное государственное бюджетное образовательное учреждение высшего образования

# «Московский государственный технический университет имени Н.Э. Баумана (национальный исследовательский университет)» (МГТУ им. Н.Э. Баумана)

#### ФАКУЛЬТЕТ ИНФОРМАТИКА И СИСТЕМЫ УПРАВЛЕНИЯ

КАФЕДРА КОМПЬЮТЕРНЫЕ СИСТЕМЫ И СЕТИ (ИУ6)

НАПРАВЛЕНИЕ ПОДГОТОВКИ 09.03.01 Информатика и вычислительная техника

# ОТЧЕТ

по лабораторной работе № 2

Название: Организация памяти конвейерных суперскалярных ЭВМ

Дисциплина: Организация ЭВМ и систем

| Студент       | ИУ6-72Б  |                 | С.В. Астахов   |
|---------------|----------|-----------------|----------------|
|               | (Группа) | (Подпись, дата) | (И.О. Фамилия) |
| Преподаватель |          |                 |                |
| 1 "           |          | (Подпись, дата) | (И.О. Фамилия) |

#### Введение

**Цель работы:** освоение принципов эффективного использования подсистемы памяти современных универсальных ЭВМ, обеспечивающей хранение и своевременную выдачу команд и данных в центральное процессорное устройство.

#### Задание 1

Ознакомиться с возможностями программы PCLAB в Разделе 2 методических указаний. Запустить программу PCLAB 1.0. Изучить идентификационную информацию на вкладке «Идентификация процессора».

Идентификационная информация приведена в приложении А.

#### Задание 2

На основании идентификационной информации о микропроцессоре ЭВМ, используемой при проведении лабораторной работы, определить следующие параметры: размер линейки кэш-памяти верхнего уровня и объем физической памяти. Результаты занести в отчет.

#### Задание 3

Ознакомиться с описанием эксперимента «Исследование расслоения динамической памяти» на вкладке «Описание эксперимента». Провести эксперимент. По результатам эксперимента определить: количество банков динамической памяти; размер одной страницы динамической памяти; количество страниц в динамической памяти. Сделать выводы о использованном способе наращивания динамической памяти. Результаты занести в отчет.

Условия эксперимента:

- Единицы измерения по Ох - Байты

- Единицы измерения по Оу - такты

- Параметр1 : 32

- Параметр2 : 128

- Параметр3 : 1

Результаты проведенного эксперимента показаны на рисунке 1.



Рисунок 1 — Исследование расслоения динамической памяти

Вывод: В связи с конструктивной неоднородностью оперативной памяти, обращение к последовательно расположенным данным требует различного времени. Переход к близким данным осуществляется быстрее. Необходимо чередовать запросы к банкам памяти.

#### Задание 4

Ознакомиться с описанием эксперимента «Сравнение эффективности ссылочных и векторных структур данных». Провести эксперимент. По результатам эксперимента определить: отношение времени работы алгоритма, использующего зависимые данные, ко времени обработки аналогичного алгоритма обработки независимых данных. Сделать выводы об эффективности ссылочных и векторных структур данных и способах ее повышения. Результаты занести в отчет.

# Условия эксперимента:

- Единицы измерения по Ох Килобайты
- Единицы измерения по Оу такты
- Параметр1 : 1
- Параметр2 : 32
- Параметр3 : 1

Результаты эксперимента представлены на рисунке 2.



Рисунок 2 — Сравнение эффективности ссылочных и векторных структур данных

Список обрабатывался в 19,645843 раз дольше.

Вывод: по результатам эксперимента видно, что ссылочные структуры (особенно, с ростом фрагментации) требуют большего времени для обработки, чем векторные, так как в случае ссылочных структур происходит обработка зависимых данных, т.е. адрес загружаемого операнда становится известным только после обработки предыдущей команды.

#### Задание 5

Для ЭВМ, используемой при проведении лабораторной работы определить следующие параметры: степень ассоциативности и размер TLВ данных. Ознакомиться с описанием и провести эксперимент «Исследование эффективности программной предвыборки». По результатам эксперимента определить: отношение времени последовательной обработки блока данных ко времени обработки блока с применением предвыборки; время и количество тактов первого обращения к странице данных. Сделать выводы об эффективности предвыборки и способах ее повышения. Результаты занести в отчет.

## Условия эксперимента:

- Единицы измерения по Ох Байты
- Единицы измерения по Оу такты
- Параметр1 : 512

- Параметр2 : 64

Результаты эксперимента представлены на рисунке 3.



Рисунок 3 — Исследование эффективности программной предвыборки Обработка без загрузки таблицы страниц в TLB производилась в 1,783955 раз дольше.

Число тактов первого обращения к странице данных — 17412.

Вывод: программная предвыборка позволяет сократить время доступа к оперативной памяти и стабилизировать задержку, исключая двойное обращение к оперативной памяти.

#### Задание 6

Ознакомиться с описанием и провести эксперимент «Исследование способов эффективного чтения оперативной памяти». По результатам эксперимента определить: отношение времени обработки блока памяти неоптимизированной структуры ко времени обработки блока структуры, обеспечивающей эффективную загрузку и параллельную обработку данных. Сделать выводы о способах повышения эффективности чтения оперативной памяти.

# Условия эксперимента:

- Единицы измерения по Ох Количество параллельных потоков
  - Единицы измерения по Оу такты
  - Параметр1 : 2
  - Параметр2 : 64

Результаты эксперимента представлены на рисунке 4.



Рисунок 4 — Исследование способов эффективного чтения оперативной памяти

Неоптимизированная структура обрабатывалась в 1,6762589 раз дольше.

Вывод: при использовании неоптимизированных структур данных они распределяются по пакетам некомпактно, что вызывает задержки в работе программы. Оптимизация структур данных, например, более «плотное» распределение данных по пакетам, позволяет ускорить программу.

#### Задание 7

Для ЭВМ, используемой при проведении лабораторной работы определить следующие параметры: размер банка кэш-памяти данных первого и второго уровня, степень ассоциативности кэш-памяти первого и второго уровня. Ознакомиться с описанием и провести эксперимент «Исследование конфликтов в кэшпамяти». По результатам эксперимента определить: отношение времени обработки массива с конфликтами в кэш-памяти ко времени обработки массива без конфликтов. Сделать выводы о способах устранения конфликтов в кэш-памяти.

## Условия эксперимента:

- Единицы измерения по Ох Смещение от начала блока
- Единицы измерения по Оу такты

- Параметр1 : 128

- Параметр2 : 128

- Параметр3 : 32

Результаты эксперимента представлены на рисунке 5.



Рисунок 5 — Исследование конфликтов в кэш-памяти

Чтение с конфликтами банков производилось в 6,9114675 раз дольше.

Вывод: программа без конфликтов кеш-памяти (кеширующая данные не в один и тот же набор) работает значительно быстрее. Для оптимизации программы следует обращаться к памяти на расстоянии не кратном размеру банка.

#### Задание 8

Ознакомиться с описанием и провести эксперимент «Исследование алгоритмов сортировки». По результатам эксперимента определить: отношение времени сортировки массивов алгоритмом QuickSort ко времени сортировки алгоритмом Counting- Radix, а также ко времени сортировки Counting-Radix алгоритмом, оптимизированным под 8-процессорную вычислительную систему. Сделать выводы о наиболее эффективном алгоритме сортировки.

Условия эксперимента:

- Единицы измерения по Ох Размер массива
- Единицы измерения по Оу такты
- Параметр1 : 1
- Параметр2 : 128

Результаты эксперимента приведены на рисунке 6.



Рисунок 6 — Исследование алгоритмов сортировки

QuickSort работал в 1,7959224 раз дольше Radix-Counting Sort.

QuickSort работал в 2,0576808 раз дольше Radix-Counting Sort, оптимизированного под 8-процессорную ЭВМ.

Вывод: метод Radix-Counting имеет меньшую вычислительную сложность, чем QuickSort, так как работает без использования парных сравнений, однако, вычислительная сложность алгоритма существенно зависит от его настройки на определенную разрядность чисел и размерность массивов.

**Вывод:** результатом выполнения данной работы является освоение принципов эффективного использования подсистемы памяти современных универсальных ЭВМ, обеспечивающей хранение и своевременную выдачу команд и данных в центральное процессорное устройство.

#### ПРИЛОЖЕНИЕ А

#### Информация о процессоре

```
eax in
   eax
      ebx
            edx
         ecx
00000000 0000000d 756e6547 6c65746e 49656e69
00000001 0001067a 00020800 0400e3bd bfebfbff
00000002 05b0b101 005657f0 00000000 2cb43078
00000005 00000040 00000040 00000003 00022220
00000006 00000001 00000002 00000003 00000000
0000000a 07280202 00000000 00000000 00000503
80000001 00000000 00000000 00000001 20000000
80000002 65746e49 2952286c 6c654320 6e6f7265
80000003 20295228 20555043 20202020 45202020
80000004 30303333 20402020 30352e32 007a4847
80000008 00003024 00000000 00000000 00000000
Undocument layers
```

```
Vendor ID: "GenuineIntel"; CPUID level 13
```

Дополнительные функции Intel: Верисия 0001067a: Type 0 - Original OEM Family 6 - Pentium Pro Model 7 - Pentium III/Pentium III Xeon - external L2 cache Stepping 10 Reserved 4

```
Extended brand string: "Intel(R) Celeron(R) CPU
                                                    E3300
2.50GHz"
CLFLUSH instruction cache line size: 8
Hyper threading siblings: 2
Feature flags bfebfbff:
                  Присутствует Математический сопроцессор
     FPU
1
    VME
                  Поддержка расширенных возможностей обработки
прерываний в режиме виртуального 18086
2
     DE
                  Поддержка отладки
3
     PSE
                  Поддержка страниц размером 4 МВ
4
    TSC
                  Счетчик меток реального времени
5
                  Поддержка команд rdmsr и wrmsr
    MSR
6
    PAE
                  Поддержка физического адреса более 32 бит
7
                  Поддержка исключений 18 - об аппаратных ошибках
    MCE
8
    CX8
                  Поддержка инструкции cmpxchg8b
    APIC
                  Микропроцессор содержит программно доступный
9
контроллер прерываний
11
     SEP
                  Поддержка инструкций быстрых системных вызовов
sysenter и sysexit
                  Поддержка регистра mtrr cap (относится к MSR-
12
    MTRR
регистрам)
13
    PGE
                  Поддержка глобальных страниц
14
    MCA
                  Поддержка архитектуры машинного контроля
15
    CMOV
                  Поддержка инструкций условной пересылки стоу,
fcmovcc, fcomi
16
    PAT
                  Процессор поддерживает таблицу атрибутов
страницы
17
     PSE-36
                     Процессор поддерживает 4 МВ страницы,
которые способны адресовать физическую память до 64 GB
                     Поддержка инструкции CLFLUSH
19
    CLFLSH
21
                  Поддержка записи отладочной информации
     DS
22
     ACPI
                  Управление охлаждением процессора с помощью
пустых циклов в зависимости от температуры
23
    MMX
                  Поддержка ММХ
                  Поддержка инструкций FXSAVE и FXRSTOR
24
    FXSR
25
    SSE
                  Поддержка SSE
26
    SSE2
                  Поддержка SSE2
27
    SS
                  Управление конфликтующими типами памяти
28
                  Поддержка Hyper-Threading
    HTT
29
    TM
                  Поддержка автоматического мониторинга
температуры
31
     SBF
                  Сигнал Останова при FERR
TLB and cache info:
b1: unknown TLB/cache descriptor
b0: дескриптор TLB-команд, 4K страницы, асс. 4-направ., 128
элементов
05: unknown TLB/cache descriptor
f0: unknown TLB/cache descriptor
57: unknown TLB/cache descriptor
56: unknown TLB/cache descriptor
78: unknown TLB/cache descriptor
30: L1 кэш-команд, 32 KB, асс. 8-направ., длина строки 64 байта
b4: unknown TLB/cache descriptor
```

2c: L1 кэш-данных, 32 KB, асс. 8-направ., длина строки 64 байта Processor serial: 0001-067A-BFEB-FBFF-0400-E3BD