

# Министерство науки и высшего образования Российской Федерации Федеральное государственное бюджетное образовательное учреждение высшего образования

# «Московский государственный технический университет имени Н.Э. Баумана

(национальный исследовательский университет)» (МГТУ им. Н.Э. Баумана)

#### ФАКУЛЬТЕТ ИНФОРМАТИКА И СИСТЕМЫ УПРАВЛЕНИЯ

КАФЕДРА КОМПЬЮТЕРНЫЕ СИСТЕМЫ И СЕТИ (ИУ6)

НАПРАВЛЕНИЕ ПОДГОТОВКИ 09.03.03 Прикладная информатика

### ОТЧЕТ

по лабораторной работе № 3

# Вариант 6

Название: Арифметическая обработка данных

Дисциплина: Микропроцессорные системы

| Студент       | ИУ6-64Б  |                 | Я.А.Гришина    |
|---------------|----------|-----------------|----------------|
|               | ИУ6-64Б  |                 | С.П. Пантелеев |
|               | (Группа) | (Подпись, дата) | (И.О. Фамилия) |
|               |          |                 |                |
| Преподаватель |          |                 | Б.И. Бычков    |
|               |          | (Подпись, дата) | (И.О. Фамилия) |

## Цель работы

- изучение способов представления числовых данных в микроконтроллерах;
- изучение двоичных арифметических операций;
- программирование арифметических процедур.

**Задание 1.** Изучить программу для исследования арифметических операций в стартовом наборе STK500.

Схема алгоритма программы показана ниже, на рисунке 1.





Рисунок 1 – Схема алгоритма программы

# Изначальная программа:

```
;Программа тестирования в STK500 двоичных арифметических операций
; сложения, вычитания, умножения, деления
;Порт PD - порт управления для выбора операндов и операций
;Порт РВ - порт индикации исходных операндов и результатов операции
;Соединения шлейфами: порт PB-LED, порт PD-SW
************************
.include "m8515def.inc" ;файл определений для ATmega8515
;назначение входов порта PD
.equ SW op AL = 0 ;кнопка выбора операнда ор AL
.equ SW op AH = 1 ;кнопка выбора операнда ор АН
.equ SW op BL = 2 ;кнопка выбора операнда ор BL
.equ SW ADD = 3 ;кнопка операции сложения res=op AL+op BL
.equ SW SUB = 4 ;кнопка операции вычитания res=op AL-op BL
.equ SW MUL = 5 ;кнопка операции умножения shov.res=op AL x op BL
.equ SW DIV = 6 ;кнопка операции деления res=op AH.op AL/op BL
.equ SW SHOW = 7 ;кнопка для просмотра признаков сложения-вычитания,
                     ;старшего байта произведения или остатка при делении
.def op AL = r16 ;1-й операнд AL
.def op AH = r17 ;старший байт делимого АН
.def op BL = r18 ;2-й операнд BL
.def res = r1 ;результат операции (сумма, разность,
                     ; младший байт произведения или частное)
.def show = r31 ; регистр признаков сложения-вычитания,
               ; старшего байта произведения или остатка при делении
.def mul l = r21 ;младший байт произведения
.def mul h = r22 ;старший байт произведения
.def copy AH = r23 ;копия старшего байта делимого
.def copy AL = r24 ;копия младшего байта делимого
.def copy BL = r25 ; копия множителя
.def temp = r26 ;временный регистр
.def sw reg = r27 ; регистр состояния кнопок
.def count = r28 ;число операндов в таблице операндов
.def c bit = r29 ; счетчик циклов умножения (деления)
.macro vvod ;ввод операнда
     lpm ;считывание байта из flash-памяти в r0
     mov @0,r0; и пересылка в регистр операнда
     mov res, r0
     adiw zl, 1 ;увеличение указателя адреса на 1
     dec count
     brne exit
     ldi ZL,low(tabl op*2) ;перезагрузка начала таблицы операндов
     ldi ZH, high(tabl op*2); в регистр Z
     ldi count, 10 ;число заданных операндов в таблице 10
exit: nop
.endmacro
.org $000
;Инициализация стека, портов, адресного регистра Z
     ldi temp,low(RAMEND) ;установка
     out SPL, temp; указателя стека
     ldi temp, high(RAMEND); на последнюю
```

```
out SPH, temp; ячейку ОЗУ
     ser temp ;настройка
     out DDRB, temp ; порта РВ
     out PORTB, temp ; на вывод
     clr temp ;настройка
     out DDRD, temp ; порта PD
     ser temp ; на
     out PORTD, temp ; ввод
     ldi ZL,low(tabl_op*2) ;загрузка адреса таблицы операндов
     ldi ZH, high(tabl op*2); в регистр Z
     ldi count,10 ;число операндов 10
;Опрос кнопок и идентификация нажатой
LOOP:
           in sw reg, PIND
           sbrs sw reg,0
           rjmp f_op_AL
           sbrs sw reg,1
           rjmp f op AH
           sbrs sw reg,2
           rjmp f_op_BL
           sbrs sw reg,3
           rjmp add bin
           sbrs sw reg,4
           rjmp sub_bin
           sbrs sw reg,5
           rjmp mul bin
           sbrs sw_reg,6
           rjmp div_bin
           sbrc sw reg,7
           rjmp loop
           mov res, show
           rimp outled
;Выборка 1-го операнда из таблицы операндов
     f op AL: vvod op AL
     rjmp outled
;Выборка старшего байта 1-го операнда (при делении)
     f op AH: vvod op AH
     rjmp outled
;Выборка 2-го операнда
     f_op_BL: vvod op_BL
     rjmp outled
;Сложение 8-разрядных операндов
     add bin: mov res,op AL
     add res,op BL
     in show,SREG ;выборка из регистра SREG
     rjmp outled
;Вычитание 8-разрядных операндов
     sub_bin: mov res,op_AL
     sub res,op BL
     in show, SREG ;выборка из регистра SREG
     rjmp outled
;Умножение 8-разрядных операндов
     mul bin: clr mul l ;очистка младшего
```

```
clr mul h ; и старшего байта произведения
     ldi c bit,8 ;счетчик циклов
     mov copy BL, op BL
     L1: clc ;очистка флага С
     sbrc copy BL,0 ;проверка младшего бита множителя
     add mul h,op AL ;прибавление множимого AL
     ror mul h ;сдвиг вправо
     ror mul 1 ; 2-х байтов произведения
     lsr copy BL ;сдвиг множителя вправо
     dec c bit ;уменьшение счётчика циклов
     brne L1 ;если не 0, продолжаем умножение
     mov res, mul 1 ;выводимые значения - младший
     mov show, mul h ; и старший байты произведения
     rjmp outled
;Деление 16-разрядного числа на 8-разрядное
     div bin: sbrc op АН,7 ;ошибки исходных данных
     rjmp error
     sbrc op BL,7
     rjmp error
     tst op_BL ;ошибка при делении на 0
     breg error
     ср ор АН,ор BL ;ошибка при переполнении
     brge error
     clr res ;обнуляем частное
     ldi c bit,8 ; число итераций
     mov copy_AH,op_AH
     mov copy_AL,op_AL
     L4: clc
     rol copy AL ;сдвиг
     rol copy_AH ; делимого
     lsl res ;сдвиг частного влево
     sub copy AH, op BL ;вычитание делителя
     brcs recov ;если остаток < 0, переход
     inc res ; иначе добавить 1 в частное
     recov: add copy AH, op BL ; восстановление остатка
     L5: dec c bit
     brne L4
     mov show, copy_AH ; пересылка остатка
     rjmp outled
     error: clr temp ;сигнал об ошибке деления
     out PORTB, temp
     rcall delay
     ser temp
     out PORTB, temp
     rimp wait
     outled: com res
     out portb, res
     rcall delay
wait:
           in sw_reg,PIND ;ждать, пока кнопка не отпущена
           com sw reg
           brne wait
```

rjmp loop

; Задержка

DELAY: ldi r19,10

d1: ldi r20,250
d2: ldi r21,250

d3: dec r21

brne d3 dec r20 brne d2

dec r19 brne d1

ret

; Таблица операндов в шестнадцатеричном представлении

tabl\_op: .db 0xE5,0x10,0x1E,0xAA,0x6C,0xC7,0x1D,0xE2,0xD7,0x9B

Ввести в таблицу операндов в конце программы вместо приведенных в тексте 10 операндов из таблицы вариантов.

; Таблица операндов в шестнадцатеричном представлении согласно варианту  $tabl_op: .db 0xE4,0x96,0xA6,0x7F,0x5A,0x9E,0x2E,0x9C,0xDC,0xE9$ 

**Задание 2.** Выполнить ряд примеров на сложение и вычитание, выбирая операнды слагаемых AL и BL нажатием кнопок SW0 и SW2.

Таблица 1. Результаты наблюдений операции сложения и вычитания

| Число A <sub>2</sub> /A <sub>10</sub> | Число $B_2/B_{10}$ | A + B /<br>A - B | Признаки:<br>H-S-V-N-Z-C |
|---------------------------------------|--------------------|------------------|--------------------------|
| 11100100/228                          | 10010110/150       | 01111010 (122)   | 0 0 1                    |
| Беззнаковое                           | Беззнаковое        | 01001110(78)     | 1 0 0                    |
| 10100110/-90                          | 01111111/127       | 00100101 (37)    | 100001                   |
| Со знаком                             | Со знаком          | 00100111 (39)    |                          |
| 01011010/90                           | 10011110/-98       | 11111000 (-8)    | 1 1 0 1 0 0              |
| Со знаком                             | Со знаком          | 11110101 (-68)   | 1 0 1 1 0 1              |
| 00101110/46                           | 10011100/-100      | 11001010 (-54)   | 1 1 0 1 0 0              |
| Со знаком                             | Со знаком          | 10010010 (146*)  | 0 0 1 1 0 1              |

<sup>\*</sup>с учетом коррекции, т.к. флаг S (истинный знак числа с учетом переполнения) равен 0, то число положительное.

**Задание 3.** Выполнить ряд примеров умножения 8-разрядных двоичных чисел.



Рисунок 2 – Схема алгоритма умножения, начиная с младших разрядов множителя Таблица 2. Результаты наблюдений операции умножения натуральных чисел

| Число A <sub>2</sub> /A <sub>10</sub> | Число <i>B</i> <sub>2</sub> / <i>B</i> <sub>10</sub> | MUL<br>Младший Байт<br>произведения | RES<br>Старший Байт<br>произведения | Полный результат               |
|---------------------------------------|------------------------------------------------------|-------------------------------------|-------------------------------------|--------------------------------|
| 0101 1010 / 90                        | 1001 1110 / 158                                      | 1000 1100                           | 0011 0111                           | 0011 0111 1000 1100<br>(14220) |
| 0010 1110/ 46                         | 1001 1100 / 156                                      | 0000 1000                           | 0001 1100                           | 0001 1100 0000 1000<br>(7176)  |
| 1110 0100 / 228                       | 1001 0110 / 150                                      | 1001 1000                           | 1000 0101                           | 1000 0101 1001 1000<br>(34200) |

**Задание 4.** Выполнить деление беззнаковых чисел, 16-разрядного делимого на 8-разрядный делитель, с восстановлением остатка при условиях, что делитель

не равен 0 и его значение не вызовет переполнения, а также делимое и делитель заданы с нулевыми значениями старших разрядов.

Выполнить 2-3 примера на деление двоичных чисел, самостоятельно подобрав делимое и делитель.



Рисунок 3 — Схема алгоритма деления с восстановлением остатка

Таблица 3. Результаты наблюдений операции деления

| Число $AH_2/AH_h$ Старший Байт делимого | Число $AL_2/AL_h$ Младший Байт делимого | Число $BL_2/BL_h$ Делитель | DIV<br>Частное     | RES<br>Остаток | Проверка                           |
|-----------------------------------------|-----------------------------------------|----------------------------|--------------------|----------------|------------------------------------|
| <b>0</b> 010 1110 / 2E                  | 10011 1100 /<br>9C                      | <b>0</b> 101 1010 / 5A     | 1000 0100 /<br>132 | 0011 0100 / 52 | 11932 = 132*90 +<br>52<br>(верно)  |
| <b>0</b> 101 1010 / 5A                  | 1001 1110 / 9E                          | <b>0</b> 111 1111 / 7F     | 1011 0110/<br>182  | 0101 0100 / 84 | 23198 = 127*182 +<br>84<br>(верно) |
| <b>0</b> 111 1110/7E                    | 1111 1111/FF                            | <b>0</b> 111 1111 / 7F     | 1111<br>1111/255   | 0111 1110/126  | 32 511= 127*255 +<br>126           |

#### Объяснение:

 $11932 = 0010 \ 1110.1001 \ 1100 -$  делимое A(AH.AL)

 $90 = 0101\ 1010 - BL$ 

 $-90 = 1010\ 0110 - BL$  в дополнительном коде

```
C - (c7) (c6) (c5) (c4) (c3) (c2) (c1) (c0) - частное
     х – бит, свободно определяемый при сдвиге
     0010 1110.1001 1100
     1010 0110
+
     1101 0100 – пробное вычитание В, так как разность меньше 0, то
переполнения нет
     0101 1101. 0011 100х – сдвиг А влево
     1010 0110
+
     0000\ 0011 – вычитание B, остаток больше 0, значит разряд частного (c7) = 1
     0000 0110.0111 00хх- сдвиг влево остатка
     1010 0110
+
      1010\ 1100 – вычитание B, остаток меньше 0, значит разряд частного (c6) = 0
     0000 1100.1110 0ххх – сдвиг влево восстановленного АН
     1010 0110
+
     1011\ 0010 – вычитание B, остаток меньше 0, значит разряд частного (c5) = 0
     0001 1001.1100 хххх – сдвиг влево восстановленного АН
     1010 0110
+
      1011 1111— вычитание B, остаток меньше 0, значит разряд частного (c4) = 0
     0011 0011.100х хххх – сдвиг влево восстановленного АН
     1010 0110
+
     1101 1001 — вычитание B, остаток меньше 0, значит разряд частного (c3) = 0
     0110 0111.00хх хххх – сдвиг влево восстановленного АН
     1010 0110
+
     0000\ 1101 – вычитание B, остаток больше 0, значит разряд частного (c2) = 1
     0001 1010.0ххх хххх - сдвиг влево остатка
     1010 0110
+
      1100\ 0000 – вычитание B, остаток меньше 0, значит разряд частного (c1) = 0
     0011 0100.хххх хххх – сдвиг влево восстановленного АН
     1010 0110
+
      1101 1010 — вычитание B, остаток меньше 0, значит разряд частного (c0) = 0
     C = 1000 \ 0100_2 = 132_{10}
     1101 1010
```

0101 1010

+

### Вывод

Исследована и изучена программа арифметических операций в наборе STK500. Выполнены операции сложения и вычитания двоичных чисел, проанализирован байт признаков результата (С – перенос при сложении (заем при вычитании), Z – признак нулевого результата, N – знак результата при операциях с числами со знаком, V – переполнение разрядной сетки,  $S=N\oplus V$  – знак результата вне зависимости от переполнения, H –межтетрадный перенос) формируемый в регистре SREG, а также умножения и деления целых чисел.