# INF1500 – logique des systèmes numériques

#### LABORATOIRE 2

#### Initiation à Vivado

# Simulation et implémentation d'un circuit en logique combinatoire

#### Révisions:

Rabeh Ayarı - V1.0 Alexy Torres Aurora Dugo - V1.1 Jean-Baptiste Lefoul - V1.2 Alexy Torres Aurora Dugo - V1.3

#### Automne 2020

Département de génie informatique et de génie logiciel École Polytechnique de Montréal



## 1 Objectifs

L'objectif de ce laboratoire est de réaliser un circuit en logique combinatoire, de le simuler et de l'implémenter sur une carte FPGA afin de valider son bon fonctionnement <sup>1</sup>. À l'issue de ce travail, vous aurez mis en pratiques les notions de circuits combinatoires vues en cours, notamment les tables de vérité et les portes logiques. Ce laboratoire permettra également de mieux appréhender le concept de description hiérarchique du design d'un circuit numérique ainsi que le principe de réutilisation de blocs.

## 2 Système à réaliser

Le circuit qu'on vous demande de réaliser est une mini-UAL (Unité Arithmétique et Logique), qui est un élément de base des microprocesseurs, servant à faire des opérations arithmétiques et logiques.

Dans notre cas, l'unité effectuera les deux opérations suivantes, sur deux entrées de 4 bits chacune : DIVISION PAR 4 ET COMPARAISON BIT-À-BIT. Vous devez donc réaliser ces deux opérations, ainsi qu'un multiplexeur qui servira à choisir quelle opération sera redirigée vers la sortie, comme le montre la figure 1 :



FIGURE 1 – Schéma du circuit à réaliser

<sup>1.</sup> Due à la COVID, vous n'aurez pas accès aux cartes FPGA, cependant il est important de comprendre comment générer le fichier pour programmer la carte.

Les entrées A et B ont chacune 4 bits. La sortie de chacun des deux modules DIV\_4\_4B, CMP\_4B est dirigé vers le multiplexeur MUX 2 :1. Le rôle de ce dernier est de transférer une de ses entrées vers la sortie S en fonction de la valeur du signal de sélection SEL permettant de choisir l'opération à effectuer, comme le ci-dessous :

| SEL | Opération   |
|-----|-------------|
| 0   | Division    |
| 1   | Comparaison |

### 2.1 Comparaison de A et B

Le comparateur bit à bit permet de donner en sortie quels sont les bit de A et B qui sont égaux. Si le bit n de A est égale au bit n de B alors le bit n de la sortie doit être à 1. Sinon le bit n de la sortie doit être à 0.

#### 3 Travail à effectuer

Pour les modules multiplexeur et diviseur vous devez écrire la table de vérité, et vous déduirez ensuite les équations des sorties en fonction des entrées. Vous pouvez optimiser vos équations à l'aide de tables de Karnaugh (si vous l'avez vu en cours). L'étape suivante consiste à réaliser chacun des modules avec des portes logiques, et de les simuler afin de vérifier leur bon comportement.

La dernière étape consiste à réaliser le circuit complet de l'UAL, de simuler son bon comportement et de l'implémenter sur la carte FPGA pour valider le fonctionnement selon les spécifications fournies. Pour l'implémentation de l'UAL sur la carte FPGA, vous devez écrire par vous-même le fichier de contraintes (.xdc).

Due à la COVID, vous n'aurez pas accès aux cartes FPGA, cependant il est important de comprendre comment générer le fichier pour programmer la carte.

## 4 Questions

1. Après avoir fait la table de vérité du diviseur, que remarquez-vous? À quelle opération vous fait penser la division par 4?

## 5 Livrables attendus

Les livrables suivants sont attendus :

- Un rapport écrit format **PDF** pour le laboratoire (1 point sera retiré si le format n'est pas respecté).
- Le dossier COMPLET contenant le projet vivado.

Le tout est à remettre dans une seule archive **ZIP** avec pour nom matricule1\_matricule2\_lab1.zip à téléverser sur Moodle (1 point sera retiré si le format n'est pas respecté).

Le rapport doit contenir le titre et numéro du laboratoire, les noms et matricules des coéquipiers ainsi que votre groupe.

Pour ce laboratoire, une description générale de votre système doit être donnée dans le rapport ainsi qu'une explication pour chaque étape de création de votre circuit. Une attention toute particulière doit être apportée aux simulations ainsi que leurs justifications. Les tables de vérités ainsi qu'une capture d'écran de chaque module sont attendues.

Consultez le site Moodle du cours pour la date et l'heure limites de remise des fichiers.

#### 6 Barème

Pour ce laboratoire, vous devez préparer :

- La stratégie de test adoptée pour vérifier le bon fonctionnement de la division par 4, le comparateur et le multiplexeur.
- L'implémentation du mini-UAL sur la carte FPGA en appliquant les mêmes pratiques détaillées dans la deuxième partie du guide.

La pondération sera donnée de la façon suivante sur 7 :

- 0/7: l'étudiant n'a rien ou presque rien fait;
- 1/7: l'étudiant a réussi à faire approximativement 25% du laboratoire;
- 2/7: l'étudiant a réussi à faire un peu moins que la moitié du laboratoire;
- 3/7: l'étudiant a réussi à faire un peu plus que la moitié du laboratoire;
- 4/7 : l'étudiant a réussi à faire presque tout le laboratoire et a démontré une compréhension comportant des faiblesses;
- 5/7 : l'étudiant a réussi à faire tout le laboratoire et a démontré une compréhension comportant des faiblesses ;
- 6/7 : l'étudiant a réussi à faire presque tout le laboratoire et a démontré une excellente compréhension ;
- 7/7: l'étudiant a réussi à faire tout le laboratoire et a démontré une excellente compréhension ;

## 25% des points sont retranchés par jour de retard