

邱吉 < qiuji.odyssey@gmail.com > 2023年10月28日 南盘江计划

# 为什么会有 这期课程





2023年9月28日 09:40

有没有分享指令集设计依据的, 感 觉只要加减乘除指令就够了, 其他 指令为什么要加进来



2023年9月28日 09:54

半导体制程规格越来越小,晶体管 更充足了, 可以把很多复杂运算都 合并起来, 做一条指令, 这样写软 件的人和写编译器的人就得到了解 放。 (硬件强, 软件就可以相对省 事)



2023年9月28日 11:15

回复qjivy: 希望可以分享一节指令 集设计的依据啊,好像还没看到有 人分享, 虽然不知道也不影响编 程,因为是硬件固定死的,类似函 数库



2023年9月28日 15:31

▶:好呀,已

经加入wishlist

# 我们从哪里开始:以前的一期课程



#### 提纲

- 背景概念
- 简明体系结构入门
  - 指令集架构
  - 微体系结构
- 指令集架构对编译器后端的影响
- ▶ 微体系结构对编译器后端的影响
- 其他的Tips
- 总结

| 指令集体系结构<br>(比如:RISC-V,X86,<br>ARM64,PPC)           | CISC/RISC<br>地址宽度 (32/64bit)<br>寄存器宽度 (32/64/128/256/512bit)<br>指令集 (语义和编码)<br>寄存器组 (GPR/FPR/VR,控制/状态寄存器,FLAG Bits)<br>数据类型 (Int/FP)<br>寻址模式<br>ABI (传参,返回值,内存对齐,数据类型约定) |
|----------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 微体系结构<br>(比如:每一个具体的CPU<br>IP 或者芯片,都有它的微体<br>系结构参数) | 发射宽度 Function Unit类型和数量 Pipeline延迟 存储层次中的Cache组织                                                                                                                         |
| 系统架构<br>(比如:每一个开发板、每<br>一台计算机,每一个集群系<br>统都会有这些参数)  | 内存组织<br>多核,大小核<br>多芯片互联<br>集群<br>网络互联                                                                                                                                    |

## 今天的内容

- CPU指令集是什么
- 来自软件的需求
  - 通用指令集
  - 专用扩展
- 来自硬件和编译器实现的需求
  - 二进制编码
  - 高效的硬件实现
  - 模块化的可裁剪性

#### 今天的内容

- CPU指令集是什么
- 来自软件的需求
  - 通用指令集
  - 专用扩展
- 来自硬件和编译器实现的需求
  - 二进制编码
  - 高效的硬件实现
  - 模块化的可裁剪性

# CPU指令集是什么? 软件和硬件之间的接口



#### 软件看到的是什么?

```
#include <stdio.h>
#include <conio.h>
int main()
{
    printf("Hello, World"); // Displaying as Output
    getch();
    return0;
}
```

```
#include <atomic>
#include <iostream>
#include <thread>
#include <vector>
std::atomic int acnt;
int cnt;
void f()
    for (int n = 0; n < 10000; ++n)
        ++acnt;
        ++cnt;
        // Note: for this example, relaxed memory order
        // is sufficient, e.g. acnt.fetch add(1, std::memory order relaxed);
int main()
        std::vector<std::jthread> pool;
        for (int n = 0; n < 10; ++n)
            pool.emplace back(f);
    std::cout << "The atomic counter is " << acnt << '\n'</pre>
              << "The non-atomic counter is " << cnt << '\n';</pre>
```

#### 硬件看到的是什么?

```
#include <stdio.h>
#include <conio.h>
int main()
{
    printf("Hello, World"); // Displaying as Output
    getch();
    return0;
}
```

#### out/store到外设端口或显存

```
int a, b, c, d;
   _asm_ (
    "add %0, %1, %2"

//    c = a + b

: "r"(c)

: "+r"(a), "+r"(b)
)
int a, b, c, d;
   _asm_ (
    "add %[c2], %[a2], %[b2]"

//    c = a + b

: [c2]"r"(c)

: [a2]"+r"(a), [b2]"+r"(b)
)
```

```
#include <atomic>
#include <iostream>
#include <thread>
#include <vector>
                                       内存原子操作指令
std::atomic int acnt;
int cnt;
void f()
    for (int n = 0; n < 10000; ++n)
        ++acnt;
        ++cnt;
       // Note: for this example, relaxed memory order
        // is sufficient, e.g. acnt.fetch add(1, std::memory order relaxed);
int main()
        std::vector<std::jthread> pool;
        for (int n = 0; n < 10; ++n)
            pool.emplace back(f);
    std::cout << "The atomic counter is " << acnt << '\n'</pre>
              << "The non-atomic counter is " << cnt << '\n':</pre>
```

#### 最终硬件看到的是什么?

- 01010101.... 二进制码流
- 根据规则,以1byte, 2byte, 4byte等长度为单元去解析
- 然后触发相应的电路
- 执行算术、逻辑、位运算,分支跳转,访存读写,陷井例外。。。

## 今天的内容

- CPU指令集是什么
- 来自软件的需求
  - 通用指令集
  - 专用扩展
- 来自硬件和编译器实现的需求
  - 二进制编码
  - 高效的硬件实现
  - 模块化的可裁剪性

## 来自软件的需求-干活

- 跑纸带程序
- 跑操作系统
- 外设输入输出
- 多核并行
- 虚拟化
- 图形图像加解密加速 (SIMD/向量/密码)

每一种命令的下达,都需要一个二进制编码来区分

编码数量=log2(命令种类)

• 0 0 0

## 最小指令集的例子—Dec的PDP8 指令集只包含8条操作



#### Basic instructions [edit]

```
000 - AND - AND the memory operand with AC.
```

001 - TAD - Two's complement ADd the memory operand to <L,AC> (a 12 bit signed value (AC) w. carry in L).

010 - ISZ - Increment the memory operand and Skip next instruction if result is Zero.

011 - DCA - Deposit AC into the memory operand and Clear AC.

100 - JMS - JuMp to Subroutine (storing return address in first word of subroutine!).

101 — JMP — JuMP.

110 - IOT - Input/Output Transfer (see below).

111 - OPR - microcoded OPeRations (see below).

## 程序员/编译器的高超"合成"技艺

#### Optimized logical 'XOR' using "carryless addition"

```
CLA
              / clear accumulator (AC) since all we have is add!
TAD
     ArgOne / add (TAD) ArgOne to the just-zeroed AC
             / AND ArgTwo to determine where the carrys will be
AND
     ArgTwo
              / clear the LINK (CLL) and rotate the accumulator left (RAL)
CLL RAL
              / compliment (CMA) & increment (IAC) the accumulator (negate)
CMA IAC
TAD
     ArgOne / add the first argument to the negated accumulator
             / and add the second argument as well
TAD
     ArgTwo
              / the accumulator now contains the XOR of ArgOne & ArgTwo
```

The "carryless addition" code shown above efficiently implements the following algebraic expression:

ArgOne + ArgTwo - 2\*(ArgOne AND ArgTwo)

## 程序员/编译器的高超"合成"技艺



https://www.grc.co/dp-8/isp-musings.htm

#### 一个能完备支持 应用程序的例子: RISC-V 32基础指 令集只有40条指令

- RV32I was designed to be sufficient to form a compiler target and to support modern operating system environments
- RV32I can emulate almost any other ISA extension (except the A extension, which requires additional hardware support for atomicity)3/10/30

| DI | 722T | Pace ' | Inctminat | tion Set |
|----|------|--------|-----------|----------|
|    |      | Dase   | mstruc    | лоп эег  |

|              |                 | Base Instru | iction Se |             |         |               |
|--------------|-----------------|-------------|-----------|-------------|---------|---------------|
|              | imm[31:12]      |             |           | rd          | 0110111 | LUI           |
|              | imm[31:12]      |             |           | rd          | 0010111 | AUIPC         |
|              | n[20 10:1 11 19 |             |           | rd          | 1101111 | JAL           |
| imm[11:0     |                 | rs1         | 000       | rd          | 1100111 | JALR          |
| imm[12 10:5] | rs2             | rs1         | 000       | imm[4:1 11] | 1100011 | BEQ           |
| imm[12 10:5] | rs2             | rs1         | 001       | imm[4:1 11] | 1100011 | BNE           |
| imm[12 10:5] | rs2             | rs1         | 100       | imm[4:1 11] | 1100011 | BLT           |
| imm[12 10:5] | rs2             | rs1         | 101       | imm[4:1 11] | 1100011 | BGE           |
| imm[12 10:5] | rs2             | rs1         | 110       | imm[4:1 11] | 1100011 | BLTU          |
| imm[12 10:5] | rs2             | rs1         | 111       | imm[4:1 11] | 1100011 | BGEU          |
| imm[11:0     |                 | rs1         | 000       | rd          | 0000011 | LB            |
| imm[11:0     | 0]              | rs1         | 001       | rd          | 0000011 | LH            |
| imm[11:0     | 0]              | rs1         | 010       | rd          | 0000011 | LW            |
| imm[11:0     | 0]              | rs1         | 100       | rd          | 0000011 | LBU           |
| imm[11:0     | 0]              | rs1         | 101       | rd          | 0000011 | LHU           |
| imm[11:5]    | rs2             | rs1         | 000       | imm[4:0]    | 0100011 | SB            |
| imm[11:5]    | rs2             | rs1         | 001       | imm[4:0]    | 0100011 | SH            |
| imm[11:5]    | rs2             | rs1         | 010       | imm[4:0]    | 0100011 | SW            |
| imm[11:0     | 0]              | rs1         | 000       | rd          | 0010011 | ADDI          |
| imm[11:0     | 0]              | rs1         | 010       | rd          | 0010011 | SLTI          |
| imm[11:0     |                 | rs1         | 011       | rd          | 0010011 | SLTIU         |
| imm[11:0     | 0]              | rs1         | 100       | rd          | 0010011 | XORI          |
| imm[11:0     | 0]              | rs1         | 110       | rd          | 0010011 | ORI           |
| imm[11:0     | 0]              | rs1         | 111       | rd          | 0010011 | ANDI          |
| 0000000      | shamt           | rs1         | 001       | rd          | 0010011 | SLLI          |
| 0000000      | shamt           | rs1         | 101       | rd          | 0010011 | SRLI          |
| 0100000      | shamt           | rs1         | 101       | rd          | 0010011 | SRAI          |
| 0000000      | rs2             | rs1         | 000       | rd          | 0110011 | ADD           |
| 0100000      | rs2             | rs1         | 000       | rd          | 0110011 | SUB           |
| 0000000      | rs2             | rs1         | 001       | rd          | 0110011 | SLL           |
| 0000000      | rs2             | rs1         | 010       | rd          | 0110011 | SLT           |
| 0000000      | rs2             | rs1         | 011       | rd          | 0110011 | SLTU          |
| 0000000      | rs2             | rs1         | 100       | rd          | 0110011 | XOR           |
| 0000000      | rs2             | rs1         | 101       | rd          | 0110011 | SRL           |
| 0100000      | rs2             | rs1         | 101       | rd          | 0110011 | SRA           |
| 0000000      | rs2             | rs1         | 110       | rd          | 0110011 | OR            |
| 0000000      | rs2             | rs1         | 111       | rd          | 0110011 | AND           |
| fm pre       |                 | rs1         | 000       | rd          | 0001111 | FENCE         |
| 000000000    |                 | 00000       | 000       | 00000       | 1110011 | ECALL         |
| 000000000    | 001             | 00000       | 000       | 00000       | 1110011 | <u>EBREAK</u> |
|              |                 |             |           |             |         | 1 /           |

# 再加上跑Linux操作系统呢?

|         | Trap-F                            | Return Inst | ructions |            |         |                 |  |  |  |  |  |
|---------|-----------------------------------|-------------|----------|------------|---------|-----------------|--|--|--|--|--|
| 0001000 | 00010                             | 00000       | 000      | 00000      | 1110011 | SRET            |  |  |  |  |  |
| 0011000 | 00010                             | 00000       | 000      | 00000      | 1110011 | MRET            |  |  |  |  |  |
|         | Interrupt-Management Instructions |             |          |            |         |                 |  |  |  |  |  |
| 0001000 | 00101                             | 00000       | 000      | 00000      | 1110011 | WFI             |  |  |  |  |  |
| Supe    | ervisor Memo                      | ory-Manage  | ement In | structions |         |                 |  |  |  |  |  |
| 0001001 | rs2                               | rs1         | 000      | 00000      | 1110011 | SFENCE.VMA      |  |  |  |  |  |
| 0001011 | rs2                               | rs1         | 000      | 00000      | 1110011 | SINVAL.VMA      |  |  |  |  |  |
| 0001100 | 00000                             | 00000       | 000      | 00000      | 1110011 | SFENCE.W.INVAL  |  |  |  |  |  |
| 0001100 | 00001                             | 00000       | 000      | 00000      | 1110011 | SFENCE.INVAL.IR |  |  |  |  |  |
|         |                                   |             |          |            |         |                 |  |  |  |  |  |

2023/10/30 18

#### 但为什么还要有标准扩展



#### **RISC-V Base Plus Standard Extensions**

- Four base integer ISAs
  - RV32E, RV32I, RV64I, RV128I
  - RV32E is 16-register subset of RV32I
  - Only <50 hardware instructions needed for base</li>
- Standard extensions
  - -/ M. Integer multiply/divide
    - A: Atomic memory operations (AMOs + LR/SC)
  - F: Single-precision floating-point
  - D: Double-precision floating-point
  - G = IMAFD, "General-purpose" ISA)
  - Q: Quad-precision floating-point
- Above use standard RISC encoding in fixed 32-bit instruction word
- Frozen in 2014, ratified 2019, supported forever after

## 程序员/编译器的高超"合成"技艺



●因为硅片上的晶体管密度、 芯片主频以摩尔定律发展

●硬件可以更高效地实现更 多不同的功能的电路

●而软件模拟的方式太低效

The "carryless addition" code

https://www.grc.cc

dp-8/isp-musings.htm

left (RAL)

or (negate)

反例: 软件合成的浮点操作

Libgcc简介

Libgcc是GCC的低级运行时库,当一些运算在特定平台上不支持时,GCC 会自动生成对libgcc库函数的调用,使用库函数中的定义来模拟运算实现。

Libgcc定义了一组标准的运算函数,不同目标机器可以对其进行特定的指令实现,来支持常见的运算处理功能。

官方介绍: https://gcc.gnu.org/onlinedocs/gccint/Libgcc.html#Libgcc

代码地址: <a href="https://gcc.gnu.org/git/?p=gcc.git;a=tree;f=libgcc">https://gcc.gnu.org/git/?p=gcc.git;a=tree;f=libgcc</a>

#### RISC-V浮点操作调用Libgcc

在RISC-V中,如果没有启用F/D扩展时使用了浮点运算,就会调用Libgcc中定义的库函数,通过库函数完成浮点运算支持。

```
.file "fadd.c"
                                                                                  .option nopic
        .option nopic
                                                                                   .attribute arch, (rv64i2p1_m2p0_a2p1_c2p0_zicsr2p0)
        .attribute arch, "rv64i2p1_m2p0_a2p1/_f2p2_c2p0_zicsr2p0"
                                                                                  .attribute unaligned access, 0
        .attribute unaligned access, 0
                                                                                   .attribute stack_align, 16
        .attribute stack align, 16
                                                                                   .text
                                                                                  .globl __addsf3
         .text
                                                                                  .align 1
        .align 1
                                                                                  .globl func
        .globl func
                                                                                         func, @function
                                                                                   .type
                func, @function
        .type
                                                                          func:
func:
                                                                                          sp, sp, -32
                                                                                  addi
        addi
                 sp, sp, -32
                                                                                  sd
                                                                                          ra,24(sp)
        sd
                s0,24(sp)
                                                                                          s0,16(sp)
                                                                                  addi
                                                                                          s0,sp,32
        addi
                 s0,sp,32
                                                                                          a0, -20(s0)
                 a0, -20(s0)
                                                                                          a1,-24(s0)
            a1,-24(s0)
                                                                                          a1, -24(s0)
             fa4,-20(s0)
                                                                                          a0, -20(s0)
                fa5,-24(s0)
                                                                                          __addsf3
        fadd.s fa5,fa4,fa5
                                                                                          a5,a0
        fmv.x.s a0,fa5
                                                                                          a0,a5
                 s0,24(sp)
        1d
                                                                                          ra,24(sp)
                                                                                          s0,16(sp)
        addi
                sp, sp, 32
                                                                                  addi
                                                                                          sp, sp, 32
        ir
                 ra
                                                                                  jr
                                                                                          ra
                func, .-func
        .size
       .ident "GCC: (GNU) 13.0.0 20220829 (experimental)" 2023/10/30 -
                                                                                        func, .-func
                                                                                   .size
                                                                                          "GCC: (GNU) 13.0.0 20220829 (experimental)"
```

#### RISC-V浮点操作调用Libgcc

2023/10/30

#### 库函数由一系列汇编指令组成,通过宏定义来生成汇编代码

```
000000000001055a < addsf3>:
#include "soft-fp.h"
                                                 1055a:
                                                                                   lui
                                                                                           a4,0x800
                                                             00800737
#include "single.h"
                                                 1055e:
                                                                                           sp, sp, -32
                                                             1101
                                                                                    addi
                                                 10560:
                                                             177d
                                                                                   addi
                                                                                           a4,a4,-1 # 7fffff
SFtype
                                                 10562:
                                                             00a777b3
                                                                                   and
                                                                                           a5,a4,a0
addsf3 (SFtype a, SFtype b)
                                                 10566:
                                                             0175d61b
                                                                                   srliw
                                                                                           a2,a1,0x17
                                                 1056a:
                                                             8f6d
                                                                                   and
                                                                                           a4,a4,a1
  FP_DECL_EX;
                                                 1056c:
                                                             e822
                                                                                           s0,16(sp)
  FP DECL S (A);
                                                 1056e: 0175541b
                                                                                    srliw
                                                                                           s0,a0,0x17
  FP DECL S (B);
                                                 10572: 0ff47413
                                                                                   zext.b s0,s0
                                                 10576:
  FP DECL S (R);
                                                             0ff67613
                                                                                   zext.b a2,a2
                                                 1057a:
                                                             1782
                                                                                   slli
                                                                                           a5,a5,0x20
  SFtype r;
                                                 1057c:
                                                             1702
                                                                                    slli
                                                                                           a4,a4,0x20
                                                 1057e:
                                                             e426
                                                                                    sd
                                                                                           s1,8(sp)
  FP INIT ROUNDMODE;
                                                 10580:
                                                                                   srli
                                                                                           a5,a5,0x20
                                                             9381
  FP UNPACK SEMIRAW S (A, a);
                                                 10582:
                                                             01f5549b
                                                                                   srliw s1,a0,0x1f
  FP_UNPACK_SEMIRAW_S (B, b);
                                                 10586:
                                                                                    srli
                                                                                           a4,a4,0x20
                                                             9301
  FP ADD S (R, A, B);
                                                 10588:
                                                             40c4083b
                                                                                    subw
                                                                                           a6,s0,a2
  FP_PACK_SEMIRAW_S (r, R);
                                                 1058c:
                                                             ec06
                                                                                    sd
                                                                                           ra,24(sp)
  FP_HANDLE_EXCEPTIONS;
                                                 1058e:
                                                             e04a
                                                                                           s2,0(sp)
                                                                                    sd
                                                 10590:
                                                             01f5d59b
                                                                                   srliw
                                                                                           a1,a1,0x1f
                                                 10594:
                                                                                    slli
                                                                                           a3,a5,0x3
  return r;
                                                             00379693
```

# 所以需要定义General-purpose ISA



#### **RISC-V Base Plus Standard Extensions**

- Four base integer ISAs
  - RV32E, RV32I, RV64I, RV128I
  - RV32E is 16-register subset of RV32I
  - Only <50 hardware instructions needed for base</li>
- Standard extensions
  - -/ M. Integer multiply/divide
    - A: Atomic memory operations (AMOs + LR/SC)
  - F: Single-precision floating-point
  - D: Double-precision floating-point
  - -\G≠ IMAFD+Zicsr+Zifencei
  - Q: Quad-precision Hoating-point
- Above use standard RISC encoding in fixed 32-bit instruction word
- Frozen in 2014, ratified 2019, supported forever after

# 专用扩展: 如果定义的操作太多/太复杂会怎么样

- RISC 就逐渐变成了 CISC, 同一条指令操作太多 (精简就变成了复杂), 例子, ARMv7的带桶形移位寄存器的指令
- · 指令越来越多,超级复杂:例子, ARMv8
- "Overall, the ISA is complex and unwieldy: there are 1070 instructions, comprising 53 formats and and eight data addressing modes [18], all of which takes 5,778 pages to document [9]." -- Design of the RISC-V Instruction Set Architecture, Andrew Waterman

## 今天的内容

- CPU指令集是什么
- 来自软件的需求
  - 通用指令集
  - 专用扩展
- 来自硬件和编译器实现的需求
  - 二进制编码
  - 高效的硬件实现
  - 模块化的可裁剪性

| 指令集体系<br>结构的属性 | 来自软件的需求和定义  | 指令操作<br>CISC/RISC<br>ABI(传参,返回值,内存对齐,数据类型约定)                                                                                    |
|----------------|-------------|---------------------------------------------------------------------------------------------------------------------------------|
|                | 来自硬件的 需求和定义 | 地址宽度 (32/64bit)<br>寄存器宽度 (32/64/128/256/512bit)<br>指令集编码<br>寄存器组 (GPR/FPR/VR,控制/状态寄存器,FLAG Bits)<br>数据类型 (Int/FP)<br>寻址模式<br>尾端 |

2023/10/30 27

# RV32I的例子: 兼顾取指、译码效率的编码方式

1. major opcode位于bit0~7,在小尾端低字节先传下,CPU可以最快获得并译码,指导接下来的解析

| 31 30 25                                          | 5 24 21 20     | 19 15 | 14 12  | 2 11 8 7                                          | 6 0           |
|---------------------------------------------------|----------------|-------|--------|---------------------------------------------------|---------------|
| funct7                                            | rs2            | rs1   | funct3 | rd                                                | pcode R-type  |
|                                                   |                |       |        |                                                   |               |
| imm[1                                             | 1:0]           | rs1   | funct3 | rd                                                | opcode I-type |
| [14 8]                                            |                | -     | C +0   | . [4.0]                                           |               |
| [] imm[11:5]                                      | rs2            | rs1   | funct3 | imm[4:0]                                          | opcode S-type |
| $[imm[12] \mid imm[10:5]$                         | rs2            | rc1   | funct3 | $ \operatorname{imm}[4:1] \operatorname{imm}[11]$ | ongodo R tymo |
| $\lfloor \text{imm}[12] \mid \text{imm}[10:5]$    | 182            | rs1   | Tuncto | imm[4:1]   imm[11]                                | opcode B-type |
|                                                   | imm[31:12]     |       |        | rd                                                | opcode U-type |
| $\lceil \mathrm{imm}[20] \rceil = \mathrm{imm}[1$ | 0:1]   imm[11] | imm[1 | 9:12]  | rd                                                | dpcode J-type |
|                                                   |                |       |        |                                                   |               |

# RV32I的例子: 兼顾取指、译码效率的编码方式

2. rd/rs1/rs2/funct3/funct7以及imm域的划分在不同格式类别的指令之间也是基本对齐的,降低了判断逻辑的开销(延时)

| 31 30 2                                                        | 5 2 4 21 20          | 1 | 9 1.5  | 14 12  | 11 8 7                    | 6 0    |          |
|----------------------------------------------------------------|----------------------|---|--------|--------|---------------------------|--------|----------|
| funct7                                                         | rs2                  |   | rs1    | funct3 | $\operatorname{rd}$       | opcode | R-type   |
|                                                                | 4 01                 | _ |        | 0 10   | ,                         | , , ,  | <b>.</b> |
| imm[                                                           | 1:0]                 | Ш | rs1    | funct3 | rd                        | opcode | I-type   |
| imm[11:5]                                                      | rs2                  |   | rs1    | funct3 | $\operatorname{imm}[4:0]$ | opcode | S-type   |
| 11111[11.0]                                                    | 152                  |   | 151    | Tuneto | 111111[4.0]               | peode  | b-ty pe  |
| mm[12]   imm[10:5]                                             | rs2                  | Ι | rs1    | funct3 | imm[4:1]   imm[11]        | opcode | B-type   |
|                                                                | imm[31:12]           |   |        |        | rd                        | opcode | U-type   |
|                                                                |                      |   |        |        |                           |        |          |
| $\lfloor \operatorname{imm}[20] \rfloor = \operatorname{imm}[$ | 0: $1$ $ $ $imm[11]$ |   | imm[1] | 9:12]  | $\operatorname{rd}$       | opcode | J-type   |
|                                                                |                      |   |        |        |                           |        |          |

# RV32I的例子: 兼顾取指、译码效率的编码方式

3. 寄存器编码域在所有类别指令中一致, 读寄存器可以被提前到与译码并行

| 31 30 25 2           | 4 21 20                       | 1 | 9 1   | 5 14 12  | 11 8 7                                                | 6 0           |
|----------------------|-------------------------------|---|-------|----------|-------------------------------------------------------|---------------|
| funct7               | rs2                           |   | rs1   | funct3   | $\operatorname{rd}$                                   | opcode R-type |
|                      | _                             |   |       |          |                                                       |               |
| imm[11:              | 0]                            | Ш | rs1   | funct3   | rd                                                    | opcode I-type |
| [11 F]               | 0                             |   | 1     | <u> </u> | ·[4 0]                                                | C 4           |
| imm[11:5]            | rs2                           | Щ | rs1   | funct3   | imm[4:0]                                              | opcode S-type |
| [imm[12]   imm[10:5] | rs2                           |   | rs1   | funct3   | $\operatorname{imm}[4:1] \mid \operatorname{imm}[11]$ | opcode B-type |
|                      |                               |   |       |          |                                                       |               |
|                      | imm[31:12]                    |   |       |          | rd                                                    | opcode U-type |
| [10]                 | 1]   - [44]                   |   |       | 0.101    | 1                                                     |               |
| [imm[20]] $imm[10:$  | $1] \qquad   \text{ imm}[11]$ |   | imm[1 | .9:12]   | rd                                                    | opcode J-type |
|                      |                               |   |       |          |                                                       |               |

## 总结: 今天的内容

- CPU指令集是什么
- 来自软件的需求
  - 通用指令集
  - 专用扩展
- 来自硬件和编译器实现的需求
  - 二进制编码
  - 高效的硬件实现
  - 模块化的可裁剪性

#### 总结: 例子

- 最小指令集的CPU: DEC PDP8 8条指令
- · 能支持现代应用程序和编译器的指令集RV32I只有40条指令, 再加上7条特权态指令,可以支持Linux系统
- 为什么需要标准扩展M/A/F/D: 一个去掉FD的例子,libgcc的用途
- 硬件设计要考虑的方面: RV32I的例子说明如何在兼顾微架构特性进行指令集编码

#### 参考文献

- Design of the RISC-V Instruction Set Architecture, Andrew Waterman, <u>https://people.eecs.berkeley.edu/~krste/papers/EECS-2016-1.pdf</u>
- Instruction Set Architecture Design, <u>https://minnie.tuhs.org/CompArch/Lectures/week02.html</u>
- Computer Architecture: A Quantitative Approach, John L. Hennessy, David A. Patterson
- 一个RISC-V的压缩指令集是否应该保留,是否应该加入新的压缩指令集的讨论 https://lists.riscv.org/g/tech-profiles/topic/101784675
- 一个RISC-V的新扩展Memory tagging的讨论: https://lists.riscv.org/g/tech-j-ext/message/523

# Q&A Thanks ~