# 计算机组成原理408大题训练营——DAY15

### 前言概述

大家好,欢迎来到蓝蓝星球组织的第一期计算机组成原理408大题专项突破!

我们将通过计算机组成原理的精选出的一系列重点题以及09-22年所有的真题的练习。针对大家头疼的浮点数计算、cache访存与虚拟存储、一堆和一条指令的运行情况以及I/O数据传输的所有方面帮助大家攻克难关。本次活动深度剖析了历年真题,精选出了需要大家重点掌握的计组细节题目,在听完咸鱼强化的基础上,以真题为始,结合所选的重点题目来全方面加强计组大题理解,最后通过二刷真题来全面理解考试出题类型,一共50多道大题帮助大家稳扎稳打,拿下计组大题。本着参加打卡活动希望大家都可以学有所成的初心,邀请了猫叔、酒、Tina等几位同学给大家答疑并且帮助督促大家做好知识的输出工作,希望大家可以认真做题,坚持在星球打卡,念念不忘,必有回响!

#### 题外话

欢迎大家多多关注蓝蓝B站首页:蓝蓝希望你上岸呀B站首页

关于蓝蓝计算机考研3000+圈子: 计算机考研必备

以及蓝蓝公众号: 应用题训练营专题

也可以关注一下猫叔的B站账号,希望与大家共同进步<u>薛定谔的猫叔叔是你</u>

### 做题须知

- 1.建议先听咸鱼强化可后,针对咸鱼所讲真题,先跟着浏览真题,确保了解真题出题难度,浏览题目后,自己去先独立思考题目的知识点是否可以用自己的语言论述并写出
- 2.通过翻阅资料查阅真题的考点,并加以理解,接着利用重点题目的辅助练习来巩固每一章知识点
- 3.针对不会的内容需要反复思考,查阅王道书中相关章节知识,及时巩固题目细节考察重点,归纳总结常考题目类型
- 4.汇总每天的习题成册并留出足够的空白空间方便后期复盘与增补知识点,加强记忆
- 5.持之以恒,多总结多思考,多与管理员和群友及时交流处理所遇到的问题,学习中复盘,复盘中学习,通过培养费曼学习法让自己从输入者变成输出者,手中无剑而心中有剑,万变不离其宗,遇到陌生问题依旧可以迎刃而解的境界!
- 6.以终为始,通过前期的了解真题,到后面的重点模拟,剖析真题,把握出题规律,最后二刷真题,确保题目知识点胸有成竹,闲庭信步,信手捏来!

## 第五章专题相关题目:

01、单总线出现暂存寄存器的原因,以及图中各部件的名称以及指令的执行步骤,还有硬布线和微程序的区别(综合复习效率高)

9. 某模型机的数据通路如图5.11所示。R1和R2为通用寄存器,MDR为内存数据缓冲寄存器,MAR为内存地址寄存器,PC为程序计数器,IR为指令寄存器,M为内存。所有带箭头信号为控制信号。



图 5.11 某模型机的数据通路

- (1) 图中的 T1 和 T2 是什么部件, 有何作用?
- (2) 图中的部件 X 的名称是什么, 有何作用?
- (3) 若二地址 RS 型指令采用如下格式:

| 操作码 | 寄存器号 | 地址 |
|-----|------|----|
|     |      |    |

"SUB R1, (R2)"指令的操作为: R1←R1-(R2), 其中 R1、R2 为寄存器, (R2)表示寄存器 R2 指示的内存地址。表5.5给出指令取指周期各节拍的功能和控制信号, 请按照表5.5的方式表示给出减法 SUB 指令执行周期各节拍的功能和控制信号。

表 5.5 指令取指周期各节拍的功能和控制信号

| 节拍         | 功能       | 控制信号                               |
|------------|----------|------------------------------------|
| T1         | PC → MAR | PC-IB, IB-MAR                      |
| T2         | MIR      | RD, (DB-MDR, MDR-I), MDR-IB, IB-IR |
| T3         | PC+1     | PC+1                               |
| <b>T</b> 4 | 指令译码     | 无                                  |

(4) 如果设计该模型机的操作控制器,常用的设计方法有几种? 请对比各种设计方法的优缺点。





图 5.11 某模型机的数据通路

- (1) 图中的 T1 和 T2 是什么部件,有何作用?
- (2) 图中的部件 X 的名称是什么,有何作用?
- (3) 若二地址 RS 型指令采用加下格式:

操作码 寄存器号 地址

"SUB R1, (R2)"指令的操作为: R1←R1-(R2), 其中 R1、R2 为考存器, (R2) 表示寄存 器 R2 指示的内存地址。表5.5给出指令取指周期各节拍的功能和控制信号,请按照表5.5的 (4) 通车采用。硬布场与7缸彩序函钟 方式表示勢出藏法 SUB 指令執行周期各节拍的功能和控制信号。 表 5.5 指令取指周期各节拍的功能和控制信号

| 45 22 18 4 ACIDIANA LIMINATURA TANIBA |          |                                    |  |  |
|---------------------------------------|----------|------------------------------------|--|--|
| 节拍                                    | 功能       | 控制信号                               |  |  |
| T1                                    | PC → MAR | PC-IB, IB-MAR                      |  |  |
| T2                                    | MIR      | RD, (DB-MDR, MDR-I), MDR-IB, IB-IR |  |  |
| T3                                    | PC+1     | PC+1                               |  |  |
| <b>T4</b>                             | 指令译码     | 无                                  |  |  |

(4) 如果设计该模型机的操作控制器,常用的设计方法有几种? 请对比各种设计方法的优缺点。

得是 步骤 TI R2>MAR R2-IB, ZB-MAR RD. CD8-MOR, MDR-I), MDR-TB, 78-72 MCMAR) - TI Tz RI-IB, IB-TI RISTI - , A-78 , IB-RI AWARI

13) 拱行号碟切下

發布成皇根据据分割尤指时间唯存发一系列预排作打到信号 优重, · 莲度快 第周于 机SC 敌声, 到了股升电路, 可招展性差 ·政程序是平用方依逻辑将被操作信号行码化将

机器抗及转力该程序石入CM (持机场法路)中

化耳灵光可招展 融引连度慢 教女程序在取零路

02、读图识图知道不同的部件的代表是什么,明白pc自增的原理,取指执行的过程与控制信号(综合题 目)

10. 某 16 位模型机的数据通路如下图所示。R1 和 R2 为通用寄存器,ACC 为累加器,MDR 为内存数据缓冲寄存器,PC 为程序计数器。W 是写控制标志,R 是读控制标志。ALU 可以执行算术加 (+) 和加 1(+1) 两种操作,其中加 1 操作将总线数据加 1 后送入 R2 寄存器。



- (1) 图中的 X 和 Y 是什么部件, 有何作用?
- (2) 若主存地址空间大小为 4M 字, 则 R1、Y、PC 三个寄存器的位数各为多少?
- (3) 说明该处理器如何实现 PC+1 操作, 并按顺序给出需要发出的操作控制信号。
- (4) 请按顺序给出取指令过程中需要发出的操作控制信号。
- (5) 指令 ADD(m) 的功能为: ACC 加上存储单元 m 的内容, 将结果送到 ACC 中。请按顺序给出该指令执行阶段需要发出的操作控制信号。



| (4) 取指过程部 |             |           |  |
|-----------|-------------|-----------|--|
| 步骤        | 操作          | 摇栅信号      |  |
| T,        | 1PC) > MAR  | Pco, Yi   |  |
| T2        | MMAR) 7 MOR | P, MDRi   |  |
| T3        | (MOR) > TR  | MDROJXi   |  |
| T4        | (PGtI >Rz   | PlantoRvi |  |
| 75        | 1823-76     | RrosPCi   |  |

### (1) 孤治 过程和

| 操作 括      | 抓倍号                                            |
|-----------|------------------------------------------------|
|           | ACCO, RIT                                      |
|           |                                                |
|           | Xo s Yi                                        |
|           | R, MDR;<br>+, MDRo, Plo, RVi                   |
| 12v) →ACC | Actifro                                        |
|           | IACUTRI Adi TR JAMAR M (MAR) AMDR (MORTH(RI) A |

田子 加内京未配出明码等处试图的下发证处理为直接争论