

# 复旦微电子

# FM17550 通用 非接触通讯芯片

技术手册

2018.02



本资料是为了让用户根据用途选择合适的上海复旦微电子集团股份有限公司(以下简称复旦微电子)的产品而提供的参考资料,不转让属于复旦微电子或者第三者所有的知识产权以及其他权利的许可。

在使用本资料所记载的信息最终做出有关信息和产品是否适用的判断前,请您务必将所有信息作为一个整体系统来进行评价。

采购方对于选择与使用本文描述的复旦微电子的产品和服务全权负责,复旦微电子不承担采购方选择与使用本文描述的产品和服务的责任。除非以书面形式明确地认可,复旦微电子的产品不推荐、不授权、不担保用于包括军事、航空、航天、救生及生命维持系统在内的,由于失效或故障可能导致人身伤亡、严重的财产或环境损失的产品或系统中。

未经复旦微电子的许可,不得翻印或者复制全部或部分本资料的内容。

今后日常的产品更新会在适当的时候发布,恕不另行通知。 在购买本资料所记载的产品时,请预先向复旦微电子在当地的销售办事处确认最新信息,并请您通过各种方式关注复旦微电子公布的信息,包括复旦微电子的网站(<u>http://www.fmsh.com/</u>)。

如果您需要了解有关本资料所记载的信息或产品的详情,请与上海复旦微电子集团股份有限公司在当地的销售办事处联系。

#### 商标

上海复旦微电子集团股份有限公司的公司名称、徽标以及"复旦"徽标均为上海复旦微电子集团股份有限公司及其分公司在中国的商标或注册商标。

上海复旦微电子集团股份有限公司在中国发布, 版权所有。

上海复旦微电子集团股份有限公司

# 目 录

| 目 录                     | 3  |
|-------------------------|----|
| 表目录                     | 6  |
| 图目录                     | 10 |
|                         |    |
| 1 产品综述                  | 11 |
| 1.1 产品简介                | 11 |
| 1.2 产品特点                | 11 |
| 1.3 结构框图                | 12 |
| 1.4 封装引脚                |    |
| 1.4.1 FM17550 封装引脚      | 13 |
| 2 功能描述                  | 15 |
| 2.1 总体描述                | 15 |
| 2.2 ISO/IEC14443 A 功能支持 |    |
| 2.3 ISO/IEC14443 B 功能支持 |    |
| 2.4 卡操作模式               |    |
| 2.4.1 ISO14443A 卡操作模式   |    |
|                         |    |
| 3 FM17550 寄存器           | 17 |
| 3.1 FM17550 寄存器概述       | 17 |
| 3.1.1 <i>寄存器总表</i>      | 17 |
| 3.1.2 寄存器位行为            |    |
| 3.2 寄存器描述               |    |
| 3.2.1 Page 0:命令和状态      |    |
| 3.2.2 Page 1:通讯         |    |
| 3.2.3 Page 2:配置         |    |
| 3.2.4 Page 3:测试         |    |
| 3.2.5 扩展寄存器             | 46 |
| 4 HOST 接口               | 48 |
| 4.1 Host 接口自动侦测         | 48 |
| 4.2 SPI 接口              |    |
| 4.2.1 SPI <i>读数据</i>    |    |
| 4.2.2 SPI <i>写数据</i>    |    |
| 4.2.3 SPI 地址字节          |    |
| 4.3 UART 接口             | 49 |
| 4.3.1 UART 传输速率可配       | 49 |
| 4.3.2 UART 帧格式          | 50 |
| 4.4 I2C 总线接口            | 51 |
| 4.4.1 数据有效性             |    |
| 4.4.2  START 和 STOP 状态  |    |
| 4.4.3 字节格式              |    |
| 4.4.4 Acknowledge       |    |
| 4.4.5 7 位地址             |    |
| 4.4.6 寄存器写入访问           |    |
| 4.4.7 <i>寄存器读取访问</i>    |    |
| 4.4.8 高速模式              |    |
| 4.4.9 高速传输              |    |
| 4.4.10 HS 模式下的数据传输格式    |    |
| 4.4.11 F/S 模式与HS 模式间转换  | 56 |
| 上海复日微由子集团股份有限公司         |    |

|                | 4.4.12 低速模式                                                                                                                                                                                                                                                                                                                     |                        |
|----------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------|
|                | 4.5 扩展寄存器的访问                                                                                                                                                                                                                                                                                                                    |                        |
|                | 4.5.1 写扩展寄存器数据                                                                                                                                                                                                                                                                                                                  |                        |
|                | 4.5.2 读扩展寄存器数据                                                                                                                                                                                                                                                                                                                  |                        |
| 5              | 模拟电路接口和非接触接口控制                                                                                                                                                                                                                                                                                                                  | 58                     |
|                | 5.1 概述                                                                                                                                                                                                                                                                                                                          | 58                     |
|                | 5.2 发射驱动                                                                                                                                                                                                                                                                                                                        | 58                     |
|                | 5.3 射频场检测                                                                                                                                                                                                                                                                                                                       |                        |
|                | 5.4 串行数据切换开关                                                                                                                                                                                                                                                                                                                    | 60                     |
| 6              | CRC 协处理器                                                                                                                                                                                                                                                                                                                        | 61                     |
| 7              | FIFO 缓冲                                                                                                                                                                                                                                                                                                                         | 62                     |
|                | 7.1 FIFO 缓冲器的访问                                                                                                                                                                                                                                                                                                                 | 62                     |
|                | 7.2 FIFO 缓冲器的控制                                                                                                                                                                                                                                                                                                                 |                        |
|                | 7.3 FIFO 缓冲器的状态信息                                                                                                                                                                                                                                                                                                               | 62                     |
| 8              | 中断请求系统                                                                                                                                                                                                                                                                                                                          | 63                     |
|                | 8.1 中断源概述                                                                                                                                                                                                                                                                                                                       |                        |
|                | , , , , , , , = _                                                                                                                                                                                                                                                                                                               |                        |
| 9              | TIMER 计时单元                                                                                                                                                                                                                                                                                                                      | 64                     |
| 10             | 0 低功耗模式                                                                                                                                                                                                                                                                                                                         | 65                     |
|                | 10.1 DEEP POWER DOWN                                                                                                                                                                                                                                                                                                            | 65                     |
|                | 10.2 Hard Power Down                                                                                                                                                                                                                                                                                                            |                        |
|                | 10.2.1 HPD 下数据保存功能                                                                                                                                                                                                                                                                                                              | 65                     |
|                | 10.3 SOFT POWER DOWN                                                                                                                                                                                                                                                                                                            |                        |
|                | 10.4 射频关闭模式                                                                                                                                                                                                                                                                                                                     | 67                     |
|                |                                                                                                                                                                                                                                                                                                                                 |                        |
| 11             | 1 低电压检测功能                                                                                                                                                                                                                                                                                                                       | 68                     |
| 11<br>12       |                                                                                                                                                                                                                                                                                                                                 |                        |
| 12             | 2                                                                                                                                                                                                                                                                                                                               | 69                     |
| 12<br>13       | 2 振荡器电路                                                                                                                                                                                                                                                                                                                         | 69<br>70               |
| 12<br>13       | 2 振荡器电路                                                                                                                                                                                                                                                                                                                         | <b>69</b><br><b>70</b> |
| 12<br>13       | 2 振荡器电路                                                                                                                                                                                                                                                                                                                         | <b>69</b> 70           |
| 12<br>13       | 2 振荡器电路         3 复位和晶振起振时序         13.1 复位信号要求         13.2 晶振起振时序                                                                                                                                                                                                                                                             | <b>69</b> 70           |
| 12<br>13       | 2 振荡器电路                                                                                                                                                                                                                                                                                                                         |                        |
| 12<br>13<br>14 | 2 振荡器电路         3 复位和晶振起振时序         13.1 复位信号要求         13.2 晶振起振时序         4 指令集                                                                                                                                                                                                                                               |                        |
| 12<br>13<br>14 | 2 振荡器电路         3 复位和晶振起振时序         13.1 复位信号要求         13.2 晶振起振时序         4 指令集         14.1 概述         14.2 指令的一般行为         14.3 FM17550 指令描述                                                                                                                                                                                |                        |
| 12<br>13<br>14 | 2 振荡器电路         3 复位和晶振起振时序         13.1 复位信号要求         13.2 晶振起振时序         4 指令集         14.1 概述         14.2 指令的一般行为         14.3 FM17550 指令描述         14.3.1 IDLE                                                                                                                                                            |                        |
| 12<br>13<br>14 | 2 振荡器电路         3 复位和晶振起振时序         13.1 复位信号要求         13.2 晶振起振时序         4 指令集         14.1 概述         14.2 指令的一般行为         14.3 FM17550 指令描述         14.3.1 IDLE         14.3.2 Configure                                                                                                                                   |                        |
| 12<br>13<br>14 | 2 振荡器电路         3 复位和晶振起振时序         13.1 复位信号要求         13.2 晶振起振时序         4 指令集         14.1 概述         14.2 指令的一般行为         14.3 FM17550 指令描述         14.3.1 IDLE         14.3.2 Configure         14.3.3 Generate RandomID                                                                                                  |                        |
| 12<br>13<br>14 | 2 振荡器电路         3 复位和晶振起振时序         13.1 复位信号要求         13.2 晶振起振时序         4 指令集         14.1 概述         14.2 指令的一般行为         14.3 FM17550 指令描述         14.3.1 IDLE         14.3.2 Configure                                                                                                                                   |                        |
| 12<br>13<br>14 | 2 振荡器电路         3 复位和晶振起振时序         13.1 复位信号要求         13.2 晶振起振时序         4 指令集         14.1 概述         14.2 指令的一般行为         14.3 FM17550 指令描述         14.3.1 IDLE         14.3.2 Configure         14.3.3 Generate RandomID         14.3.4 CalcCRC                                                                           |                        |
| 12<br>13<br>14 | 2 振荡器电路 3 复位和晶振起振时序 13.1 复位信号要求 13.2 晶振起振时序 4 指令集  14.1 概述 14.2 指令的一般行为 14.3 FM17550 指令描述 14.3.1 IDLE 14.3.2 Configure 14.3.3 Generate RandomID 14.3.4 CalcCRC 14.3.5 Transmit. 14.3.6 NoCmdChange 14.3.7 Receive                                                                                                               |                        |
| 12<br>13<br>14 | 2 振荡器电路                                                                                                                                                                                                                                                                                                                         |                        |
| 12<br>13<br>14 | 2 振荡器电路 3 复位和晶振起振时序 13.1 复位信号要求 13.2 晶振起振时序 4 指令集 14.1 概述 14.2 指令的一般行为 14.3 FM17550 指令描述 14.3.1 IDLE 14.3.2 Configure 14.3.3 Generate RandomID 14.3.4 CalcCRC 14.3.5 Transmit 14.3.6 NoCmdChange 14.3.7 Receive 14.3.8 Transceive 14.3.8 Transceive 14.3.9 AutoColl                                                             |                        |
| 12<br>13<br>14 | 2 振荡器电路                                                                                                                                                                                                                                                                                                                         |                        |
| 12<br>13<br>14 | 2 振荡器电路 3 复位和晶振起振时序 13.1 复位信号要求 13.2 晶振起振时序 4 指令集  14.1 概述 14.2 指令的一般行为 14.3 FM17550 指令描述 14.3.1 IDLE 14.3.2 Configure 14.3.3 Generate RandomID 14.3.4 CalcCRC 14.3.5 Transmit. 14.3.6 NoCmdChange 14.3.7 Receive 14.3.8 Transceive 14.3.9 AutoColl 14.3.10 Authent 14.3.10 Authent 14.3.11 SoftReset                           |                        |
| 12<br>13<br>14 | 2 振荡器电路 3 复位和晶振起振时序 13.1 复位信号要求 13.2 晶振起振时序 4 指令集  14.1 概述 14.2 指令的一般行为 14.3 FM17550指令描述 14.3.1 IDLE 14.3.2 Configure 14.3.3 Generate RandomID 14.3.4 CalcCRC 14.3.5 Transmit. 14.3.6 NoCmdChange 14.3.7 Receive 14.3.8 Transceive 14.3.9 AutoColl 14.3.10 Authent 14.3.10 Authent 14.3.11 SoftReset                            |                        |
| 12<br>13<br>14 | 2 振荡器电路 3 复位和晶振起振时序 13.1 复位信号要求 13.2 晶振起振时序 4 指令集 14.1 概述 14.2 指令的一般行为 14.3 FM17550 指令描述 14.3.1 IDLE 14.3.2 Configure 14.3.3 Generate RandomID 14.3.4 CalcCRC 14.3.5 Transmit. 14.3.6 NoCmdChange 14.3.7 Receive 14.3.8 Transceive 14.3.8 Transceive 14.3.9 AutoColl 14.3.1 O Authent 14.3.10 Authent 14.3.11 SoftReset  5 测试信号 |                        |
| 12<br>13<br>14 | 2 振荡器电路 3 复位和晶振起振时序 13.1 复位信号要求 13.2 晶振起振时序 4 指令集  14.1 概述 14.2 指令的一般行为 14.3 FM17550指令描述 14.3.1 IDLE 14.3.2 Configure 14.3.3 Generate RandomID 14.3.4 CalcCRC 14.3.5 Transmit. 14.3.6 NoCmdChange 14.3.7 Receive 14.3.8 Transceive 14.3.9 AutoColl 14.3.10 Authent 14.3.10 Authent 14.3.11 SoftReset                            |                        |

| 16 | 典型应用图                            | 77         |
|----|----------------------------------|------------|
| 17 | 电气参数                             | 78         |
| 1  | <b>17.1</b> – 极限额定参数             | 78         |
| 1  | 17.2  主要电气指标                     | 78         |
|    | - 7-2 - KR いたシス<br>17.2 - 主要电气指标 | <i>7</i> 9 |
|    | 17.2.2 I2C 交流参数                  | 79         |
| 18 | 订货信息                             | 81         |
| 19 | 封装信息                             | 82         |
| 1  | 19.1 QFN32 封装尺寸图                 | 82         |
| 版本 | 本信息                              | 83         |
| 上海 | 每复旦微电子集团股份有限公司销售及服务网点            | 84         |

# 表目录

| 上海复<br>Shanghai Fu | 旦微电子集团股份有限公司<br>            | <b></b> |
|--------------------|-----------------------------|---------|
|                    | 5 TXSeLReg 寄存器              | 30      |
|                    | / TxAutoReg 位描述             |         |
|                    | TXAUTOREG 寄存器               |         |
|                    | TxControlReg 位描述            |         |
|                    | TxControlReg 寄存器            |         |
|                    | RxModeReg 位描述               |         |
| •                  | RxModeReg 寄存器               |         |
| 表 3-41             | TxModeReg 位描述               | 28      |
| 表 3-40             | TxModeReg 寄存器               | 27      |
|                    | ModeReg 位描述                 |         |
| 表 3-38             | ModeReg 寄存器                 | 27      |
|                    | PAGEREG 位描述                 |         |
|                    | PAGEREG 寄存器                 |         |
|                    | EXREG 寄存器位描述                |         |
| •                  | EXREG 寄存器                   |         |
|                    | COLLREG 寄存器位描述              |         |
|                    | COLLREG 寄存器                 |         |
|                    | BITFRAMINGREG 寄存器位描述        |         |
| -                  | BITFRAMINGREG 寄存器           |         |
|                    | CONTROLREG 寄存器位描述           |         |
|                    | CONTROLREG 寄存器              |         |
|                    | WATERLEVELREG 寄存器位描述        |         |
|                    | WATERLEVELREG 寄存器           |         |
|                    | FIFOLEVELREG 寄存器位描述         |         |
| -                  | FIFOLEVELREG 寄存器            |         |
|                    | FIFODATAREG 寄存器位描述          |         |
|                    | FIFODATAREG 寄存器             |         |
|                    | STATUS2REG 位描述              |         |
|                    | STATUSZREG 寄存器              |         |
|                    | STATUS1REG 位描述              |         |
| -                  | STATUS1REG 寄存器              |         |
| -                  | ERRORREG 位描述                |         |
|                    | ERRORREG 寄存器                |         |
|                    | DIVINGREG 可存储               |         |
|                    | DiviRores 位祖处               |         |
|                    | COMMIRQREG 位描述              |         |
|                    | DIVIENREG 位抽处               |         |
| •                  | DIVIENREG 句仔器               |         |
|                    | COMMIENREG 位佃处              |         |
|                    | COMMIENREG 宣行奋              |         |
|                    | COMMIENREG 寄存器              |         |
|                    | COMMANDREG 句描述              |         |
|                    | PAGEREG 位拥坯                 |         |
|                    | PAGEREG 句仔裙<br>PAGEREG 位描述  |         |
| -                  | PAGEREG 寄存器                 |         |
|                    | 扩展寄存器总表<br>寄存器位行为及其描述       |         |
|                    | 寄存器总表                       |         |
|                    | ISO14443A 卡操作模式             |         |
|                    | FM17550 ISO/IEC14443 A 通讯简述 |         |
|                    | FM17550 QFN32 封装引脚记明        |         |

| 表 3-5D RSFIRIRS 等存層<br>表 3-51 RSFIRIS 等存層<br>表 3-52 RSFIRIS STATES       | 表 3-/10               | TxSelReg 位描述                            | 30   |
|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------|-----------------------------------------|------|
| 表 3-51 RATERSHOURES 寄存器 11 表 3-53 RATERSHOURES 寄存器体描述 31 表 3-54 DEMONES 資存器 31 表 3-55 DEMONES 資存器 31 表 3-56 DEMONES 資存器 31 表 3-57 RATERSHOURES 資存器 32 表 3-58 RATERSHOURES 資存器 32 表 3-58 RATERS 付債地 32 表 3-59 RATERS 位権地 32 表 3-59 RATERS 位権地 32 表 3-60 TACARDES 存存器 32 表 3-61 TACARDES 存存器 32 表 3-63 TACARDES 存储地 33 表 3-65 TACARDES 存储地 33 表 3-65 TACARDES 保持地 34 表 3-66 PACARDES 保持地 34 表 3-67 TACARDES 保持地 34 表 3-67 SERALSFEEDES (性抗地 34 表 3-67 SERALSFEEDES (性抗地 34 A 3-68 PACARDES (性抗地 34 A 3-76 CACARDES (性抗地 34 A 3-76 SERALSFEEDES (性抗地 34 A 3-76 SERALSFEEDES (性抗地 34 A 3-76 SERALSFEEDES (性抗地 35 A 3-71 CACARDES (性抗地 35 A 3-71 CACARDES (存存器 35 A 3-71 CACARDES (性抗地 35 A 3-71 CACARDES (性抗地 35 A 3-72 CACARDES (性抗地 35 A 3-73 CACARDES (性抗地 35 A 3-74 CACARDES (性抗地 35 A 3-75 CACARDES (性抗地 35 A 3-76 MOWIGHES 存存器 35 A 3-77 TACARDES (性抗地 35 A 3-78 TACARDES (性抗地 35 A 3-79 TACARDES (性抗          |                       | · · · · · · · · · · · · · · · · · · ·   |      |
| 表 3-52 RCTHESHOURES 音存器 31 表 3-54 DEMONRES 音存器性態 31 表 3-54 DEMONRES 音存器 31 表 3-55 RCTHESHOURES 音存器 31 表 3-56 RCTHESHOURES 音存器 32 表 3-57 RCURES 位指述 32 表 3-58 RCTHESHOURES 音存器 32 表 3-50 TAXCAMPRES 合作器 32 表 3-61 TAXCAMPRES 合作器 33 表 3-62 MANUALECVRES 位述述 33 表 3-63 MANUALECVRES 位述述 33 表 3-64 TYPEBRES 音存器 33 表 3-65 TYPEBRES 音存器 34 表 3-66 PARCHES 位指述 34 表 3-69 PARCHES 位指述 34 A 3-70 CRCRESULTES 音存器 35 A 3-71 CRCRESULTES 合存器 35 A 3-72 CRCRESULTES 合存器 35 A 3-72 CRCRESULTES 合存器 35 A 3-73 CRCRESULTES 合存器 35 A 3-73 CRCRESULTES 合存器 35 A 3-73 CRCRESULTES 合育存器 35 A 3-73 CRCRESULTES 合育存器 35 A 3-74 MONUMER CE 位描述 35 A 3-75 MONUMER CE 位描述 35 A 3-78 MONUMER CE 位描述 37 A 3-88 TAMPRASER CE OF AS A 3-89 RCTHESHES CE OF AS A 3-80 RCT CRCRESULTES CE OF AS A 3-90 RCT CRCRESULTES CE OF AS           |                       |                                         |      |
| 表 3-53 R/Tuersucunkre 奇仔器位施送 31 元 3-55 Demokres 奇仔器 31 元 3-56 Demokres 奇仔器 31 元 3-55 Demokres 奇仔器 32 元 3-55 R/U 寄存器 32 元 3-56 R/U 寄存器 32 元 3-57 R/U 寄存器 32 元 3-58 R/U 寄存器 32 元 3-58 R/U 寄存器 32 元 3-60 TARCAROREs 守存器 32 元 3-60 TARCAROREs 守存器 32 元 3-60 TARCAROREs 守存器 33 元 3-60 TARCAROREs 守存器 34 元 3-70 CRCRESURREs 存存器 34 元 3-70 CRCRESURREs 存存器 34 元 3-70 CRCRESURREs 存储 34 元 3-70 CRCRESURREs 存储 35 元 3-71 CRCRESURREs 存储 35 元 3-72 CRCRESURREs 存储 35 元 3-73 CRCRESURREs 存储 35 元 3-73 CRCRESURREs 存储 35 元 3-74 CRCRESURREs 存储 35 元 3-75 CRCRESURREs 存储 35 元 3-76 Modification of the state           |                       |                                         |      |
| 表 3-54 Drworker 6 存移                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  | •                     | • • • • • • • • • • • • • • • • • • • • |      |
| 表 3-55 DemoRRE 位指述 32 表 3-56 RPU 存存                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | •                     |                                         | _    |
| 表 3-56 RFU 寄存器       32         表 3-57 RFURGE 位推述       32         表 3-58 RFU 寄存器       32         表 3-60 TACAGORG 育存器       32         表 3-61 TACAGORG 位推述       33         表 3-62 MANUALCOVRE 位推述       33         表 3-63 MANUALCOVRE 位推述       33         表 3-64 TYPEREG 管存器       33         表 3-65 TYPEREG 位推述       34         表 3-66 SIRMASPETORIG 音存器       34         表 3-67 SIRMASPETORIG 音存器       34         表 3-68 PACEREG 位描述       34         表 3-69 PACEREG 位描述       34         表 3-70 CRCRESULTREG 首存器       35         表 3-71 CRCRESULTREG 首存器       35         表 3-72 CRCRESULTREG 首存器       35         表 3-73 CRCRESULTREG 首存器       35         表 3-73 CRCRESULTREG 首存器       35         表 3-74 CRCRESULTREG 首体器       35         表 3-75 CRCRESULTREG 首体器       35         表 3-76 MODIFICE 首体区域域       35         表 3-77 GROWITREG 管体器       36         表 3-78 TOMPHOSERGE F存留       36         表 3-79 ROMONITATEG 管体器       36         表 3-79 ROMONITATEG 管体器       36         表 3-79 ROMONITATEG 管体器       36         表 3-79 TOMONITATEG 管体器       36         表 3-70 MODIFICE C 位描述 </td <td></td> <td>• • • • • • • • • • • • • • • • • • • •</td> <td></td>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |                       | • • • • • • • • • • • • • • • • • • • • |      |
| 表 3-57 RFURG 位植述 32 表 3-58 RFU 寄存器 32 表 3-59 RFURG 位植述 32 表 3-59 RFURG 位植述 32 表 3-61 TACADREG 資存器 32 表 3-61 TACADREG 資存器 33 表 3-62 MANUALRCVREG 存在述 33 TAS 3-63 MANUALRCVREG 位植述 33 TAS 3-65 STACEREG 資存器 33 TAS 3-65 TYPE BREG 宣存器 33 TAS 3-65 TYPE BREG 宣存器 34 A 3-67 SERALSPEED REG 存存器 34 A 3-67 SERALSPEED REG 存存器 34 A 3-67 SERALSPEED REG 存存器 34 A 3-67 SERALSPEED REG 仓存器 34 A 3-67 SERALSPEED REG 仓存器 34 A 3-67 SERALSPEED REG 仓存器 34 A 3-68 PAGEREG 宣存器 34 A 3-67 CRCRESULTREG 仓存器 35 A 3-71 CRCRESULTREG 仓存器 35 A 3-71 CRCRESULTREG 色描述 35 A 3-72 CRCRESULTREG 色描述 35 A 3-73 CRCRESULTREG 色描述 35 A 3-74 GSNOPTREG 宣存器 35 A 3-74 GSNOPTREG 管存器 35 A 3-74 GSNOPTREG 管存器 35 A 3-78 MODIFIED REG E MET SERVED REG E ME          | •                     | · ··· =                                 |      |
| 表 3-58 RFU RF G 信持述       32         表 3-60 TACAGARGE 荷存器       32         表 3-61 TACAGARGE 荷存器       32         表 3-62 MANALACVIRES 存存器       33         表 3-63 MANUALCVIRES 存存器       33         表 3-64 TYPEBRES 有存器       33         表 3-65 TERRES 首任器       34         表 3-65 TERRES 首任器       34         表 3-66 SENALSFEEDRES 首任器       34         表 3-67 SENALSFEEDRES 首任器       34         表 3-67 SENALSFEEDRES 位描述       34         表 3-68 PAGFRES 信存器       34         表 3-70 CRCRESULTRES 位描述       35         表 3-71 CRCRESULTRES 位指述       35         表 3-72 CRCRESULTRES 位指述       35         表 3-73 CRCRESULTRES 位指述       35         表 3-75 CRCRESULTRES 位指述       35         表 3-76 MOOWIGHER G 育存器       35         表 3-77 MOOWIGHER G 育存器       36         表 3-78 TXDIFFHASTES (付描述       36         表 3-79 RYDIFFHASTES (付描述       36         表 3-79 RYDIFFHASTES (付描述       36         表 3-79 RYDIFFHASTES (付描述       36         表 3-79 TXDIFFHASTES (付描述       36         表 3-79 TXDIFFHASTES (付描述       36         表 3-70 TXDIFFHASTES (付描述       37         表 3-80 RYGERES 育存器       36                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |                       |                                         |      |
| 表 3-60 TACARORGE 育存器 32 表 3-61 TACARORGE 育存器 32 表 3-62 MANUARCVIRGE 育存器 33 表 3-62 MANUARCVIRGE 育存器 33 表 3-62 MANUARCVIRGE 位描述 33 表 3-63 TYPEBREG 位描述 33 表 3-64 TYPEBREG 包括选 34 表 3-66 SENAUSPEERBEG 包括选 34 表 3-66 SENAUSPEERBEG 包括选 34 表 3-66 SENAUSPEERBEG 包括选 34 表 3-67 SENAUSPEERBEG 包括选 34 表 3-67 SENAUSPEERBEG 包括选 34 表 3-69 PAGERIG 商存器 34 表 3-69 PAGERIG 商存器 35 表 3-72 CRCRSULTREG 商存器 35 表 3-73 CRCRSULTREG 商存器 35 表 3-71 CRCRSULTREG 商存器 35 表 3-72 CRCRSULTREG 商存器 35 表 3-73 CRCRSULTREG 何描述 35 表 3-75 CRCRSULTREG 何描述 35 表 3-76 SENOUTREG 何描述 35 表 3-76 SENOUTREG 何描述 35 表 3-78 SENOUTREG 何描述 35 表 3-78 TSETPHASERS 位描述 36 表 3-78 TSETPHASERS 位描述 36 A 3-78 TSETPHASERS 位描述 36 A 3-78 TSETPHASERS 位描述 36 R 3-78 TSETPHASERS 位描述 36 R 3-78 TSETPHASERS CH描述 36 R 3-88 TSETPHASERS CH描述 36 R 3-88 TSETPHASERS CH描述 36 R 3-88 TSETPHASERS CH描述 37 TS 3-86 MOOSPIRE GPT器 37 TS 3-86 MOOSPIRE GPT器 37 TS 3-86 MOOSPIRE GPT器 37 TS 3-87 TSETPHASERS CH描述 36 R 3-88 TSETPHASERS CH描述 36 R 3-88 TSETPHASERS CH描述 36 R 3-89 TSETPHASERS CH描述 36 R 3-89 TSETPHASERS CH描述 37 TS 3-86 MOOSPIRE GPT器 37 TS 3-86 MOOSPIRE GPT器 37 TS 3-86 MOOSPIRE GPT器 37 TS 3-87 TSETPHASERS CH描述 37 TS 3-87 TSETPHASERS CH描述 37 TS 3-88 MOOSPIRE GPT器 39 TS 3-89 TS MOOSPIRE GPT器 39 TS 3-89 TS MOOSPIRE GPT器 39 TS 3-89 TS MOOSPIRE GPT器 39 TS 3-89 TMOOFREG GPTS 39 TMOOFRE         | •                     | · ··· =                                 |      |
| 表 3-60 TARCARORES 育存整 32                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | -                     | • ,•                                    |      |
| 表 3-61 TARCARORES (存插述                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | •                     | , =                                     |      |
| 表 3-62 MANUAIRCVREG 存存器                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |                       |                                         |      |
| 表 3-63 MANUAIRCVREG 位描述 33 33 表 3-64 TYPEBREG 音存器 33 35 表 3-65 TYPEBREG 位描述 34 3-65 TYPEBREG 位描述 34 3-65 TYPEBREG 位描述 34 3-65 SERIALSPEEDREG 管存器 34 3-67 SERIALSPEEDREG 管存器 34 3-68 PAGEREG 奇存器 34 3-68 PAGEREG 奇存器 35 3-70 CRCRESULTREG 寄存器 35 3-71 CRCRESULTREG 寄存器 35 3-72 CRCRESULTREG 管存器 35 3-73 CRCRESULTREG 管存器 35 3-73 CRCRESULTREG 管存器 35 3-74 GSNOFREG 奇存器 35 3-74 GSNOFREG 奇存器 35 3-74 GSNOFREG 奇存器 35 3-75 GSNOFREG 奇存器 35 3-76 GSNOFREG 奇存器 35 3-78 GSNOFREG 奇存器 36 3-79 BTPHASEREG 位描述 36 3-79 BTPHASEREG 管存器 36 3-79 BTPHASEREG 管存器 36 3-79 BTPHASEREG 管存器 36 3-79 BTPHASEREG 管存器 37 3-83 RCCFGREG 奇存器 37 3-83 RCCFGREG 奇存器 37 3-83 GSNOREG 仓槽述 37 3-83 SSNOREG 仓槽证述 39 3-83 SSNOREG 仓槽证述 39 3-83 SSNOREG 仓槽证述 39 3-83 SSNOREG 仓槽证证 39 3-83 SSNOREG 仓标证证 39 3-83 SSNOR         |                       |                                         |      |
| 表 3-64 TyreBREG 答存答 33     表 3-65 TyreBREG 位描述 34     表 3-66 SERIALSPEEDREG 管存器 34     表 3-67 SERIALSPEEDREG 管存器 34     表 3-67 SERIALSPEEDREG 管在描述 34     表 3-68 PAGEREG 管存器 34     表 3-69 PAGEREG 管存器 34     表 3-70 CRCRESULTREG 高存容器 35     未 3-71 CRCRESULTREG 管存器 35     未 3-72 CRCRESULTREG 管存器 35     未 3-73 CRCRESULTREG 管存器 35     未 3-74 CRCRESULTREG 管存器 35     未 3-75 GNOPFREG 管描述 35     未 3-76 GNOPFREG 管描述 35     未 3-77 GNOPFREG 管荷描述 35     未 3-76 GNOPFREG 管荷描述 35     ま 3-76 MODWIOTHREG 高存容器 36     未 3-77 MODWIOTHREG 高存容器 36     ま 3-87 TyrePHASEREG 管存器 36     ま 3-87 TyrePRESE CM描述 37     ま 3-88 TyrePRESE CM描述 39     3-99 TyreSCALERREG 高存器 39     3-90 TyreSCALERREG 高存器 39         |                       |                                         |      |
| 表 3-65                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |                       |                                         |      |
| 表 3-66 SerialSpeedreg 奇存器 34 表 3-67 SerialSpeedreg 位描述 34 表 3-67 SerialSpeedreg 位描述 34 表 3-68 PaceReg 奇存器 34 表 3-68 PaceReg 奇存器 35 CRCResulTreg 倚存器 35 CRCResulTreg 位描述 35 CRCResulTreg 位描述 35 SerialSpeedreg SerialSpeed         | -                     | • • • • • • • • • • • • • • • • • • • • |      |
| 表 3-67 SERIALSPEEDREG 位描述 34 表 3-68 PAGEREG 育存器 34 表 3-69 PAGEREG 商存器 34 表 3-69 PAGEREG 商存器 35 CRCRESULTREG 何描述 35 表 3-71 CRCRESULTREG 简描述 35 表 3-72 CRCRESULTREG 简描述 35 表 3-72 CRCRESULTREG 简描述 35 表 3-73 CRCRESULTREG 简描述 35 表 3-73 GROPFREG 商存器 35 AB 3-73 GROPFREG 商存器 35 AB 3-75 GROWINTERG 位描述 35 AB 3-75 GROWINTERG 位描述 35 AB 3-75 GROWINTERG 位描述 36 AB 3-76 MODWINTERG 首在描述 36 AB 3-77 MODWINTERG 位描述 36 AB 3-78 TAB                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      | -                     | , =                                     |      |
| 表 3-68 PAGEREG 育存器 34 表 3-69 PAGEREG 位描述 34 表 3-69 PAGEREG 位描述 35 CRCRESULTREG 位描述 36 CRCRESULTREG 位描述 37 CRCRESULTREG CRCRES 等存器 37 CRCRESULTREG CRCRES 等存器 37 CRCRESULTREG CRCRE         | -                     | • • • •                                 |      |
| 表 3-69 PAGEREG 位描述 34 表 3-70 CRCRESUITREG 奇存器 35 表 3-71 CRCRESUITREG 荷花器 35 表 3-72 CRCRESUITREG 位描述 35 表 3-73 CRCRESUITREG 位描述 35 表 3-73 CRCRESUITREG 位描述 35 表 3-74 GSNOFFREG 寄存器 35 表 3-75 CRORESUITREG 位描述 35 A 3-75 CRORESUITREG 位描述 36 A 3-76 MODWIDTHREG 位描述 36 A 3-78 DITPHASEREG 奇存容器 36 A 3-78 DITPHASEREG 奇存容器 36 A 3-78 DITPHASEREG 奇存容器 36 A 3-79 DITPHASEREG 奇存器 36 A 3-80 RFCFGREG 位描述 37 A 3-84 CRORESUITREG 奇存器 37 A 3-84 CRORESUITREG 奇存器 37 A 3-84 CRORESUITREG 奇存器 37 A 3-85 CRORESUITREG 奇存器 37 A 3-85 CRORESUITREG O A 3-85 CRORESUITREG          | •                     | , =                                     |      |
| 表 3-70 CRCRESULTREG 寄存器                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               | -                     | • • •                                   |      |
| 表 3-71 CRCRESULTREG 位描述 35 表 3-72 CRCRESULTREG 管存器 35 表 3-73 CRCRESULTREG 管存器 35 表 3-73 CRCRESULTREG 位描述 35 表 3-74 CRCRESULTREG 位描述 35 表 3-76 MODWIDTHREG 管存器 36 表 3-77 MODWIDTHREG 位描述 36 表 3-77 MODWIDTHREG 位描述 36 表 3-78 TXBITPHASEREG 管存器 36 表 3-78 TXBITPHASEREG 管存器 36 表 3-78 TXBITPHASEREG 管存器 36 表 3-80 RFCrGREG 寄存器 36 表 3-80 RFCrGREG 管存器 36 表 3-81 RFCrGREG 位描述 37 表 3-82 GNONREG 寄存器 37 MODEREG 管存器 37 MODEREG 管存器 37 表 3-82 GNOREG 管存器 37 表 3-83 GNOREG 管育存器 37 表 3-85 CWGSPREG 管存器 37 表 3-85 TMODEREG 管存器 37 表 3-85 TMODEREG 管存器 38 MODGSPREG 位描述 37 表 3-85 TMODEREG 管存器 38 MODGSPREG 位描述 38 MODGSPREG 位描述 38 MODGSPREG 位描述 38 MODGSPREG 位描述 39 MODGSPREG 管存器 39 MODGSPREG 位描述 39 MODGSPREG ⑥ MODG         | •                     | · ··· -                                 |      |
| 表 3-72 CRCRESUITREG 寄存器 35 表 3-73 CRCRESUITREG 位描述 35 表 3-74 GSNOFFREG 含存器 35 表 3-75 GSNOFFREG 仓描述 35 表 3-76 MODWIDTHREG 寄存器 36 表 3-77 MODWIDTHREG 寄存器 36 表 3-78 TXBITPHASEREG 位描述 36 表 3-78 TXBITPHASEREG 资存器 36 表 3-80 RFCFGREG 寄存器 36 表 3-80 RFCFGREG 寄存器 36 RFCFGREG 寄存器 37 AS 3-81 RFCFGREG 位描述 37 表 3-82 GSNONREG 寄存器 37 表 3-82 GSNONREG 寄存器 37 表 3-83 GSNONREG 常存器 37 表 3-84 CWGSPREG 寄存器 37 表 3-84 CWGSPREG 寄存器 37 表 3-85 CWGSPREG 常存器 37 AS 3-80 FFCFGREG 常存器 38 AS 3-80 FFCFGREG 常存器 39 AS 3-91 FRECOALERREG 位描述 39 AS 3-91 FRECOALERREG 音存器 39 AS 3-91 FRECOALERREG 首存器 39 AS 3-91 FRECOALERGE ⑥ ĀFR 39 TCOUNTERVALLOREG ⑥ ĀFR 39 TCOUNTERVALLOREG ⑥ ĀFR 34 A0 AS 3-90 FCOUNTERVALLOREG ⑥ ĀFR 40 AC AS 3-90 FCOUNTERVALLOREG ⑥ ĀFR 40 AC AS 3-90 FCOUNTERVALLOREG ⑥ ĀFR 40 AC AS 3-101 PAGEREG ⑥ ĀFR 40 AC AS 3-101 FAGEREG ⑥ Ā         | -                     | • • • • • • • • • • • • • • • • • • • • |      |
| 表 3-73 CRCRESULTREG 位描述 35 表 3-74 GNOFFREG 令存器 35 表 3-75 GNOFFREG 位描述 35 表 3-75 GNOFFREG 位描述 35 表 3-76 MODWIDTHREG 奇存器 36 表 3-77 MODWIDTHREG 奇存器 36 表 3-77 MODWIDTHREG 奇存器 36 表 3-78 TSBITPHASEREG 奇存器 36 表 3-79 BITPHASEREG 位描述 36 表 3-81 RFCFGREG 位描述 36 表 3-80 RFCFGREG 存存器 36 RPCFGREG 奇存器 36 RPCFGREG 奇存器 37 表 3-82 GNONREG 奇存器 37 表 3-82 GNOREG 奇存器 37 表 3-83 GNOREG 奇存器 37 表 3-84 CWGSPREG 奇存器 37 表 3-84 CWGSPREG 奇存器 37 表 3-85 CWGSPREG 奇存器 37 表 3-85 TMODEREG 奇存器 37 表 3-86 MODGSPREG 奇存器 37 表 3-87 MODGSPREG 向在描述 37 表 3-88 TMODEREG 奇存器 38 表 3-88 TMODEREG 奇存器 38 表 3-89 TMODEREG 向在描述 39 表 3-90 TPRESCALERREG 倚右描述 39 表 3-91 TPRESCALERREG 位描述 39 表 3-91 TRELOADHREG 倚存器 39 TRELOADHREG 倚右语述 39 TRELOADHREG 倚右描述 39 TRELOADHREG 倚右描述 39 TRELOADHREG 倚右描述 39 TRELOADHREG 倚右带器 39 TRELOADHREG 倚右带器 39 TRELOADHREG 倚右带器 39 TRELOADHREG 倚右描述 39 TRELOADHREG 倚右带器 39 TCOUNTERVALHREG ſG 描述 40 A 3-99 TCOUNTERVALHREG ſG 描述 40 A 3-91 TCOUNTERVALHOREG ſG ſG ՌΖ 40 A 3-101 PAGEREG ſG                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | •                     | · ··· =                                 |      |
| 表 3-74 GSNOFFREG 寄存器 35 表 3-75 GSNOFFREG 位描述 35 表 3-75 GSNOFFREG 位描述 35 表 3-76 MODWIDTHREG 寄存器 36 表 3-77 MODWIDTHREG 敬行器 36 表 3-77 TXBITPHASEREG 敬行器 36 表 3-78 TXBITPHASEREG 敬佶述 36 表 3-78 TXBITPHASEREG 敬佶述 36 表 3-80 RFCFGREG 寄存器 36 3-81 RFCFGREG 位描述 37 表 3-82 GSNONREG 寄存器 37 表 3-83 GSNONREG 敬佶述 37 表 3-83 GSNONREG 敬佶述 37 表 3-84 CWGSPREG 敬佶述 37 表 3-84 CWGSPREG 敬佶述 37 表 3-85 CWGSPREG 敬佶述 37 表 3-86 MODGSPREG 敬佶述 37 表 3-87 MODGSPREG 敬佶述 37 表 3-88 TMODEREG 敬佶述 38 表 3-89 TMODEREG 敬佶述 38 表 3-89 TMODEREG 敬佶述 38 表 3-89 TMODEREG 敬佶述 39 表 3-91 TPRESCALERREG 敬佶述 39 表 3-91 TPRESCALERREG 敬佶述 39 表 3-91 TPRESCALERREG 敬佶述 39 表 3-91 TRELOADHIREG 寄存器 39 TRELOADHIREG 寄存器 39 TRELOADHIREG 敬佶述 39 表 3-91 TRELOADHIREG 敬佶述 39 表 3-94 TRELOADHIREG 敬佶述 39 表 3-95 TRELOADHIREG 敬佶述 39 表 3-95 TRELOADHIREG 敬佶述 39 表 3-95 TRELOADHIREG 敬佶述 39 表 3-97 TCOUNTERVALHIREG 愈存器 40 和 3-99 TCOUNTERVALHIREG 愈存器 40 和 3-99 TCOUNTERVALHIREG 愈存器 40 和 3-99 TCOUNTERVALHIREG 愈有器 40 和 3-99 TCOUNTERVALHIREG 愈有器 40 和 3-99 TCOUNTERVALHIREG 愈有器 40 和 3-99 TCOUNTERVALLIOREG Ф냾述 40 和 3-101 PAGEREG 位描述 40 和 3-101 TESTSELIREG 位描述 40 TESTSELIREG 位括述 40 TESTSELIREG 位括述述 40 TESTSELIREG 位括述 40 TESTS         |                       |                                         |      |
| 表 3-75 GSNOFFREG 位描述 35 表 3-76 MODWIDTHREG 容存器 36 表 3-77 MODWIDTHREG 含存器 36 表 3-78 TXBITPHASEREG 寄存器 36 表 3-78 TXBITPHASEREG 创描述 36 表 3-80 RFCFGREG 寄存器 36 表 3-80 RFCFGREG 寄存器 36 表 3-80 RFCFGREG 含存器 36 表 3-81 RFCFGREG 仓描述 37 表 3-82 GSNONREG 寄存器 37 表 3-82 GSNONREG 寄存器 37 表 3-83 GSNONREG 商存器 37 表 3-84 CWGSPREG 奇存器 37 表 3-85 CWGSPREG 位描述 37 表 3-85 TWGDEREG 包描述 37 表 3-86 MODGSPREG 寄存器 37 表 3-87 MODGSPREG 常存器 38 表 3-89 TMODEREG 包描述 38 表 3-89 TMODEREG 包描述 39 表 3-91 TPRESCALERREG 寄存器 39 表 3-92 TRELOADHIREG 奇存器 39 表 3-91 TRELOADHIREG 仓荷述 39 表 3-91 TRELOADHIREG 仓荷选 39 表 3-93 TRELOADHIREG 仓荷选 39 表 3-94 TRELOADHIREG 仓荷选 39 表 3-95 TRELOADHIREG 仓荷器 39 表 3-97 TCOUNTERVALHIREG 包描述 39 表 3-97 TCOUNTERVALHIREG 包描述 39 表 3-97 TCOUNTERVALHIREG 包描述 39 表 3-99 TCOUNTERVALHIREG 包描述 39 表 3-99 TCOUNTERVALHIREG 包描述 40 表 3-100 PAGEREG 奇存器 40 表 3-101 PAGEREG 包描述 40 表 3-101 PAGEREG 奇存器 40 表 3-101 PAGEREG ⑥ 4 A0 表 3-101 TESTSELIREG ⑥ 4 A0 表 3-101 TESTSELIREG ⑥ 4 A0 ESTSELIREG          |                       |                                         |      |
| 表 3-76 MoDWIDTHREG 容存器 36 表 3-77 MODWIDTHREG 位描述 36 表 3-78 TXBITPHASEREG 寄存器 36 表 3-78 BITPHASEREG 仓描述 36 表 3-79 BITPHASEREG 仓描述 36 表 3-80 RFCFGREG 仓描述 36 表 3-81 RFCFGREG 仓描述 37 表 3-82 GSNONREG 令存器 37 表 3-82 GSNONREG 仓描述 37 表 3-82 GSNONREG 仓描述 37 表 3-83 GSNOREG 位描述 37 表 3-84 CWGSPREG 奇存器 37 表 3-85 CWGSPREG 仓描述 37 表 3-85 TMODEREG 奇存器 38 MODGSPREG 仓描述 37 表 3-85 TMODEREG 奇存器 38 TMODEREG 奇存器 39 表 3-90 TPRESCALERREG 奇存器 39 表 3-91 TPRESCALERREG ⑥ 有容器 39 表 3-91 TPRESCALERREG ⑥ 有容器 39 表 3-91 TPRESCALERREG ⑥ 有容器 39 表 3-91 TRELOADHIREG ⑥ 有容器 39 表 3-94 TRELOADHIREG ⑥ 有容器 39 表 3-95 TRELOADHIREG ⑥ 有容器 39 表 3-96 TCOUNTERVALHIREG ⑥ 有容器 40 表 3-99 TCOUNTERVALHIREG ⑥ 有容器 40 表 3-99 TCOUNTERVALLIREG ⑥ 有容器 40 表 3-100 PAGEREG ⑥ 有容器 40 表 3-101 TESTSELIREG ⑥ 有容器 40 私 3-101         |                       |                                         |      |
| 表 3-77 MODWIDTHREG 位描述                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | 表 3-75                | GSNOFFREG 位描述                           | 35   |
| 表 3-78 TXBITPHASEREG 寄存器 36 表 3-79 BITPHASEREG 位描述 36 表 3-80 RFCFGREG 寄存器 36 表 3-81 RFCFGREG 含存器 37 表 3-82 GSNONREG 寄存器 37 表 3-82 GSNONREG 寄存器 37 表 3-83 GSNONREG 倚值描述 37 表 3-84 CWG\$PREG 寄存器 37 表 3-85 CWG\$PREG 位描述 37 表 3-85 CWG\$PREG 位描述 37 表 3-85 TWG\$PREG 位描述 37 表 3-85 CWG\$PREG 位描述 37 表 3-86 MODG\$PREG 倚在器 38 表 3-87 MODG\$PREG 位描述 38 表 3-87 MODG\$PREG 位描述 38 表 3-87 MODEREG ⑥存器 38 表 3-87 MODEREG ⑥存器 38 表 3-89 TMODEREG ⑥存器 38 表 3-90 TPRESCALERREG 寄存器 39 表 3-91 TPRESCALERREG 寄存器 39 表 3-91 TPRESCALERREG ⑥存器 39 表 3-91 TRELOADHIREG ⑥存器 39 表 3-95 TRELOADHIREG ⑥存器 39 表 3-95 TRELOADHIREG ⑥存器 39 表 3-95 TRELOADHIREG ⑥疗器 39 表 3-96 TCOUNTERVALHIREG ⑥位描述 39 表 3-96 TCOUNTERVALHIREG ⑥疗器 40 表 3-97 TCOUNTERVALHIREG ⑥位描述 40 表 3-99 TCOUNTERVALHOREG ⑥疗器 40 表 3-100 PAGEREG ⑥疗器 40 表 3-101 PAGEREG ⑥疗器 40 表 3-101 PAGEREG ⑥疗器 40 表 3-101 PAGEREG ⑥位描述 40 表 3-101 PAGEREG ⑥疗器 40 表 3-101 TESTSEL1REG ⑥疗器 40 A 3-101 TESTSEL1REG ⑥介器 40 A 3-101 TESTSEL1REG | 表 3-76                | MODWIDTHREG 寄存器                         | 36   |
| 表 3-79 BITPHASEREG 位描述 36 表 3-80 RFCFGREG 寄存器 36 表 3-80 RFCFGREG 合指述 37 3-82 GSNONREG 寄存器 37 表 3-82 GSNONREG 敬措述 37 表 3-82 GSNONREG 敬措述 37 表 3-84 CWGsPREG 觉措述 37 表 3-85 CWGsPREG 位描述 37 表 3-85 CWGsPREG 位描述 37 表 3-86 MoDGSPREG 负指述 37 表 3-87 MoDGSPREG 位描述 38 表 3-87 MoDGSPREG 位描述 38 表 3-87 MODGSPREG 位描述 38 表 3-88 TMODEREG 常存器 38 表 3-89 TMODEREG 敬措述 39 表 3-90 TPRESCALERREG 参存器 39 表 3-91 TPRESCALERREG 参存器 39 表 3-91 TPRESCALERREG 创描述 39 表 3-92 TRELOADHIREG 位描述 39 表 3-95 TRELOADHIREG 位描述 39 表 3-95 TRELOADHIREG 位描述 39 表 3-96 TRELOADHIREG 位描述 39 表 3-97 TCOUNTERVALHIREG 参存器 39 表 3-96 TCOUNTERVALHIREG 应描述 39 表 3-96 TCOUNTERVALHIREG 位描述 39 表 3-97 TCOUNTERVALHIREG 位描述 40 表 3-97 TCOUNTERVALHIREG 位描述 40 表 3-97 TCOUNTERVALHIREG 位描述 40 表 3-101 PAGEREG 位描述 40 表 3-101 TESTSELIREG 位描述 40                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            | 表 3-77                | MODWIDTHREG 位描述                         | 36   |
| 表 3-80 RFCFGREG 寄存器 36 表 3-81 RFCFGREG 位描述 37 表 3-82 GSNONREG 寄存器 37 表 3-82 GSNONREG 合植造 37 表 3-83 GSNONREG 位描述 37 表 3-83 GSNONREG 位描述 37 表 3-84 CWGSPREG 寄存器 37 表 3-85 CWGSPREG 仓植造 37 表 3-85 CWGSPREG 仓植造 37 表 3-85 MODGSPREG 仓植造 38 表 3-87 MODGSPREG 仓植造 38 表 3-87 MODEREG 仓植造 39 表 3-90 TPRESCALERREG 夸存器 39 表 3-90 TPRESCALERREG 仓植造 39 表 3-91 TPRESCALERREG 仓植造 39 表 3-91 TRELOADHIREG 夸存器 39 表 3-92 TRELOADHIREG 仓植造 39 表 3-92 TRELOADHIREG 仓植造 39 表 3-97 TCOUNTERVALHIREG 夸存器 39 表 3-97 TCOUNTERVALHIREG 查存器 40 表 3-97 TCOUNTERVALHIREG 位描述 40 表 3-97 TCOUNTERVALHIREG 位描述 40 表 3-101 PAGEREG 位描述 40 表 3-101 TESTSELIREG ⑥存器 40 表 3-101 TESTSELIREG ⑥疗器 40 A0 表 3-101 TESTSELIREG ⑥疗器 40 A0 表 3-101 TESTSELIREG № 40 A0 A0 A 3-101 TESTSELIREG № 40 A0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      | 表 3-78                | TXBITPHASEREG 寄存器                       | 36   |
| 表 3-81 RFCFGREG 位描述                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | 表 3-79                | BITPHASEREG 位描述                         | 36   |
| 表 3-82 GSNONREG 寄存器 37 表 3-83 GSNONREG 位描述 37 表 3-84 CWGSPREG 寄存器 37 表 3-84 CWGSPREG 寄存器 37 表 3-85 CWGSPREG 位描述 37 表 3-86 MODGSPREG 位描述 38 表 3-87 MODGSPREG 位描述 38 表 3-87 MODGSPREG 位描述 39 表 3-90 TPRESCALEREG 寄存器 39 表 3-90 TPRESCALEREG 寄存器 39 表 3-91 TPRESCALEREG 倚存器 39 表 3-92 TRELOADHIREG 位描述 39 表 3-92 TRELOADHIREG 位描述 39 表 3-93 TRELOADHIREG 位描述 39 表 3-94 TRELOADHIREG 位描述 39 表 3-95 TRELOADLOREG 位描述 39 表 3-97 TOUNTERVALHIREG 位描述 40 表 3-90 TOUNTERVALHIREG 位描述 40 表 3-101 PAGEREG 位描述 40 表 3-101 PAGEREG 位描述 40 表 3-102 TESTSELIREG 倚在器 40 表 3-101 PAGEREG 位描述 40 表 3-102 TESTSELIREG 奇存器 40 表 3-101 TESTSELIREG 倚在描述 40 表 3-101 TESTSELIREG 何在描述 40                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             | 表 3-80                | RFCrgReg 寄存器                            | 36   |
| 表 3-83 GSNONREG 位描述                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | 表 3-81                | RFCFGREG 位描述                            | 37   |
| 表 3-83 GSNONREG 位描述                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |                       |                                         |      |
| 表 3-84 CWGsPREG 寄存器                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |                       |                                         |      |
| 表 3-85 CWGsPREG 位描述                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |                       |                                         |      |
| 表 3-86 MODGSPREG 寄存器 38 表 3-87 MODGSPREG 位描述 38 表 3-87 MODGSPREG 位描述 38 表 3-88 TMODEREG 寄存器 38 表 3-89 TMODEREG 位描述 39 表 3-90 TPRESCALERREG 寄存器 39 表 3-91 TPRESCALERREG 倚右器 39 表 3-92 TRELOADHIREG 倚右器 39 无 3-93 TRELOADHIREG 位描述 39 表 3-95 TRELOADLOREG 倚右器 39 无 3-94 TRELOADLOREG 倚右器 39 表 3-95 TRELOADLOREG 倚右描述 39 表 3-97 TCOUNTERVALHIREG 倚右器 39 无 3-97 TCOUNTERVALHIREG 位描述 39 表 3-97 TCOUNTERVALHIREG 位描述 40 表 3-97 TCOUNTERVALLOREG 位描述 40 表 3-98 TCOUNTERVALLOREG 位描述 40 表 3-100 PAGEREG 奇存器 40 表 3-101 PAGEREG 位描述 40 表 3-101 TESTSEL1REG 倚右器 40 表 3-101 TESTSEL1REG ⑥ 3 A 40 表 3-101 TESTSEL1REG ⑥ 4 A 40 A 40 A 3-101 TESTSEL1REG ⑥ 4 A 40 A 40 A 40 A 3-101 TESTSEL1REG ⑥ 4 A 40                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |                       |                                         |      |
| 表 3-87 MODGSPREG 位描述                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |                       |                                         |      |
| 表 3-88 TMODEREG 寄存器 38 表 3-89 TMODEREG 位描述 39 表 3-90 TPRESCALERREG 寄存器 39 TPRESCALERREG 位描述 39 表 3-91 TPRESCALERREG 位描述 39 TRELOADHIREG 寄存器 39 TRELOADHIREG ⑥ 存器 39 TRELOADHIREG ⑥ 有器 39 TRELOADLOREG 寄存器 39 TRELOADLOREG 寄存器 39 TRELOADLOREG ⑥ 存器 39 TRELOADLOREG ⑥ 有器 39 TRELOADLOREG ⑥ 有器 39 TRELOADLOREG ⑥ 有器 40 表 3-95 TCOUNTERVALHIREG ⑥ 有器 40 表 3-97 TCOUNTERVALHIREG ⑥ 有器 40 表 3-98 TCOUNTERVALHOREG ⑥ 有器 40 表 3-100 PAGEREG ⑥ 有器 40 表 3-101 TESTSEL1REG ⑥ 存器 40 表 3-101 TESTSEL1REG ⑥ 存器 40 表 3-101 TESTSEL1REG ⑥ 有器 40 TESTSEL1REG ⑥ TESTSEL1REG ⑦ TESTSEL1REG ⑥ TESTSEL1REG ⑦          |                       |                                         |      |
| 表 3-89 TMODEREG 位描述 39 表 3-90 TPRESCALERREG 寄存器 39 表 3-91 TPRESCALERREG 位描述 39 表 3-92 TRELOADHIREG 寄存器 39 TRELOADHIREG 价描述 39 TRELOADLOREG 寄存器 39 TRELOADLOREG 寄存器 39 TRELOADLOREG 寄存器 39 TRELOADLOREG ⑥存器 39 TRELOADLOREG 位描述 39 表 3-95 TRELOADLOREG 位描述 39 表 3-96 TCOUNTERVALHIREG ⑥存器 40 表 3-97 TCOUNTERVALHIREG 位描述 40 表 3-98 TCOUNTERVALLOREG ⑥存器 40 表 3-101 PAGEREG ⑥ 有器 40 表 3-101 PAGEREG ⑥ 有器 40 表 3-101 PAGEREG ⑥ 有器 40 表 3-102 TESTSEL1REG ⑥ 存器 40 表 3-103 TESTSEL1REG ⑥ 有器 40 A0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             | •                     | , =                                     |      |
| 表 3-90 TPRESCALERREG 寄存器 39 表 3-91 TPRESCALERREG 位描述 39 表 3-92 TRELOADHIREG 寄存器 39 表 3-93 TRELOADHIREG 位描述 39 表 3-94 TRELOADLOREG 寄存器 39 表 3-95 TRELOADLOREG 位描述 39 表 3-95 TRELOADLOREG 位描述 39 表 3-96 TCOUNTERVALHIREG 寄存器 40 表 3-97 TCOUNTERVALHOREG 信描述 40 表 3-97 TCOUNTERVALLOREG 寄存器 40 表 3-100 PAGEREG 寄存器 40 表 3-100 PAGEREG 信描述 40 表 3-101 PAGEREG 位描述 40 表 3-101 PAGEREG 位描述 40 表 3-102 TESTSEL1REG 寄存器 40 表 3-103 TESTSEL1REG ⑥ 有器 40                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |                       |                                         |      |
| 表 3-91 TPRESCALERREG 位描述 39 表 3-92 TRELOADHIREG 寄存器 39 表 3-93 TRELOADHIREG 位描述 39 表 3-94 TRELOADLOREG 寄存器 39 表 3-95 TRELOADLOREG 位描述 39 表 3-96 TCOUNTERVALHIREG 寄存器 40 表 3-97 TCOUNTERVALHIREG 位描述 40 表 3-98 TCOUNTERVALLOREG 位描述 40 表 3-100 PAGEREG 寄存器 40 表 3-101 PAGEREG 位描述 40 表 3-101 PAGEREG 位描述 40 表 3-102 TESTSEL1REG 寄存器 40 表 3-103 TESTSEL1REG 位描述 40 表 3-103 TESTSEL1REG 位描述 40                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |                       |                                         |      |
| 表 3-92 TRELOADHIREG 寄存器 39 表 3-93 TRELOADHIREG 位描述 39 表 3-94 TRELOADLOREG 寄存器 39 表 3-95 TRELOADLOREG 位描述 39 表 3-95 TRELOADLOREG 位描述 39 表 3-96 TCOUNTERVALHIREG 寄存器 40 表 3-97 TCOUNTERVALHIREG 位描述 40 表 3-97 TCOUNTERVALLOREG 管存器 40 表 3-100 PAGEREG 寄存器 40 表 3-101 PAGEREG 位描述 40 表 3-101 PAGEREG 位描述 40 表 3-102 TESTSEL1REG 寄存器 40 表 3-103 TESTSEL1REG 位描述 40                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |                       |                                         |      |
| 表 3-93 TRELOADHIREG 位描述                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |                       |                                         |      |
| 表 3-94 TRELOADLOREG 寄存器                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |                       |                                         |      |
| 表 3-95 TRELOADLOREG 位描述                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |                       |                                         |      |
| 表 3-96 TCOUNTERVALHIREG 寄存器 40表 3-97 TCOUNTERVALLOREG 窗存器 40表 3-98 TCOUNTERVALLOREG 窗存器 40表 3-100 PAGEREG 寄存器 40表 3-101 PAGEREG 位描述 40表 3-102 TESTSEL1REG 窗存器 40表 3-103 TESTSEL1REG 位描述 40表 3-103 TESTSEL1REG 位描述 40                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |                       |                                         |      |
| 表 3-97 TCOUNTERVALHIREG 位描述 40表 3-98 TCOUNTERVALLOREG 寄存器 40表 3-99 TCOUNTERVALLOREG 位描述 40表 3-100 PAGEREG 寄存器 40表 3-101 PAGEREG 位描述 40表 3-102 TESTSEL1REG 寄存器 40表 3-103 TESTSEL1REG 位描述 40表 3-103 TESTSEL1REG 位描述 41                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |                       |                                         |      |
| 表 3-98 TCOUNTERVALLOREG 寄存器       40         表 3-99 TCOUNTERVALLOREG 位描述       40         表 3-100 PAGEREG 寄存器       40         表 3-101 PAGEREG 位描述       40         表 3-102 TESTSEL1REG 寄存器       40         表 3-103 TESTSEL1REG 位描述       41                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |                       |                                         |      |
| 表 3-99 TCOUNTERVALLOREG 位描述                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |                       |                                         |      |
| 表 3-100 PAGEREG 寄存器                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |                       |                                         |      |
| 表 3-101 PAGEREG 位描述                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |                       |                                         |      |
| 表 3-102 TESTSeL1REG 寄存器                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |                       |                                         |      |
| 表 3-103 TESTSEL1REG 位描述41                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |                       |                                         |      |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |                       |                                         |      |
| 上海复旦微电子集团股份有限公司 Shanghai Fudan Microelectronics Group Company Limited ####################################                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |                       |                                         | 41   |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       | 上海复旦<br>Shanghai Fuda | 2 似电                                    | 技术手册 |

| ± 0.404                | T 6 00 安左四                                                                                 |               |
|------------------------|--------------------------------------------------------------------------------------------|---------------|
|                        | TESTSEL2REG 寄存器                                                                            |               |
|                        | TESTSEL2REG 位描述                                                                            |               |
| •                      | TESTPINENREG 寄存器                                                                           |               |
| •                      | TESTPINENREG 位描述                                                                           |               |
| •                      | TESTPINVALUEREG 寄存器                                                                        |               |
| •                      | TESTPINVALUEREG 位描述                                                                        |               |
| •                      | TESTBUSREG 寄存器                                                                             |               |
|                        | TESTBUSREG 位描述                                                                             |               |
| •                      | TESTCTRLREG 寄存器                                                                            |               |
| •                      | TESTCTRLREG 位描述                                                                            |               |
| •                      | VersionReg 寄存器                                                                             | _             |
| 表 3-116                | ANALOGTESTREG 寄存器                                                                          | 43            |
|                        | ANALOGTESTREG 位描述                                                                          |               |
| 表 3-118                | TestDAC1Reg 寄存器                                                                            | 44            |
| 表 3-119                | TESTDAC1Reg 位描述                                                                            | 44            |
| 表 3-120                | TestDAC2Reg 寄存器                                                                            | 44            |
| 表 3-121                | TestDAC2Reg 位描述                                                                            | 44            |
| 表 3-122                | TestADCReg 寄存器                                                                             | 44            |
| 表 3-123                | TESTADCREG 位描述                                                                             | 45            |
| •                      | RFTREG 寄存器                                                                                 |               |
|                        | RFTREG 位描述                                                                                 |               |
| •                      | RFTREG 寄存器                                                                                 |               |
| • •                    | RFTREG 位描述                                                                                 | _             |
| •                      | RFTREG 寄存器                                                                                 |               |
| •                      | RFTREG 司任备                                                                                 |               |
|                        |                                                                                            |               |
|                        | RFTREG 寄存器                                                                                 |               |
| •                      | RFTREG 位描述                                                                                 |               |
|                        | HPDCTRL 寄存器                                                                                |               |
|                        | HPDCTRL 位描述                                                                                |               |
| •                      | USERET 寄存器                                                                                 |               |
|                        | UseRet 位描述                                                                                 |               |
|                        | LVDCTRL 寄存器                                                                                |               |
|                        | LVDctrL 位描述                                                                                |               |
|                        | 「同接口类型的连接标准                                                                                |               |
| 表 4-2 N                | 1OSI 和 MISO 的字节顺序                                                                          | 48            |
| 表 4-3 N                | 1OSI 和 MISO 字节顺序                                                                           | 48            |
| 表 4-4 首                | f字节 0 寄存器;地址 MOSI                                                                          | 49            |
| 表 4-5 B                | R_TO 和 BR_T1 设置                                                                            | 49            |
| 表 4-6 U                | ART 传输波特率选择                                                                                | 49            |
| 表 4-7 U                | ART 帧格式                                                                                    | 50            |
| 表 4-8 U                | ART 读数据字节顺序                                                                                | 50            |
|                        | <b>5入数据字节顺序</b>                                                                            |               |
| 表 4-10                 | 地址字节 0 寄存器;地址 MOSI                                                                         | 51            |
|                        | I2C 地址对应引脚                                                                                 |               |
|                        | 扩展寄存器字节定义                                                                                  |               |
|                        | 7                                                                                          |               |
|                        | X2 引脚相关控制信号和设置                                                                             |               |
|                        | <b>^2</b>                                                                                  |               |
|                        | 7. 例                                                                                       |               |
| •                      | P断源                                                                                        |               |
|                        | <sup>+</sup> めい。<br>HPD 模式保持寄存器列表                                                          |               |
|                        |                                                                                            |               |
|                        | 指令概述                                                                                       |               |
|                        | 测试信号路径选择(TestSel2Reg = 07H)                                                                |               |
|                        | 测试信号描述                                                                                     |               |
|                        | 测试信号路径选择(TestSel2Reg = 0DH)                                                                | 75            |
| 上海复旦<br>Shanghai Fudan | 微电子集团股份有限公司<br>Microelectronics Group Company Limited ———————————————————————————————————— | 技术手册          |
|                        |                                                                                            | 100 1 T 4 144 |

| 表 15-4 | 测试信号描述                      | 75 |
|--------|-----------------------------|----|
|        | 测试信号路径选择(TESTSEL2REG = 19H) |    |
| 表 15-6 | 测试信号描述                      | 75 |
| 表 15-7 | 测试信号描述                      | 76 |
| 表 17-1 | FM17550 极限额定参数              | 78 |
| 表 17-2 | FM17550 推荐工作条件              | 78 |
| 表 17-3 | SPI 交流参数                    | 79 |
| 表 17-4 | 12C 交流参数                    | 80 |

# 图目录

| 冬 | 1-1  | FM17550 结构框图                  | .12 |
|---|------|-------------------------------|-----|
| 冬 | 1-2  | FM17550 QFN32 封装引脚图(TOP VIEW) | .13 |
| 图 | 2-1  | FM17550 读写器模式                 | .15 |
| 图 | 2-2  | PCD 标准帧格式                     | .15 |
| 冬 | 2-3  | PICC 标准帧格式                    | .16 |
| 冬 | 4-1  | UART 读取数据时序图                  | .50 |
|   |      | UART 写入数据时序图                  |     |
|   |      | I2C 总线接口                      |     |
|   |      | I2C 总线上的位传输                   |     |
|   |      | START 和 STOP 状态               |     |
|   |      | I2C 总线上的 ACKNOWLEDGE 信号       |     |
|   |      | I2C 总线上的数据传输                  |     |
|   |      | START 过程后的第一位字节               |     |
|   |      | 寄存器读/写访问                      |     |
|   |      | I2C 总线 HS 模式协议转换              |     |
|   |      | I2C 总线 HS 模式协议帧格式             |     |
|   |      | 写扩展寄存器操作流程                    |     |
|   |      | 读扩展寄存器操作流程                    |     |
|   |      | TX1 和 TX2 间串行数据转换             |     |
|   |      | 石英晶体连接                        |     |
|   |      | 振荡器启动时间                       |     |
|   |      | AUTOCOLL 指令                   |     |
|   |      | 典型应用图                         |     |
|   |      | SPI 时序图                       |     |
| 图 | 17-2 | 快速和标准模式下的 I2C 总线时序图           | .80 |
| 冬 | 19-1 | FM17550 QFN32 封装尺寸图           | .82 |

# 1 产品综述

# 1.1 产品简介

FM17550 是一款高度集成的工作在13.56MHz下的非接触通讯芯片,支持以下3种不同的工作模式。

- ▶ 支持符合 ISO/IEC 14443 TypeA 协议的读写器模式
- ▶ 支持符合 ISO/IEC 14443 TypeB 的读写器模式
- ▶ 支持符合 ISO/IEC 14443A 协议的卡片模拟工作模式

同时提供了低功耗的外部卡片侦测功能,方便电池供电、需要低功耗工作、并且需要实时处理任意时刻会进入射频场的外部卡片的读写器设备。

FM17550 具有低电压、低功耗、驱动能力强、多接口支持、多协议支持等特点。适用于低功耗、低电压、低成本要求的非接触读写器应用。

# 1.2 产品特点

- ▶ 支持 ISO/IEC 14443 TypeA 读写器模式
- ▶ 支持 ISO/IEC 14443 TypeB 读写器模式
- ▶ 读写器模式支持 M1 加密
- ▶ 支持 ISO/IEC 14443A 卡片模拟模式
- ▶ ISO14443 TYPEA 读写器支持通讯速率 106kbps, 212kbps, 424kbps, 848kbps
- ▶ 读写器操作距离可达 50mm (取决于天线设计)
- ▶ 支持多种 host 接口
  - SPI接口最高 10Mbps
  - I2C 接口支持最高 400Kbps 的快速模式,和最高 3.4Mbps 高速模式
  - 串行 UART 接口,支持 RS232 帧格式,最高通讯速率 1.2Mbps
  - Host 接口独立电源供电
- ▶ 64Byte 收发缓冲 FIFO
- 中断输出模式灵活可配
- ▶ 内置外部场 RF 电平检测
- ▶ 多种低功耗模式
  - Soft powerdown 模式
  - Hard powerdown 模式
  - Deep powerdown 模式 (典型值 1uA)
- ▶ 支持低功耗外部卡片侦测功能
- ▶ 可编程定时器
- ▶ 内置振荡电路外接 27.12MHz 晶体
- ▶ 宽电压工作范围 2.2V~3.6V
- ▶ 射频发射驱动采用独立电源供电,最高可达 5.5V
- ▶ 内置 CRC 协处理器
- ▶ 可编程 I/O 引脚

# 1.3 结构框图



图 1-1 FM17550 结构框图

12

# 1.4 封装引脚

#### 1.4.1 FM17550 封装引脚



图 1-2 FM17550 QFN32 封装引脚图(TOP VIEW)

引脚定义.

| 分脚定义: |       |    |                                                                 |
|-------|-------|----|-----------------------------------------------------------------|
| 引脚序号  | 引脚名称  | 类型 | 引脚说明                                                            |
| 1     | I2C   | I  | I2C 总线接口使能                                                      |
| 2     | PVDD  | Р  | 引脚供电                                                            |
| 3     | DVDD  | Р  | 芯片供电                                                            |
| 4     | DVSS  | G  | 数字地                                                             |
| 5     | PVSS  | G  | 引脚地                                                             |
| 6     | NPD   | I  | 复位/休眠(Power Down)控制脚 0 电平时内部电路进入 power down 状态。 当产生一个上升沿时内部电路复位 |
| 7     | TIN   | I  | 测试信号输入                                                          |
| 8     | TOUT  | 0  | 测试信号输出                                                          |
| 9     | PVDD2 | Р  | TIN、TOUT 引脚供电                                                   |
| 10    | TVSS  | G  | 发射电路地                                                           |
| 11    | TX1   | 0  | 发射输出脚 1                                                         |
| 12    | TVDD  | Р  | 发射电路供电                                                          |
| 13    | TX2   | 0  | 发射输出脚 2                                                         |
| 14    | TVSS  | G  | 发射电路地                                                           |
| 15    | AVDD  | Р  | 模拟电路供电                                                          |
| 16    | VMID  | Р  | 内部参考电压                                                          |
| 17    | RX    | I  | 射频输入引脚                                                          |
| 18    | AVSS  | G  | 模拟地                                                             |
| 19    | AUX1  | 0  | 测试输出 1                                                          |

| 引脚序号 | 引脚名称   | 类型 | 引脚说明                      |  |
|------|--------|----|---------------------------|--|
| 20   | AUX2   | 0  | 测试输出 2                    |  |
| 21   | OSCIN  | I  | 27.12M 晶振输入,也作外部时钟输入      |  |
| 22   | OSCOUT | 0  | 27.12M 晶振输出               |  |
| 23   | IRQ    | 0  | 中断输出                      |  |
|      | SDA    | Ю  | I2C 总线数据 IO 脚             |  |
| 24   | NSS    | I  | SPI 接口使能                  |  |
|      | URX    | I  | UART 接口数据输入               |  |
| 25   | D1     | Ю  | 测试口                       |  |
| 25   | ADR5   | I  | I2C 总线地址 bit5             |  |
| 26   | D2     | Ю  | 测试口                       |  |
| 20   | ADR4   | l  | I2C 总线地址 bit4             |  |
| 27   | D3     | Ю  | 测试口                       |  |
| 21   | ADR3   | I  | I2C 总线地址 bit3             |  |
| 28   | D4     | Ю  | 测试口                       |  |
| 20   | ADR2   | I  | I2C 总线地址 bit2             |  |
|      | D5     | Ю  | 测试口                       |  |
| 29   | ADR1   | I  | I2C 总线地址 bit1             |  |
| 29   | SCK    | I  | SPI 接口时钟输入                |  |
|      | DTRQ   | 0  | UART 请求输出给 mcu            |  |
|      | D6     | Ю  | 测试口                       |  |
| 30   | ADR0   | I  | I2C 总线地址 bit0             |  |
| 30   | MOSI   | I  | SPI 接口 master 输出 slave 输入 |  |
|      | MX     | 0  | UART 输出到 mcu              |  |
|      | SCL    | I  | I2C 总线时钟线                 |  |
| 31   | MISO   | 0  | SPI 接口 master 输入 slave 输出 |  |
|      | UTX    | 0  | UART 接口数据输出               |  |
| 32   | EA     | I  | I I2C 总线地址模式              |  |

表 1-1 FM17550 QFN32 封装引脚说明

14

# 2 功能描述

# 2.1 总体描述

FM17550 读写器芯片支持多种协议和多种工作模式。

- ISO/IEC14443 A, ISO/IEC14443 B 的读写器模式;
- ISO/IEC14443A 协议的卡片模拟模式。



图 2-1 FM17550 读写器模式

# 2.2 ISO/IEC14443 A 功能支持

FM17550 支持的 ISO/IEC14443 A 的传输速率详见下表。

| 海河之后       | <b>冷口米</b> 和 |                 | <b>传输速度</b>    |                |  |  |  |
|------------|--------------|-----------------|----------------|----------------|--|--|--|
| 通讯方向       | 信号类型         | 106 kBd         | 212 kBd        | 424 kBd        |  |  |  |
| 读写器到卡(数    | 读写器调制方式      | 100%ASK         | 100%ASK        | 100%ASK        |  |  |  |
| 据从 FM17550 | 位编码          | 改进型米勒编码         | 改进型米勒编码        | 改进型米勒编码        |  |  |  |
| 送到卡)       | 位长度          | (128/13.56) µ s | (64/13.56) μ s | (32/13.56) µ s |  |  |  |
| 卡到读写器      | 卡调制方式        | 副载波负载调制         | 副载波负载调制        | 副载波负载调制        |  |  |  |
| (FM17550 从 | 副载波频率        | 13.56MHz/16     | 13.56MHz/16    | 13.56MHz/16    |  |  |  |
| 卡接收数据)     | 位编码          | 曼彻斯特编码          | BPSK           | BPSK           |  |  |  |

表 2-1 FM17550 ISO/IEC14443 A 通讯简述

FM17550 与 RFID 卡之间的通讯符合 ISO14443 A 的协议。下图给出 PCD 和 PICC 对应的帧格式。

PCD standard frames



图 2-2 PCD 标准帧格式

PICC standard frames for bit rate of fc/128



PICC standard frames for bit rates of fc/64, fc/32 and fc/16



图 2-3 PICC 标准帧格式

CRC 协处理器根据 ISO/IEC14443A 第 3 部分计算 CRC 值并根据传输速度控制内部校验生成。自动 奇偶校验生成可以通过 RCVreg 寄存器的奇偶校验关闭位来关闭。

# 2.3 ISO/IEC14443 B 功能支持

FM17550 芯片全面支持 ISO/IEC14443 协议,包括 type A 和 type B。详细参见 ISO/IEC14443 协议。

# 2.4 卡操作模式

FM17550 提供支持 ISO14443-A 协议的卡模拟模式。

#### 2.4.1 ISO14443A 卡操作模式

| 通讯方向             |              | ISO/IEC 14443A 更高传输速度 |               |               |
|------------------|--------------|-----------------------|---------------|---------------|
| 週讯万円             | 传输速度         | 106 kbit/s            | 212 kbit/s    | 424 kbit/s    |
| <b>法</b> 信服      | 读写器调制方式      | 100% ASK              | 100% ASK      | 100% ASK      |
| 读写器<br>到 FM17550 | 位编码          | 改进米勒编码                | 改进米勒编码        | 改进米勒编码        |
| 到 FIVIT7550      | 位长度          | (128/13.56) μs        | (64/13.56) μs | (32/13.56) μs |
| FM17550          | FM17550 调制方式 | 副载波负载调制               | 副载波负载调制       | 副载波负载调制       |
| 到读写器             | 副载波频率        | 13.56MHz/16           | 13.56MHz/16   | 13.56MHz/16   |
| 11 次一角           | 位编码          | 曼彻斯特编码                | BPSK          | BPSK          |

表 2-2 ISO14443A 卡操作模式

# 3 FM17550 寄存器

# 3.1 FM17550 寄存器概述

#### 3.1.1 寄存器总表

Page0: 命令和状态

Page1: 通讯 Page2: 配置 Page3: 测试

| PageReg   选择寄存器组   日动和停止命令执行                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | Page | 地址                                                                          | 寄存器名           | 功能                                      |  |  |  |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------|-----------------------------------------------------------------------------|----------------|-----------------------------------------|--|--|--|
| 2 ComlEnReg 中断请求使能与禁止控制位 3 DivIEnReg 中断请求使能与禁止控制位 4 Comlrageg 控制中断请求位 5 DivIrqReg 经制中断请求位 6 ErrorReg 显示上个执行指令的错误状态 7 Status1Reg 通讯控制状态位 8 Status2Reg 接收机和发射器的控制状态位 9 FIFODataReg 64 位 FIFO 的输入输出 A FIFOLevelReg 表示FIFO 内有效数据深度 B WaterLevelReg 定义了FIFO上溢和下溢警告的级别 C ControlReg APt控制等存器 D BitFramingReg 面向位的帧格式调整 E CollReg 在RF接口检测到的第一个冲突位的位置 F EXReg 扩展寄存器(另表详述) 0 PageReg 选择寄存器组 1 ModeReg 定义发射数据速率和帧格式 2 TxModeReg 定义发射数据速率和帧格式 3 RxModeReg 定义发射数据速率和帧格式 4 TxControlReg 天线驱动引脚 TX1 和 TX2 控制 5 TxAutoReg 天线驱动引脚 TX1 和 TX2 控制 5 TxAutoReg 天线驱动设置 6 TxSelReg 天线驱动设置 7 RxSelReg 开线驱动设置 A RFUReg 预留后用 B RFUReg 预留后用 C TarCardReg 控制 106 kbit 下 ISO/IEC 14443A 通讯和卡片模式的通讯 F SerialSpeedReg 选择串行 UART 接口速度 D PageReg 选择等存器组                   |      | 0                                                                           | PageReg        | 选择寄存器组                                  |  |  |  |
| Solid   Divience   中断请求使能与禁止控制位                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |      | 1                                                                           | CommandReg     | 启动和停止命令执行                               |  |  |  |
| 4 ComIrqReg 控制中断请求位 控制中断请求位 控制中断请求位 控制中断请求位 控制中断请求位 经制中断请求位 显示上一条执行指令的错误状态 通讯控制状态位 显示上一条执行指令的错误状态 通讯控制状态位 图                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |      | 2                                                                           | ComlEnReg      | 中断请求使能与禁止控制位                            |  |  |  |
| 5 DivIrgReg 控制中断请求位 6 ErrorReg 显示上一条执行指令的错误状态 6 ErrorReg 显示上一条执行指令的错误状态 7 Status1Reg 通讯控制状态位 8 Status2Reg 接收机和发射器的控制状态位 9 FIFODataReg 64 位 FIFO 的输入输出 A FIFOLevelReg 表示FIFO 内有效数据深度 B WaterLevelReg 定义了FIFO 上溢和下溢警告的级别 C ControlReg A种控制寄存器 D BitFramingReg 面向位的帧格式调整 E CollReg 在RF 接口检测到的第一个冲突位的位置 F EXReg 扩展寄存器(月表详述) 0 PageReg 近义接收发射模式 2 TxModeReg 定义接收发射模式 2 TxModeReg 定义接收数据速率和帧格式 3 RxModeReg 定义接收数据速率和帧格式 4 TxControlReg 天线驱动引脚 Tx1 和 Tx2 控制 5 TxAutoReg 天线驱动设置 6 TxSelReg 大线驱动信号源选择 7 RxSelReg 内部接收器设置 8 RxThresholdReg 接收译码器阈值选择 9 DemodReg 解调器设置 A RFUReg 预留后用                                                                                                                                                                 |      | 3                                                                           | DivlEnReg      | 中断请求使能与禁止控制位                            |  |  |  |
| 6 ErrorReg 显示上一条执行指令的错误状态 7 Status1Reg 通讯控制状态位 8 Status2Reg 接收机和发射器的控制状态位 9 FIFODataReg 64 位 FIFO 的输入输出 A FIFOLevelReg 表示 FIFO 内有效数据深度 B WaterLevelReg 定义了FIFO 上溢和下溢警告的级别 C ControlReg APt控制寄存器 D BitFramingReg 面向位的帧格式调整 E CollReg 在 RF 接口检测到的第一个冲突位的位置 F EXReg 扩展寄存器(另表详述) 0 PageReg 选择寄存器组 1 ModeReg 定义接收发射模式 2 TXModeReg 定义接收发射模式 3 RxModeReg 定义接收数据速率和帧格式 4 TXControlReg 天线驱动引脚 TX1 和 TX2 控制 5 TXAutoReg 天线驱动引脚 TX1 和 TX2 控制 5 TXAutoReg 天线驱动引脚 TX1 和 TX2 控制 5 TXSelReg 内部接收器设置 6 TxSelReg 大线驱动信号源选择 7 RxSelReg 内部接收器设置 8 RxThresholdReg 接收译码器阈值选择 9 DemodReg 解调器设置 9 DemodReg 解调器设置 A RFUReg 预留后用 C TarCardReg 控制 106 kbit 下 ISO/IEC 14443A 通讯和卡片模式的通讯 D ManualRCVReg 允许内部接收器的手动微调 F SerialSpeedReg 选择串行 UART 接口速度 0 PageReg 选择寄存器组 |      | 4                                                                           | ComIrqReg      | 控制中断请求位                                 |  |  |  |
| 7 Status1Reg 通讯控制状态位 8 Status2Reg 接收机和发射器的控制状态位 9 FIFODataReg 64 位 FIFO 的输入输出 A FIFOLevelReg 表示 FIFO 内有效数据深度 B WaterLevelReg 定义了 FIFO 上溢和下溢警告的级别 C ControlReg                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |      | 5                                                                           | DivlrqReg      | 控制中断请求位                                 |  |  |  |
| 8 Status2Reg 接收机和发射器的控制状态位 9 FIFODataReg 64 位 FIFO 的输入输出 A FIFOLevelReg 表示 FIFO 内有效数据深度 B WaterLevelReg 定义了 FIFO 上溢和下溢警告的级别 C ControlReg 各种控制寄存器 D BitFramingReg 面向位的帧格式调整 E CollReg 在 RF 接口检测到的第一个冲突位的位置 F EXReg 扩展寄存器(另表详述) 0 PageReg 定义接收发射模式 2 TxModeReg 定义接收发射模式 2 TxModeReg 定义接收发射模式 3 RxModeReg 定义接收数据速率和帧格式 4 TxControlReg 天线驱动引脚 TX1 和 TX2 控制 5 TxAutoReg 天线驱动设置 6 TxSelReg 天线驱动设置 7 RxSelReg 内部接收器设置 8 RxThresholdReg 接收译码器阈值选择 9 DemodReg 所调器设置 A RFUReg 预留后用 C TarCardReg 控制 106 kbit 下 ISO/IEC 14443A 通讯和卡片模式的通讯 D ManualRCVReg E TypeBReg ISO/IEC 14443B 控制 F SerialSpeedReg 选择串行 UART 接口速度 0 PageReg 选择寄存器组                                                                                                                |      | 6                                                                           | ErrorReg       | 显示上一条执行指令的错误状态                          |  |  |  |
| 8 Status2Reg 接收机和发射器的控制状态位 9 FIFODataReg 64 位 FIFO 的输入输出 A FIFOLevelReg 表示 FIFO 内有效数据定度 B WaterLevelReg 定义了FIFO 上溢和下溢警告的级别 C ControlReg                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | 0    | 0 1 2 3 4 5 6 7 8 9 A B C D N E F S 0 1 2 1 1 2 1 1 1 1 1 1 1 1 1 1 1 1 1 1 | Status1Reg     | 通讯控制状态位                                 |  |  |  |
| A FIFOLevelReg 表示 FIFO 内有效数据深度 B WaterLevelReg 定义了 FIFO 上溢和下溢警告的级别 C ControlReg 各种控制寄存器 D BitFramingReg 面向位的帧格式调整 E CollReg 在 RF 接口检测到的第一个冲突位的位置 F EXReg 扩展寄存器(另表详述) O PageReg 选择寄存器组 1 ModeReg 定义接收发射模式 2 TxModeReg 定义接收发射模式 3 RxModeReg 定义接收数据速率和帧格式 3 RxModeReg 定义接收数据速率和帧格式 4 TxControlReg 天线驱动引脚 TX1 和 TX2 控制 5 TxAutoReg 天线驱动引脚 TX1和 TX2 控制 6 TxSelReg 天线驱动信号源选择 7 RxSelReg 内部接收器设置 8 RxThresholdReg 接收译码器阈值选择 9 DemodReg 解调器设置 A RFUReg 预留后用 B RFUReg 预留后用 C TarCardReg 控制 106 kbit 下 ISO/IEC 14443A 通讯和卡片模式的通讯 D ManualRCVReg 允许内部接收器的手动微调 E TypeBReg ISO/IEC 14443B 控制 F SerialSpeedReg 选择寄存器组 2 1 CRCResultReg 是显示 CRC 计算的结果                                                                                                    | U    | 8                                                                           | Status2Reg     | 接收机和发射器的控制状态位                           |  |  |  |
| B WaterLevelReg 定义了FIFO 上溢和下溢警告的级别 C ControlReg                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |      | 9                                                                           | FIFODataReg    | 64 位 FIFO 的输入输出                         |  |  |  |
| CControlReg各种控制寄存器<br>面向位的帧格式调整ECollReg在 RF 接口检测到的第一个冲突位的位置FEXReg扩展寄存器(另表详述)0PageReg选择寄存器组1ModeReg定义接收发射模式2TxModeReg定义接收数据速率和帧格式3RxModeReg定义接收数据速率和帧格式4TxControlReg天线驱动引脚 TX1 和 TX2 控制5TxAutoReg天线驱动设置6TxSelReg大线驱动信号源选择7RxSelReg内部接收器设置8RxThresholdReg接收译码器阈值选择9DemodReg解调器设置ARFUReg预留后用CTarCardReg控制 106 kbit 下 ISO/IEC 14443A 通讯和卡片模式的通讯DManualRCVReg允许内部接收器的手动微调ETypeBRegISO/IEC 14443B 控制FSerialSpeedReg选择串行 UART 接口速度0PageReg选择寄存器组21CRCResultReg                                                                                                                                                                                                                                                                                   |      | Α                                                                           | FIFOLevelReg   | 表示 FIFO 内有效数据深度                         |  |  |  |
| D BitFramingReg 面向位的帧格式调整 E CollReg 在 RF 接口检测到的第一个冲突位的位置 F EXReg 扩展寄存器(另表详述) 0 PageReg 选择寄存器组 1 ModeReg 定义接收发射模式 2 TxModeReg 定义发射数据速率和帧格式 3 RxModeReg 定义接收数据速率和帧格式 4 TxControlReg 天线驱动引脚 TX1 和 TX2 控制 5 TxAutoReg 天线驱动设置 6 TxSelReg 天线驱动信号源选择 7 RxSelReg 内部接收器设置 8 RxThresholdReg 接收译码器阈值选择 9 DemodReg 解调器设置 A RFUReg 预留后用 C TarCardReg 控制 106 kbit 下 ISO/IEC 14443A 通讯和卡片模式的通讯 D ManualRCVReg 货中介部接收器的手动微调 E TypeBReg ISO/IEC 14443B 控制 F SerialSpeedReg 选择串行 UART 接口速度 0 PageReg 选择寄存器组                                                                                                                                                                                                                                                 |      | В                                                                           | WaterLevelReg  | 定义了 FIFO 上溢和下溢警告的级别                     |  |  |  |
| E CollReg 在RF接口检测到的第一个冲突位的位置 F EXReg 扩展寄存器(另表详述) 0 PageReg 选择寄存器组 1 ModeReg 定义接收发射模式 2 TxModeReg 定义发射数据速率和帧格式 3 RxModeReg 定义接收数据速率和帧格式 4 TxControlReg 天线驱动引脚 TX1 和 TX2 控制 5 TxAutoReg 天线驱动设置 6 TxSelReg 天线驱动设置 7 RxSelReg 内部接收器设置 8 RxThresholdReg 接收译码器阈值选择 9 DemodReg 解调器设置 A RFUReg 预留后用 B RFUReg 预留后用 C TarCardReg 控制 106 kbit 下 ISO/IEC 14443A 通讯和卡片模式的通讯 D ManualRCVReg 允许内部接收器的手动微调 E TypeBReg ISO/IEC 14443B 控制 F SerialSpeedReg 选择串行 UART 接口速度 0 PageReg 选择寄存器组                                                                                                                                                                                                                                                                  |      | С                                                                           | ControlReg     | 各种控制寄存器                                 |  |  |  |
| F EXReg 扩展寄存器(另表详述) O PageReg 选择寄存器组 1 ModeReg 定义接收发射模式 2 TxModeReg 定义发射数据速率和帧格式 3 RxModeReg 定义接收数据速率和帧格式 4 TxControlReg 天线驱动引脚 TX1 和 TX2 控制 5 TxAutoReg 天线驱动设置 6 TxSelReg 天线驱动信号源选择 7 RxSelReg 内部接收器设置 8 RxThresholdReg 接收译码器阈值选择 9 DemodReg 解调器设置 A RFUReg 预留后用 B RFUReg 预留后用 C TarCardReg 控制 106 kbit 下 ISO/IEC 14443A 通讯和卡片模式的通讯 D ManualRCVReg 允许内部接收器的手动微调 E TypeBReg ISO/IEC 14443B 控制 F SerialSpeedReg 选择串行 UART 接口速度 0 PageReg 选择寄存器组                                                                                                                                                                                                                                                                                            |      | D                                                                           | BitFramingReg  | 面向位的帧格式调整                               |  |  |  |
| 1 ModeReg                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |      | Е                                                                           | CollReg        | 在 RF 接口检测到的第一个冲突位的位置                    |  |  |  |
| 1 ModeReg 定义接收发射模式 2 TxModeReg 定义发射数据速率和帧格式 3 RxModeReg 定义接收数据速率和帧格式 4 TxControlReg 天线驱动引脚 TX1 和 TX2 控制 5 TxAutoReg 天线驱动信号源选择 6 TxSelReg 天线驱动信号源选择 7 RxSelReg 内部接收器设置 8 RxThresholdReg 接收译码器阈值选择 9 DemodReg 解调器设置 A RFUReg 预留后用 B RFUReg 预留后用 C TarCardReg 控制 106 kbit 下 ISO/IEC 14443A 通讯和卡片模式的通讯 D ManualRCVReg 允许内部接收器的手动微调 E TypeBReg ISO/IEC 14443B 控制 F SerialSpeedReg 选择串行 UART 接口速度 0 PageReg 选择寄存器组 2 1 CRCResultReg                                                                                                                                                                                                                                                                                                             |      | F                                                                           | EXReg          | 扩展寄存器(另表详述)                             |  |  |  |
| 2 TxModeReg 定义发射数据速率和帧格式 3 RxModeReg 定义接收数据速率和帧格式 4 TxControlReg 天线驱动引脚 TX1 和 TX2 控制 5 TxAutoReg 天线驱动设置 6 TxSelReg 天线驱动信号源选择 7 RxSelReg 内部接收器设置 8 RxThresholdReg 接收译码器阈值选择 9 DemodReg 解调器设置 A RFUReg 预留后用 B RFUReg 预留后用 C TarCardReg 控制 106 kbit 下 ISO/IEC 14443A 通讯和卡片模式的通讯 D ManualRCVReg 允许内部接收器的手动微调 E TypeBReg ISO/IEC 14443B 控制 F SerialSpeedReg 选择串行 UART 接口速度 0 PageReg 选择寄存器组 2 1 CRCResultReg                                                                                                                                                                                                                                                                                                                                   |      | 0                                                                           | PageReg        | 选择寄存器组                                  |  |  |  |
| RxModeReg 定义接收数据速率和帧格式                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |      | 1                                                                           | ModeReg        | 定义接收发射模式                                |  |  |  |
| 4TxControlReg天线驱动引脚 TX1 和 TX2 控制5TxAutoReg天线驱动设置6TxSelReg天线驱动信号源选择7RxSelReg内部接收器设置8RxThresholdReg接收译码器阈值选择9DemodReg解调器设置ARFUReg预留后用BRFUReg预留后用CTarCardReg控制 106 kbit 下 ISO/IEC 14443A 通讯和卡片模式的通讯DManualRCVReg允许内部接收器的手动微调ETypeBRegISO/IEC 14443B 控制FSerialSpeedReg选择串行 UART 接口速度0PageReg选择寄存器组21CRCResultReg                                                                                                                                                                                                                                                                                                                                                                                                                              |      | 2                                                                           | TxModeReg      | 定义发射数据速率和帧格式                            |  |  |  |
| 15TxAutoReg天线驱动设置6TxSelReg天线驱动信号源选择7RxSelReg内部接收器设置8RxThresholdReg接收译码器阈值选择9DemodReg解调器设置ARFUReg预留后用BRFUReg预留后用CTarCardReg控制 106 kbit 下 ISO/IEC 14443A 通讯和卡片模式的通讯DManualRCVReg允许内部接收器的手动微调ETypeBRegISO/IEC 14443B 控制FSerialSpeedReg选择串行 UART 接口速度0PageReg选择寄存器组21CRCResultReg                                                                                                                                                                                                                                                                                                                                                                                                                                                             |      | 3                                                                           | RxModeReg      | 定义接收数据速率和帧格式                            |  |  |  |
| 16TxSelReg天线驱动信号源选择7RxSelReg内部接收器设置8RxThresholdReg接收译码器阈值选择9DemodReg解调器设置ARFUReg预留后用BRFUReg预留后用CTarCardReg控制 106 kbit 下 ISO/IEC 14443A 通讯和卡片模式的通讯DManualRCVReg允许内部接收器的手动微调ETypeBRegISO/IEC 14443B 控制FSerialSpeedReg选择串行 UART 接口速度0PageReg选择寄存器组21CRCResultReg                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |      | 4                                                                           | TxControlReg   | 天线驱动引脚 TX1 和 TX2 控制                     |  |  |  |
| 17RxSelReg内部接收器设置8RxThresholdReg接收译码器阈值选择9DemodReg解调器设置ARFUReg预留后用BRFUReg预留后用CTarCardReg控制 106 kbit 下 ISO/IEC 14443A 通讯和卡片模式的通讯DManualRCVReg允许内部接收器的手动微调ETypeBRegISO/IEC 14443B 控制FSerialSpeedReg选择串行 UART 接口速度0PageReg选择寄存器组21CRCResultReg                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |      | 5                                                                           | TxAutoReg      | 天线驱动设置                                  |  |  |  |
| 1   8   RxThresholdReg   接收译码器阈值选择   9   DemodReg   解调器设置   所留后用   所留后用   所留后用   所留后用   下 TarCardReg   控制 106 kbit 下 ISO/IEC 14443A 通讯和卡片模式的通讯   D   ManualRCVReg   允许内部接收器的手动微调   E   TypeBReg   ISO/IEC 14443B 控制   F   SerialSpeedReg   选择串行 UART 接口速度   0   PageReg   选择寄存器组   2   1   CRCResultReg   显示 CRC 计算的结果                                                                                                                                                                                                                                                                                                                                                                                                                    |      | 6                                                                           | TxSelReg       | 天线驱动信号源选择                               |  |  |  |
| 8 RxThresholdReg 接收译码器阈值选择 9 DemodReg 解调器设置 A RFUReg 预留后用 B RFUReg 预留后用 C TarCardReg 控制 106 kbit 下 ISO/IEC 14443A 通讯和卡片模式的通讯 D ManualRCVReg 允许内部接收器的手动微调 E TypeBReg ISO/IEC 14443B 控制 F SerialSpeedReg 选择串行 UART 接口速度 0 PageReg 选择寄存器组 2 1 CRCResultReg 显示 CRC 计算的结果                                                                                                                                                                                                                                                                                                                                                                                                                                                                      | 1    | 7                                                                           | RxSelReg       | 内部接收器设置                                 |  |  |  |
| A RFUReg 预留后用 B RFUReg 预留后用 C TarCardReg 控制 106 kbit 下 ISO/IEC 14443A 通讯和卡片模式的通讯 D ManualRCVReg 允许内部接收器的手动微调 E TypeBReg ISO/IEC 14443B 控制 F SerialSpeedReg 选择串行 UART 接口速度 0 PageReg 选择寄存器组 2 1 CRCResultReg 显示 CRC 计算的结果                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  | '    | 8                                                                           | RxThresholdReg | 接收译码器阈值选择                               |  |  |  |
| B RFUReg 预留后用 C TarCardReg 控制 106 kbit 下 ISO/IEC 14443A 通讯和卡片模式的通讯 D ManualRCVReg 允许内部接收器的手动微调 E TypeBReg ISO/IEC 14443B 控制 F SerialSpeedReg 选择串行 UART 接口速度 0 PageReg 选择寄存器组 2 1 CRCResultReg 显示 CRC 计算的结果                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |      | 9                                                                           | DemodReg       | 解调器设置                                   |  |  |  |
| CTarCardReg控制 106 kbit 下 ISO/IEC 14443A 通讯和卡片模式的通讯DManualRCVReg允许内部接收器的手动微调ETypeBRegISO/IEC 14443B 控制FSerialSpeedReg选择串行 UART 接口速度0PageReg选择寄存器组21CRCResultReg                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |      | Α                                                                           | RFUReg         | 预留后用                                    |  |  |  |
| D ManualRCVReg 允许内部接收器的手动微调 E TypeBReg ISO/IEC 14443B 控制 F SerialSpeedReg 选择串行 UART 接口速度 0 PageReg 选择寄存器组 2 1 CRCResultReg 显示 CRC 计算的结果                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |      | В                                                                           | RFUReg         | 预留后用                                    |  |  |  |
| E TypeBReg ISO/IEC 14443B 控制 F SerialSpeedReg 选择串行 UART 接口速度 0 PageReg 选择寄存器组 2 1 CRCResultReg 显示 CRC 计算的结果                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |      | С                                                                           | TarCardReg     | 控制 106 kbit 下 ISO/IEC 14443A 通讯和卡片模式的通讯 |  |  |  |
| F SerialSpeedReg 选择串行 UART 接口速度 0 PageReg 选择寄存器组 2 1 CRCResultReg 显示 CRC 计算的结果                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |      | D                                                                           | ManualRCVReg   | 允许内部接收器的手动微调                            |  |  |  |
| 0   PageReg   选择寄存器组     2   1   CRCResultReg   显示 CRC 计算的结果                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |      | Е                                                                           | TypeBReg       | ISO/IEC 14443B 控制                       |  |  |  |
| 2 1 CRCResultReg 显示 CRC 计算的结里                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |      | F                                                                           | SerialSpeedReg | 选择串行 UART 接口速度                          |  |  |  |
| → CRCResultRea → 显示 CRC 计算的结果                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |      | 0                                                                           | PageReg        | 选择寄存器组                                  |  |  |  |
| 」 I L L L L L L L L L L L L L L L L L L                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | 2    | 1                                                                           | CDCDocultDoc   | 目子 CDC 计符的社用                            |  |  |  |
| 2                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |      | 2                                                                           | Chonesulkeg    | 业小 UNU II 异即纪苯                          |  |  |  |

| Page | 地址  | 寄存器名              | 功能                             |  |  |  |  |
|------|-----|-------------------|--------------------------------|--|--|--|--|
|      | 3   | GsNOffReg         | 当驱动关闭时,选择天线驱动引脚 TX1 和 TX2 的电导率 |  |  |  |  |
|      | 4   | ModWidthReg       | 调制宽度控制                         |  |  |  |  |
|      | 5   | TxBitPhaseReg     | 在 106 kbit 下调整 TX 的 bit 相位     |  |  |  |  |
|      | 6   | RFCfgReg          | 配置接收器增益和 RF 电平                 |  |  |  |  |
|      | 7   | GsNOnReg          | 当驱动使能时,选择天线驱动引脚 TX1 和 TX2 的电导率 |  |  |  |  |
|      | 8   | CWGsPReg          | 当驱动使能时,选择天线驱动引脚 TX1 和 TX2 的电导率 |  |  |  |  |
|      | 9   | ModGsPReg         | 当驱动使能时,选择天线驱动引脚 TX1 和 TX2 的电导率 |  |  |  |  |
|      | Α   | TModeReg          | 内部计时器设置                        |  |  |  |  |
|      | В   | TPrescalerReg     | 內部以可益反直                        |  |  |  |  |
|      | С   | TReloadReg        | 16 位计时器的重载值                    |  |  |  |  |
|      | D   | rkeloaukeg        | 10 24 的 6 的 8 数 16             |  |  |  |  |
|      | Е   | TCounterValReg    | 显示 16 位计时器实际值                  |  |  |  |  |
|      | F   | 1 Counter valiney | 业外 10 区付的研究协臣                  |  |  |  |  |
|      | 0   | PageReg           | 选择寄存器组                         |  |  |  |  |
|      | 1   | TestSel1Reg       | 测试信号配置                         |  |  |  |  |
|      | 2   | TestSel2Reg       | 测试信号配置及 PRBS 控制                |  |  |  |  |
|      | 3   | TestPinEnReg      | D1-D6 引脚输出驱动使能                 |  |  |  |  |
|      | 4   | TestPinValueReg   | 当被用于 I/O 总线时,定义 D1-D6 引脚的值     |  |  |  |  |
|      | 5   | TestBusReg        | 显示内部测试总线的状态                    |  |  |  |  |
| 3    | 6   | TestCtrlReg       | 测试控制                           |  |  |  |  |
|      | 7   | VersionReg        | 版本显示                           |  |  |  |  |
|      | 8   | AnalogTestReg     | 控制引脚 AUX1 和 AUX2               |  |  |  |  |
|      | 9   | TestDAC1Reg       | 为 TestDAC1 定义测试值               |  |  |  |  |
|      | Α   | TestDAC2Reg       | 为 TestDAC2 定义测试值               |  |  |  |  |
|      | В   | TestADCReg        | 显示 ADC I 和 Q 的实际值              |  |  |  |  |
|      | C-F | RFT               | 为产品测试预留                        |  |  |  |  |

表 3-1 寄存器总表

#### 扩展寄存器(EXReg):

| 47 11 1 | , , | 0         |         |                |
|---------|-----|-----------|---------|----------------|
| Page    | 地址  | 二级地址 寄存器名 |         | 功能             |
|         |     | 03        | HpdCtrl | HPD/DPD 模式选择   |
| 0       | F   | 1B        | UseRet  | HPD 模式下的数据保存功能 |
|         |     | 1D        | LVDctrl | 低电压检测控制        |

表 3-2 扩展寄存器总表

### 3.1.2 寄存器位行为

下表描述了寄存器的行为及访问条件。

| 缩写  | 行为  | 描述                                |
|-----|-----|-----------------------------------|
| r/w | 读和写 | 这些位可被主控芯片读写。它们只用于控制,其内容不被内部状态机影响。 |
| dy  | 动态  | 这些位可被主控芯片读写,但它们也能被内部状态机改写。        |
| r   | 只可读 | 这些寄存器位的值由内部状态决定,主控芯片只读。           |
| W   | 只可写 | 这些寄存器位只写,读取这些寄存器总是读到零。            |
| RFU | -   | 这些寄存器预留后用。                        |
| RFT | -   | 这些寄存器为产品测试预留且不能改变。                |

表 3-3 寄存器位行为及其描述

# 3.2 寄存器描述

### 3.2.1 Page 0: 命令和状态

#### 3.2.1.1 PageReg\_地址 00h

选择寄存器组。

| 位   | 7             | 6   | 5   | 4   | 3   | 2   | 1    | 0      |
|-----|---------------|-----|-----|-----|-----|-----|------|--------|
| 定义  | UsePageSelect | RFU | RFU | RFU | RFU | RFU | Page | Select |
| 位权  | r/w           | -   | -   | -   | -   | -   | r/w  | r/w    |
| 复位值 | 0             | 0   | 0   | 0   | 0   | 0   | 0    | 0      |

表 3-4 PageReg 寄存器

| 位   | 符号            | 描述                                                                                           |
|-----|---------------|----------------------------------------------------------------------------------------------|
| 7   | UsePageSelect | 置 1, PageSelect 的值被用作寄存器地址最高位和次高位。寄存器地址的低位则通过内部地址锁存(来自串行接口时序)方式定义。<br>置 0, 寄存器地址全部由内部地址锁存定义。 |
| 6-2 | -             | 预留后用。                                                                                        |
| 1-0 | PageSelect    | PageSelect 的值只在 UsePageSelect 置 1 的时候有用。                                                     |

表 3-5 PageReg 位描述

#### 3.2.1.2 CommandReg\_地址 01h

启动和停止命令执行。

| 位   | 7   | 6   | 5      | 4          | 3  | 2       | 1  | 0  |
|-----|-----|-----|--------|------------|----|---------|----|----|
| 定义  | RFU | RFU | RcvOff | Power Down |    | Command |    |    |
| 位权  | -   | -   | r/w    | dy         | dy | dy      | dy | dy |
| 复位值 | 0   | 0   | 1      | 0          | 0  | 0       | 0  | 0  |

表 3-6 CommandReg 寄存器

| 位   | 符号        | 描述                                                                                                                                 |
|-----|-----------|------------------------------------------------------------------------------------------------------------------------------------|
| 7-6 | -         | 预留后用。                                                                                                                              |
| 5   | RcvOff    | 置 1,射频模拟接收器关闭。                                                                                                                     |
| 4   | PowerDown | 置 1,进入 Soft power-down 模式。<br>置 0,FM17550 开始唤醒过程。过程中该位仍保持 1。0 表示 FM17550<br>已为后续操作准备就绪。<br>注: 当指令 SoftReset 被激活时,PowerDown 位不能置 1。 |
| 3-0 | Command   | 指令寄存器,根据主控芯片写入的指令码激活一条指令。读该寄存器反馈正在执行的指令。                                                                                           |

表 3-7 CommandReg 位描述

### 3.2.1.3 CommlEnReg\_地址 02h

中断请求使能与禁止控制位。

| 位       | 7      | 6     | 5     | 4       | 3          | 2          | 1      | 0        |
|---------|--------|-------|-------|---------|------------|------------|--------|----------|
| 定义      | IRqInv | TxIEn | RxIEn | IdleIEn | HiAlertIEn | LoAlertIEn | ErrlEn | TimerIEn |
| 位权      | r/w    | r/w   | r/w   | r/w     | r/w        | r/w        | r/w    | r/w      |
| 复位<br>值 | 1      | 0     | 0     | 0       | 0          | 0          | 0      | 0        |

表 3-8 CommlEnReg 寄存器

|  | 位 | 符号 | 描述 |
|--|---|----|----|
|--|---|----|----|

| 7 | Irqlnv     | 置 1, 引脚 IRQ 的信号被置为寄存器 Status1Reg 的 IRq 位的反。<br>置 0, 引脚 IRQ 的信号与 IRq 位相同。<br>配合 DivlEnReg 寄存器的 IRqPushPull,缺省的 1 值确保上电后芯片 IRQ<br>引脚是三态输出。 |
|---|------------|------------------------------------------------------------------------------------------------------------------------------------------|
| 6 | TxIEn      | 允许发射器中断请求(由 TxIRq 位表示)传递到引脚 IRQ。                                                                                                         |
| 5 | RxIEn      | 允许接收器中断请求(由 RxIRq 位表示)传递到引脚 IRQ。                                                                                                         |
| 4 | IdleIEn    | 允许 idle 中断请求(由 IdleIRq 位表示)传递到引脚 IRQ。                                                                                                    |
| 3 | HiAlertIEn | 允许渐满中断请求(由 HiAlertIRq 位表示)传递到引脚 IRQ。                                                                                                     |
| 2 | LoAlertIEn | 允许渐空中断请求(由 LoAlertIRQ 位表示)传递到引脚 IRQ。                                                                                                     |
| 1 | ErrlEn     | 允许错误中断请求(由 ErrlRQ 位表示)传递到引脚 IRQ。                                                                                                         |
| 0 | TimerIEn   | 允许 timer 中断请求(由 TxIRQ 位表示)传递到引脚 IRQ。                                                                                                     |

表 3-9 CommlEnReg 位描述

# 3.2.1.4 DivIEnReg\_地址 03h

中断请求使能与禁止控制位。

| 位   | 7           | 6   | 5   | 4         | 3   | 2      | 1       | 0        |
|-----|-------------|-----|-----|-----------|-----|--------|---------|----------|
| 定义  | IRQPushPull | RFU | RFU | TinActIEn | RFU | CRCIEn | RFOnlEn | RFOfflEn |
| 位权  | r/w         | -   | -   | r/w       | -   | r/w    | r/w     | r/w      |
| 复位值 | 0           | 0   | 0   | 0         | 0   | 0      | 0       | 0        |

表 3-10 DivlEnReg 寄存器

| 位   | 符号          | 描述                                                          |  |  |  |  |
|-----|-------------|-------------------------------------------------------------|--|--|--|--|
| 7   | IRQPushPull | 置 1,引脚 IRQ 按标准 CMOS 输出 pad 工作。<br>置 0,引脚 IRQ 按照开漏输出 pad 工作。 |  |  |  |  |
| 6-5 | -           | 预留后用                                                        |  |  |  |  |
| 4   | TinActlEn   | 许 TIN 中断请求传递到引脚 IRQ。                                        |  |  |  |  |
| 3   | RFU         | 预留后用。                                                       |  |  |  |  |
| 2   | CRCIEn      | 允许 CRC 中断请求(由 CRCIRq 位标明)传递到引脚 IRQ。                         |  |  |  |  |
| 1   | RfOnlEn     | 允许 RF field on 中断请求(由 RfOnIRq 位标明)传递到引脚 IRQ。                |  |  |  |  |
| 0   | RfOfflEn    | 允许 RF field off 中断请求(由 RfOffIRq 位标明)传递到引脚 IRQ。              |  |  |  |  |

表 3-11 DivlEnReg 位描述

# 3.2.1.5 CommlRqReg\_地址 04h

控制中断请求位。

| 位       | 7    | 6     | 5     | 4       | 3 2 1      |            | 0      |          |
|---------|------|-------|-------|---------|------------|------------|--------|----------|
| 定义      | Set1 | TxIRq | RxlRq | IdleIRq | HiAlertIRq | LoAlertIRq | ErrlRq | TimerIRq |
| 位权      | W    | dy    | dy    | dy      | dy         | dy         | dy     | dy       |
| 复位<br>值 | 0    | 0     | 0     | 1       | 0          | 1          | 0      | 0        |

表 3-12 CommlRqReg 寄存器

| 位 | 符号      | 描述                                                                                  |
|---|---------|-------------------------------------------------------------------------------------|
| 7 | Set1    | 置 1,寄存器 CommlRqReg 中的标记位被置起。<br>置 0,寄存器 CommlRqReg 中的标记位被清除。                        |
| 6 | TxIRq   | 发射数据的最后一位发出后立刻置 1。                                                                  |
| 5 | RxIRq   | 当接收器检测到一串有效数据流的末尾时置 1。<br>如果寄存器 RxModeReg 的 RxNoErr 位置 1,则 RxIRq 位只在 FIFO 中有数据时置 1。 |
| 4 | IdleIRq | 当一个指令执行完成,或 CommandReg 被改为 Idle 指令时,置 1。                                            |

| 位 | 符号          | 描述                                                           |
|---|-------------|--------------------------------------------------------------|
|   |             | 如果执行到一条未知指令,CommandReg 会自动变为 Idle 状态,IdleIRq                 |
|   |             | 置 1。如主控芯片启动一条 Idle 指令,不会置起 IdleIRq 位。                        |
| 2 | LI Morti Da | 当寄存器 Status1Reg 的 HiAlert 位置 1 时置 1。与 HiAlert 相反, HiAlertIRq |
| 3 | HiAlertIRq  | 存储该事件并且只能被 Set1 清除。                                          |
| 2 | LoAlortDa   | 当寄存器 Status1Reg 的 LoAlert 位置 1 时置 1。与 LoAlert 相反, LoAlertIRq |
| 2 | LoAlertIRq  | 存储该事件并且只能被 Set1 清除。                                          |
| 1 | ErrlRq      | 如果在 Error 寄存器有任何 error 位,置 1。                                |
| 0 | TimerIRq    | 当计时器 TimerValue 减到 0 时,置 1。                                  |

表 3-13 CommlRqReg 位描述

#### 3.2.1.6 DivIRqReg\_地址 05h

控制中断请求位。

| 位   | 7    | 6   | 5   | 4         | 3   | 2      | 1       | 0        |
|-----|------|-----|-----|-----------|-----|--------|---------|----------|
| 定义  | Set2 | RFU | RFU | TinActIRq | RFU | CRCIRq | RFOnIRq | RFOffIRq |
| 位权  | W    | -   | -   | dy        | -   | dy     | dy      | dy       |
| 复位值 | 0    | 0   | 0   | х         | 0   | 0      | Х       | X        |

表 3-14 DivIRqReg 寄存器

| 位   | 符号        | 描述                                                         |
|-----|-----------|------------------------------------------------------------|
| 7   | Set2      | 置 1,寄存器 DivIRQReg 内的标志位被置起。<br>置 0,寄存器 DivIRQReg 内的标志位被清除。 |
| 6-5 | -         | 预留后用                                                       |
| 4   | TinActIRq | 当 TIN 激活时,置 1。当检测到信号的上升或下降沿时,中断都被置起。                       |
| 3   | RFU       | 预留后用。                                                      |
| 2   | CRCIRq    | 当 CRC 指令激活且所有数据处理完成后,置 1。                                  |
| 1   | RfOnIRq   | 检测到外部 RF 场时,置 1。                                           |
| 0   | RfOffIRq  | 若当前外部 RF 场关闭时,置 1。                                         |

表 3-15 DivIRqReg 位描述

### 3.2.1.7 ErrorReg\_地址 06h

显示上一条执行指令的错误状态。

|     | 74. C. |         |     |            |         |        |           |             |  |  |  |
|-----|--------------------------------------------|---------|-----|------------|---------|--------|-----------|-------------|--|--|--|
| 位   | 7                                          | 6       | 5   | 4          | 4 3     |        | 1         | 0           |  |  |  |
| 定义  | WrErr                                      | TempErr | RFU | BufferOvfl | CollErr | CRCErr | ParityErr | ProtocolErr |  |  |  |
| 位权  | r                                          | r       | r   | r          | r       | r      | r         | r           |  |  |  |
| 复位值 | 0                                          | 0       | 0   | 0          | 0       | 0      | 0         | 0           |  |  |  |

表 3-16 ErrorReg 寄存器

| 位 | 符号         | 描述                                                                                      |  |  |  |  |  |
|---|------------|-----------------------------------------------------------------------------------------|--|--|--|--|--|
| 7 | WrErr      | 当 AutoColl 指令或 Authent 指令执行过程中数据被主控芯片写入 FIFO,或在 RF 接口发送最后一位和接收最后一位之间数据被主控芯片写入 FIFO,置 1。 |  |  |  |  |  |
| 6 | TempErr    | 中果内部温度传感器检测到过热,置 1。<br>这种情况下,天线驱动将自动关闭。<br>注:执行新指令可以清除 TempErr 以外的所有错误标识。               |  |  |  |  |  |
| 5 | RFU        | 预留后用。                                                                                   |  |  |  |  |  |
| 4 | BufferOvfl | 如果在 FIFO 已满的情况下,主控芯片或 FM17550 的内部状态机(比如接收器)试图写数据到 FIFO,置 1。                             |  |  |  |  |  |
| 3 | CollErr    | 如果检测到位冲突,置 1。在接收器启动阶段自动清除。该位只在 106 kbit 的                                               |  |  |  |  |  |

| 位 | 符号          | 描述                                             |
|---|-------------|------------------------------------------------|
|   |             | 按位防冲突中有效。在 212 kbit 和 424 kbit 通讯模式中始终置 1。     |
| 2 | CRCErr      | 如果寄存器 RxModeReg 的 RxCRCEn 位被设置且 CRC 计算失败,置 1。在 |
|   | CKCLII      | 接收器启动阶段自动清 0。                                  |
| 1 | ParityErr   | 如果奇偶校验失败,置 1。在接收器启动阶段自动清 0。                    |
| ı | FamyLii     | 只在 106kbit 的 ISO/IEC 14443A 通讯模式下有效。           |
|   |             | 如果下列情况之一出现,置 1:                                |
|   |             | ● 在 Authent 指令中,如果一个数据流接收到的字节数不正确,ProtocolErr  |
| 0 | ProtocolErr | 位置 1。                                          |
|   |             | ● 根据 ISO/IEC 14443A 定义, 如果米勒解码器检测到两个脉冲的间隔小于    |
|   |             | 规定的最小时间,置 1。                                   |

表 3-17 ErrorReg 位描述

### 3.2.1.8 Status1Reg\_地址 07h

控制 CRC、中断和 FIFO 缓冲器的状态位。

| 位    | 7        | 6     | 5        | 4   | 3        | 2    | 1       | 0       |
|------|----------|-------|----------|-----|----------|------|---------|---------|
| 定义   | RFFreqOK | CRCOk | CRCReady | IRq | TRunning | RFOn | HiAlert | LoAlert |
| 访问权利 | r        | r     | r        | r   | r        | r    | r       | r       |
| 复位值  | 0        | 0     | 1        | 0   | 0        | 0    | 0       | 1       |

表 3-18 Status1Reg 寄存器

| 位 | 符号       | 描述                                                                                                                                                                  |
|---|----------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 7 | RFFreqOK | 表示通过引脚RX 处检测到的场时钟频率是否在13.56 MHz 范围。如果通过引脚RX 检测到频率在12 MHz < RX 引脚频率 < 15 MHz 范围,置1。注:如果外部RF频率在9到12 MHz或15到19 MHz的范围内,那么RFFreqOK的值未定义。                                |
| 6 | CRCOk    | 如果 CRC 结果为 0,置 1。对于数据发射和接收,CRCOk 位未定义(用 ErrorReg 寄存器中的 CRCErr 位标识)。 CRCOk 表明了 CRC 协处理器的状态,在计算过程中值变为 0,当计算正确结束时,值变为 1。                                               |
| 5 | CRCReady | 当 CRC 计算结束时,置 1。该位只对执行 CalcCRC 指令时的 CRC 协处理器 计算有效。                                                                                                                  |
| 4 | IRq      | 该位表示,是否有任何中断源请求注意。(与中断使能位相关,参考寄存器 CommlEnReg 和 DivlEnReg)                                                                                                           |
| 3 | TRunning | 如果 FM17550 的计时器单元正在运行,置 1。(TcounterValReg 的值在下一个 timer 时钟减一)。<br>注:在门控模式下,当计时器通过寄存器使能时,TRunning 位置 1。该位不受门控信号影响。                                                    |
| 2 | RFOn     | 如果检测到外部 RF 场,置 1。该位不保存 RF 场状态。                                                                                                                                      |
| 1 | HiAlert  | 当储存在 FIFO 里的字节数满足以下公式时,置 1: HiAlert = (64 - FIFOLength) < WaterLevel 例: FIFOLength = 60, WaterLevel = 4 → HiAlert = 1 FIFOLength = 59, WaterLevel = 4 → HiAlert = 0 |
| 0 | LoAlert  | 当储存在 FIFO 里的字节数满足以下公式时,置 1: LoAlert = FIFOLength ≤ WaterLevel 例: FIFOLength = 4, WaterLevel = 4 → LoAlert = 1 FIFOLength = 5, WaterLevel = 4 → LoAlert = 0          |

表 3-19 Status1Reg 位描述

#### Status2Reg\_地址 08h 3.2.1.9

控制接收器、发射器和数据模式检测器的状态位。

| 位    | 7             | 6          | 5   | 4             | 3         | 2              | 1 | 0 |
|------|---------------|------------|-----|---------------|-----------|----------------|---|---|
| 定义   | TempSensClear | I2CForceHS | RFU | CardActiveted | Crypto1On | Moden<br>State |   |   |
| 访问权利 | r/w           | r/w        | -   | dy            | dy        | r              | r | r |
| 复位值  | 0             | 0          | 0   | 0             | 0         | 0              | 0 | 0 |

表 3-20 Status2Reg 寄存器

| 位   | 符号            |                                                  | 描述                                                                                                                                                                                                                        |  |  |  |  |  |
|-----|---------------|--------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|--|--|
| 7   | TempSensClear | 如果温度在                                            | · 125℃警报限制以下,该位置 1 将清除温度错误。                                                                                                                                                                                               |  |  |  |  |  |
| 6   | I2CForceHS    |                                                  | 波器设置。置 1, I2C 输入滤波器强制设为高速模式。置 0, 波器设根据应用的 I2C 协议设置。                                                                                                                                                                       |  |  |  |  |  |
| 5   | -             | 预留后用。                                            | 预留后用。                                                                                                                                                                                                                     |  |  |  |  |  |
| 4   | CardActiveted | 注:该位只                                            | 如果选卡命令有接收到响应,置 1。<br>注:该位只在 AutoColl 指令过程中设置。<br>注:该位在外部 RF 场关闭时自动清 0。                                                                                                                                                    |  |  |  |  |  |
| 3   | Crypto1On     | 该位只在 N                                           | 该位表示 M1 Crypto1 单元开启,所有与卡的数据通讯为密文。<br>该位只在 M1 卡的读写器模式下有效,只有在成功执行 Authent 指令<br>后置 1。该位该位可由软件清除。                                                                                                                           |  |  |  |  |  |
| 2-0 | Modem State   | ModemSta<br>值<br>000<br>001<br>010<br>011<br>100 | te 显示了发射器和接收器状态机的状态。 描述 空闲。 等待寄存器 BitFramingReg 的 StartSend 位有效。 TxWait: 如果 TxWaitRF 置 1,则一直处于等待状态直到 RF 场出现。TxWait 的最小时间由 TxWaitReg 寄存器定义。 发送中。 RxWait: 如果 RxWaitRF 置 1,则一直处于等待状态直到 RF 场出现。RxWait 的最小时间由 RxWaitReg 寄存器定义。 |  |  |  |  |  |
|     |               | 110                                              | 接收中。                                                                                                                                                                                                                      |  |  |  |  |  |

表 3-21 Status2Reg 位描述

#### 3.2.1.10 FIFODataReg\_地址 09h

64 字节 FIFO 缓冲器的输入和输出。

| 01 1 14 111 |    |          | цν |    |    |    |    |    |
|-------------|----|----------|----|----|----|----|----|----|
| 位           | 7  | 6        | 5  | 4  | 3  | 2  | 1  | 0  |
| 定义          |    | FIFOData |    |    |    |    |    |    |
| 位权          | dy | dy       | dy | dy | dy | dy | dy | dy |
| 复位值         | Х  | Х        | Х  | Х  | Х  | Х  | Х  | Х  |

表 3-22 FIFODataReg 寄存器

| 位   | 符号       | 描述                                                        |
|-----|----------|-----------------------------------------------------------|
| 7-0 | FIFOData | 64 字节 FIFO 缓冲器的数据输入和输出端口。FIFO 缓冲器作为所有串行数据输入输出到并行输入输出的转换器。 |

表 3-23 FIFODataReg 寄存器位描述

#### 3.2.1.11 FIFOLevelReg\_地址 0Ah

表示储存在 FIFO 里的字节数。

上海复旦微电子集团股份有限公司

| 位   | 7           | 6         | 5 | 4 | 3 | 2 | 1 | 0 |
|-----|-------------|-----------|---|---|---|---|---|---|
| 定义  | FlushBuffer | FIFOLevel |   |   |   |   |   |   |
| 位权  | W           | r         | r | r | r | r | r | r |
| 复位值 | 0           | 0         | 0 | 0 | 0 | 0 | 0 | 0 |

表 3-24 FIFOLevelReg 寄存器

| 位   | 符号          | 描述                                                                      |
|-----|-------------|-------------------------------------------------------------------------|
| 7   | FlushBuffer | 置1,该位立刻清除内部FIFO缓冲器的读写指针和寄存器ErrReg<br>里的BufferOvfl位。读取该位总是得到0。           |
| 6-0 | FIFOLevel   | 显示储存在 FIFO 缓冲器里的字节数。写入数据到 FIFODataReg 寄存器,FIFOLevel 加一,读取 FIFOLevel 减一。 |

表 3-25 FIFOLevelReg 寄存器位描述

### 3.2.1.12 WaterLevelReg\_地址 0Bh

定义了 FIFO 上溢或下溢警报的电平。

| 位   | 7   | 6   | 5   | 4          | 3   | 2   | 1   | 0   |  |
|-----|-----|-----|-----|------------|-----|-----|-----|-----|--|
| 定义  | RFU | RFU |     | WaterLevel |     |     |     |     |  |
| 位权  | -   | -   | r/w | r/w        | r/w | r/w | r/w | r/w |  |
| 复位值 | 0   | 0   | 0   | 0          | 1   | 0   | 0   | 0   |  |

表 3-26 WaterLevelReg 寄存器

| 位   | 符号         | 描述                                                                                                                                                                              |
|-----|------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 7-6 | -          | 预留后用                                                                                                                                                                            |
| 5-0 | WaterLevel | 该寄存器定义了一个警报电平以表明 FIFO 缓冲器下溢或上溢。<br>如果 FIFO 缓冲器空间剩下的字节数小于等于 WaterLevel 定义的字<br>节数,Status1Reg 中的 HiAlert 位置 1。<br>如果 FIFO 中的字节数小于等于 WaterLevel 字节数,Status1Reg<br>中的 LoAlert 位置 1。 |

表 3-27 WaterLevelReg 寄存器位描述

### 3.2.1.13 ControlReg\_地址 0Ch

其他控制位。

| 位   | 7        | 6         | 5              | 4              | 3   | 2  | 1          | 0 |
|-----|----------|-----------|----------------|----------------|-----|----|------------|---|
| 定义  | TStopNow | TStartNow | WrCardIDtoFIFO | ReaderMod<br>e | RFU | Rx | RxLastBits |   |
| 位权  | w        | w         | dy             | r/w            | -   | r  | r          | r |
| 复位值 | 0        | 0         | 0              | 1              | 0   | 0  | 0          | 0 |

表 3-28 ControlReg 寄存器

| 位 | 符号             | 描述                                                                               |
|---|----------------|----------------------------------------------------------------------------------|
| 7 | TStopNow       | 置 1, 计时器立刻停止。<br>读取该位总是得到 0。                                                     |
| 6 | TStartNow      | 置 1, 立刻启动计时器。<br>读取该位总是得到 0。                                                     |
| 5 | WrCardIDtoFIFO | 置 1,内部存储的 10 字节被复制入 FIFO,前 3 个字节为 UID1、UID2、UID3,后 7 个字节为保留字节、无意义。<br>然后,该位自动清除。 |
| 4 | ReaderMode     | 1,FM17550作为读写器模式工作。<br>如果要工作在卡模拟模式,需置为0。                                         |

| 位   | 符号         | 描述                         |
|-----|------------|----------------------------|
| 3   | -          | 预留后用                       |
| 2-0 | RxLastBits | 显示最后接收字节的有效位数。如果为0,整个字节有效。 |

表 3-29 ControlReg 寄存器位描述

### 3.2.1.14 BitFramingReg\_地址 0Dh

面向位的帧格式调整。

| 位   | 7         | 6   | 5       | 4   | 3   | 2          | 1   | 0   |
|-----|-----------|-----|---------|-----|-----|------------|-----|-----|
| 定义  | StartSend |     | RxAlign |     | RFU | TxLastBits |     |     |
| 位权  | W         | r/w | r/w     | r/w | -   | r/w        | r/w | r/w |
| 复位值 | 0         | 0   | 0       | 0   | 0   | 0          | 0   | 0   |

表 3-30 BitFramingReg 寄存器

| 位   | 符号                                                                | 描述                                                                                                                                      |  |  |  |
|-----|-------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------|--|--|--|
| 7   | StartSend                                                         | 置 1,数据发射开启。<br>该位只在收发指令(Transceive)执行时有效。                                                                                               |  |  |  |
|     | 用于按位帧格式的接收: RxAlign 定义了接收第一位数据需存储进 FIFO 的位置。后续接收的数据位则存储到紧接着的位置。例: |                                                                                                                                         |  |  |  |
| 6-4 | RxAlign                                                           | RxAlign = 0:接收到的最低位储存到第0位,第二个接收位存储到第1位。<br>RxAlign = 1:接收位的最低位储存到第1位,第二个接收位存储到第2位。<br>RxAlign = 7:接收位的最低位储存到第7位,第二个接收位存储到下一个字<br>节的第0位。 |  |  |  |
|     |                                                                   | 该位只用于 106 kbit/s 下的按位防冲突。其他模式下置 0。                                                                                                      |  |  |  |
| 3   | - 预留后用                                                            |                                                                                                                                         |  |  |  |
| 2-0 | TxLastBits                                                        | 用作按位帧格式的发射: TxLastBits 定义了最后一个字节需要被发送的位数。 000 表示最后一个字节的所有位都要被发送。                                                                        |  |  |  |

表 3-31 BitFramingReg 寄存器位描述

# 3.2.1.15 CollReg\_地址 0Eh

定义了RF接口检测到的第一个冲突位。

| 7 - 7 7 7 7 7 7 7 7 |                  |     |                  |   |   |       |    |   |
|---------------------|------------------|-----|------------------|---|---|-------|----|---|
| 位                   | 7                | 6   | 5                | 4 | 3 | 2     | 1  | 0 |
| 定义                  | Values AfterColl | RFU | CollPos NotValid |   | С | ollPo | os |   |
| 位权                  | r/w              | -   | R                | R | R | R     | R  | R |
| 复位值                 | 1                | 0   | 1                | Х | Х | Х     | Х  | Х |

表 3-32 CollReg 寄存器

| 位   | 符号                                                                            | 描述                                                                                  |  |  |  |  |  |
|-----|-------------------------------------------------------------------------------|-------------------------------------------------------------------------------------|--|--|--|--|--|
| 7   | Values AfterColl                                                              | 如果该位置 0,发生冲突位之后的所有接收位被清除。该位只能用在 106 kbit 按位防冲突中,否则置 1。                              |  |  |  |  |  |
| 6   | -                                                                             | 预留后用                                                                                |  |  |  |  |  |
| 5   | 5 CollPosNotValid 如果没检测到冲突或冲突位置在 CollPos 的范围以外,置 1。 ISO/IEC 14443A 读写器模式下被解读。 |                                                                                     |  |  |  |  |  |
| 4-0 | CollPos                                                                       | 该位表示接收到的数据帧中发现的第一个冲突位的位置,只解读数据位。例: 00h 表示冲突位在第 32 位 01h 表示冲突位在第 1 位 08h 表示冲突位在第 8 位 |  |  |  |  |  |

| 位 | 符号 | 描述                                                      |
|---|----|---------------------------------------------------------|
|   |    | 该位只在 ISO/IEC 14443A 读写器模式下,且 CollPosNotValid 位置 0 时被解读。 |

表 3-33 CollReg 寄存器位描述

# 3.2.1.16 EXReg\_地址 0Fh

扩展寄存器访问入口。

| 位   | 7       | 6 | 5      | 4   | 3   | 2   | 1   | 0   |  |
|-----|---------|---|--------|-----|-----|-----|-----|-----|--|
| 定义  | EXmode  |   | EXAddr |     |     |     |     |     |  |
| 位权  | r/w r/w |   | r/w    | r/w | r/w | r/w | r/w | r/w |  |
| 复位值 | 0       | 0 | 0      | 0   | 0   | 0   | 0   | 0   |  |

表 3-34 EXReg 寄存器

| 位   | 符号     | 描述                                                                                                                                     |  |  |  |
|-----|--------|----------------------------------------------------------------------------------------------------------------------------------------|--|--|--|
| 7-6 | EXmode | 扩展寄存器访问模式: 01: 写模式, bit5~0 写入二级地址 10: 读模式, bit5~0 读出二级地址 11: 写模式, bit5~0 写入扩展寄存器数据 00: 读模式, bit5~0 读出扩展寄存器数据 扩展寄存器的访问方式详见"扩展寄存器的访问"章节。 |  |  |  |
| 5-0 | EXAddr | 扩展寄存器二级地址或数据                                                                                                                           |  |  |  |

表 3-35 EXReg 寄存器位描述

#### 3.2.2 Page 1: 通讯

#### 3.2.2.1 PageReg\_地址 10h

选择寄存器组。

| 45  | _              |     | _   | _   | _   | _   |      | _      |
|-----|----------------|-----|-----|-----|-----|-----|------|--------|
| 位   | 7              | 6   | 5   | 4   | 3   | 2   | 1    | 0      |
| 定义  | UsePage Select | RFU | RFU | RFU | RFU | RFU | Page | Select |
| 位权  | r/w            | -   | -   | -   | -   | -   | r/w  | r/w    |
| 复位值 | 0              | 0   | 0   | 0   | 0   | 0   | 0    | 0      |

表 3-36 PageReg 寄存器

| 位   | 符号            | 描述                                                                                           |
|-----|---------------|----------------------------------------------------------------------------------------------|
| 7   | UsePageSelect | 置 1, PageSelect 的值被用作寄存器地址最高位和次高位。寄存器地址的低位则通过内部地址锁存(来自串行接口时序)方式定义。<br>置 0, 寄存器地址全部由内部地址锁存定义。 |
| 6-2 | -             | 预留后用。                                                                                        |
| 1-0 | PageSelect    | PageSelect 的值只在 UsePageSelect 置 1 的时候有用。                                                     |

表 3-37 PageReg 位描述

### 3.2.2.2 ModeReg\_地址 11h

定义发射和接收模式。

| 位  | 7            | 6   | 5        | 4        | 3      | 2   | 1    | 0      |
|----|--------------|-----|----------|----------|--------|-----|------|--------|
| 定义 | MSBFirs<br>t | RFU | TxWaitRF | RxWaitRF | PolTin | RFU | CRCF | Preset |

| 位权  | r/w | - | r/w | r/w | r/w | - | r/w | r/w |
|-----|-----|---|-----|-----|-----|---|-----|-----|
| 复位值 | 0   | 0 | 1   | 1   | 1   | 1 | 1   | 1   |

表 3-38 ModeReg 寄存器

| 位   | 符号            |                                             | 描述                                               |  |  |  |  |
|-----|---------------|---------------------------------------------|--------------------------------------------------|--|--|--|--|
| _   | MODE: 1       |                                             | 置 1, CRC 协处理器以 MSB 位优先计算 CRC, CRCResultReg 寄存器中的 |  |  |  |  |
| 7   | MSBFirst      | CRCResultMSB 和 CRCResultLSB 也按位翻转。          |                                                  |  |  |  |  |
|     |               | 注:在RF通讯中,该位被忽略。                             |                                                  |  |  |  |  |
| 6   | RFU           | 预留后用。                                       |                                                  |  |  |  |  |
| 5   | TxWaitRF      | 置 1,则在读写器的模式时只有                             | FRF 场建立后发射电路才启动。                                 |  |  |  |  |
| 4   | RxWaitRF      | 置 1, 在卡通讯模式下, RxWait                        | 的计数器只有当检测到外部 RF 场时才启动。                           |  |  |  |  |
|     |               | PolTin 定义了 TIN 引脚的极性                        | 。置 1, TIN 引脚的极性为高电平有效。置 0,                       |  |  |  |  |
| 3   | PolTin        | TIN 引脚极性为低电平有效。                             |                                                  |  |  |  |  |
| 3   | FOITIII       | 注:内部包络信号编码为低电平有效。                           |                                                  |  |  |  |  |
|     |               | 注:改变该位会产生一个 TinActIRq 中断事件。                 |                                                  |  |  |  |  |
| 2   | RFU           | 预留后用。                                       |                                                  |  |  |  |  |
|     |               | 定义了 CalCRC 指令的 CRC to                       | 办处理器的预设值。                                        |  |  |  |  |
|     |               | 注: 在任何协议通讯中,CRC 预设值根据 RxMode 和 TxMode 位的相关定 |                                                  |  |  |  |  |
|     |               | 义自动进行选择。                                    |                                                  |  |  |  |  |
| 1.0 | CDCDrooot     | 值                                           | 描述                                               |  |  |  |  |
| 1-0 | 1-0 CRCPreset | 00                                          | 0000                                             |  |  |  |  |
|     |               | 01                                          | 6363                                             |  |  |  |  |
|     |               | 10                                          | A671                                             |  |  |  |  |
|     |               | 11                                          | FFFF                                             |  |  |  |  |

表 3-39 ModeReg 位描述

# 3.2.2.3 TxModeReg\_地址 12h

定义发射数据速率和帧格式。

| / <b>C</b> | _ , , ,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,, |    |         |    |        |       |       |       |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------|----|---------|----|--------|-------|-------|-------|
| 位                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      | 7                                       | 6  | 5       | 4  | 3      | 2     | 1     | 0     |
| 定义                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     | TxCRCEn                                 |    | TxSpeed |    | InvMod | TxMix | TxFra | aming |
| 位权                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     | r/w                                     | dy | dy      | dy | r/w    | r/w   | dy    | dy    |
| 复位值                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    | 0                                       | 0  | 0       | 0  | 0      | 0     | 0     | 0     |

表 3-40 TxModeReg 寄存器

| 衣 3-40 IXMODEREG 奇仔語 |           |                          |                    |  |  |  |  |
|----------------------|-----------|--------------------------|--------------------|--|--|--|--|
| 位                    | 符号        |                          | 描述                 |  |  |  |  |
| 7                    | TxCRCEn   |                          | 据发射时使能 CRC 校验生成。   |  |  |  |  |
| -                    |           | 注:该位只                    | 在 106 kbit 下能置为 0。 |  |  |  |  |
|                      |           | 定义数据发                    | 送速率。               |  |  |  |  |
|                      |           | 值                        | 描述                 |  |  |  |  |
|                      |           | 000                      | 106 kbit           |  |  |  |  |
|                      |           | 001                      | 212 kbit           |  |  |  |  |
| 6-4                  | TxSpeed   | 010                      | 424 kbit           |  |  |  |  |
| 0-4                  | TXSpeed   | 011                      | 预留                 |  |  |  |  |
|                      |           | 100                      | 预留                 |  |  |  |  |
|                      |           | 101                      | 预留                 |  |  |  |  |
|                      |           | 110                      | 预留                 |  |  |  |  |
|                      |           | 111                      | 预留                 |  |  |  |  |
| 3                    | InvMod    | 置 1,发送数据的调制反相。           |                    |  |  |  |  |
| 2                    | TxMix     | 置 1, 引脚 TIN 的信号与内部编码器混合。 |                    |  |  |  |  |
| 1-0                  | TxFraming | 定义数据发                    | 送的帧格式。             |  |  |  |  |
| 1-0 IXFIAINING       |           | 值                        | 描述                 |  |  |  |  |

| 位 | 符号 | 描述 |                       |  |
|---|----|----|-----------------------|--|
|   |    | 00 | 按 ISO/IEC 14443A 协议发送 |  |
|   |    | 01 | 预留                    |  |
|   |    | 10 | 预留                    |  |
|   |    | 11 | 按 ISO/IEC 14443B 协议发送 |  |

表 3-41 TxModeReg 位描述

### 3.2.2.4 RxModeReg\_地址 13h

定义接收数据速率和帧格式。

| 位   | 7       | 6       | 5  | 4  | 3       | 2          | 1     | 0     |
|-----|---------|---------|----|----|---------|------------|-------|-------|
| 定义  | RxCRCEn | RxSpeed |    |    | RxNoErr | RxMultiple | RxFra | aming |
| 位权  | r/w     | dy      | dy | dy | r/w     | r/w        | dy    | dy    |
| 复位值 | 0       | 0       | 0  | 0  | 0       | 0          | 0     | 0     |

表 3-42 RxModeReg 寄存器

| 7       RxCRCEn       置 1, 在数据接收时使能 CRC 校验。注:该位只在 106 kbit 下置 0。         6-4       据述       000 106 kbit 001 212 kbit 001 424 kbit 011 预留 100 预留 100 预留 110 预留 110 预留 110 预留 110 预留 111 预图 110 预留 111 预图 111 预度 111 TEXT TO THE | 位   | 符号           |                                       | 描述                                   |  |  |
|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----|--------------|---------------------------------------|--------------------------------------|--|--|
| 在: 该位只在 106 kbit ト質 0。 定义数据传输速率。                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | 7   | DyCDCE*      | 置 <b>1</b> ,在                         | 数据接收时使能 CRC 校验。                      |  |  |
| 6-4     RxSpeed     描述       6-4     000 106 kbit 001 212 kbit 010 424 kbit 011 预留 100 预留 100 预图 110 预图 111 预留 111 预留 如果置 1,接收到的无效数据流 (小于 4 个 bit 位 )会被忽略。同时报收器保持激活状态。对于 ISO/IEC 14443B,如要忽略一个无效数据流,还需要 RxSOFRet 设为 1。       2     RxNoErr     置 0,接收器在接收一个数据帧后不再接收。置 1,允许接收多个数据帧。设置该位后,Transceive 和 Receive 指令不会自动终止。这种情况下,多次接收只能通过向 CommandReg 寄存器写入除 Receive 指令外的任何其他指令来关闭,或由主控芯片清除设位来关闭连续接收状态。置 1 时,每个数据帧结束会将一个错误标识字节添加到 FIFO 中。该错误标识字节为 ErrorReg 寄存器的复制值。特殊的,该错误标识字节的bit6 用来指示接收数据是否为整数个字节,若接收到的数据非完整字节则置 1。定义数据接收的帧格式。值 描述 00 按 ISO/IEC 14443A 协议接收                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        | /   | RXCRCEN      | 注:该位                                  | 只在 106 kbit 下置 0。                    |  |  |
| RxSpeed                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |     |              | 定义数据                                  | 传输速率。                                |  |  |
| RxSpeed                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |     |              | 值                                     | 描述                                   |  |  |
| RxSpeed                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |     |              | 000                                   | 106 kbit                             |  |  |
| RxSpeed                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |     |              | 001                                   | 212 kbit                             |  |  |
| 1-0   预留   100   预留   110   预留   110   预留   111   预留   如果置 1,接收到的无效数据流(小于 4 个 bit 位)会被忽略。同时接收器保持激活状态。对于 ISO/IEC 14443B,如要忽略一个无效数据流,还需要 RxSOFRed设为 1。                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             | 6.4 | DyCnood      | 010                                   | 424 kbit                             |  |  |
| 3     RxNoErr     加里     110     预留       111     预留       如果置 1,接收到的无效数据流(小于 4 个 bit 位)会被忽略。同时接收器保持激活状态。对于 ISO/IEC 14443B,如要忽略一个无效数据流,还需要 RxSOFRee设为 1。       置 0,接收器在接收一个数据帧后不再接收。置 1,允许接收多个数据帧。设置该位后,Transceive 和 Receive 指令不会自动终止。这种情况下,多次接收只能通过向 CommandReg 寄存器写入除 Receive 指令外的任何其他指令来关闭,或由主控芯片清除设位来关闭连续接收状态。置 1 时,每个数据帧结束会将一个错误标识字节添加到 FIFO 中。该销误标识字节为 ErrorReg 寄存器的复制值。特殊的,该错误标识字节的bit6 用来指示接收数据是否为整数个字节,若接收到的数据非完整字节则置 1。定义数据接收的帧格式。       值     描述       00     按 ISO/IEC 14443A 协议接收                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | 0-4 | RxSpeed      | 011                                   | 预留                                   |  |  |
| 110   预留                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |     |              | 100                                   | 预留                                   |  |  |
| 111   预留                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |     |              | 101                                   | 预留                                   |  |  |
| 如果置 1,接收到的无效数据流(小于 4 个 bit 位)会被忽略。同时接收器保持激活状态。对于 ISO/IEC 14443B,如要忽略一个无效数据流,还需要 RxSOFRed设为 1。  置 0,接收器在接收一个数据帧后不再接收。置 1,允许接收多个数据帧。设置该位后,Transceive 和 Receive 指令不会自动终止。这种情况下,多次接收只能通过向 CommandReg 寄存器写入除 Receive 指令外的任何其他指令来关闭,或由主控芯片清除这位来关闭连续接收状态。置 1 时,每个数据帧结束会将一个错误标识字节添加到 FIFO 中。该错误标识字节为 ErrorReg 寄存器的复制值。特殊的,该错误标识字节的bit6 用来指示接收数据是否为整数个字节,若接收到的数据非完整字节则置 1。  定义数据接收的帧格式。  值 描述  00 按 ISO/IEC 14443A 协议接收                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |     |              | 110                                   | 预留                                   |  |  |
| 中国 RxNoErr 收器保持激活状态。对于 ISO/IEC 14443B,如要忽略一个无效数据流,还需要 RxSOFRee 设为 1。  置 0,接收器在接收一个数据帧后不再接收。置 1,允许接收多个数据帧。设置该位后,Transceive 和 Receive 指令不会自动终止。这种情况下,多次接收只能通过向 CommandReg 寄存器写入除 Receive 指令外的任何其他指令来关闭,或由主控芯片清除这位来关闭连续接收状态。置 1 时,每个数据帧结束会将一个错误标识字节添加到 FIFO 中。该错误标识字节为 ErrorReg 寄存器的复制值。特殊的,该错误标识字节的 bit6 用来指示接收数据是否为整数个字节,若接收到的数据非完整字节则置 1。  定义数据接收的帧格式。  值 描述  00 按 ISO/IEC 14443A 协议接收                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |     |              | 111                                   | 预留                                   |  |  |
| 対于 ISO/IEC 14443B,如要忽略一个无效数据流,还需要 RxSOFRed 设为 1。                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |     |              | 如果置 1,接收到的无效数据流(小于 4 个 bit 位)会被忽略。同时接 |                                      |  |  |
| 对于 ISO/IEC 14443B,如要忽略一个无效数据流,还需要 RXSOFRed 设为 1。  置 0,接收器在接收一个数据帧后不再接收。 置 1,允许接收多个数据帧。设置该位后,Transceive 和 Receive 指令不会自动终止。这种情况下,多次接收只能通过向 CommandReg 寄存器写入除 Receive 指令外的任何其他指令来关闭,或由主控芯片清除这位来关闭连续接收状态。 置 1 时,每个数据帧结束会将一个错误标识字节添加到 FIFO 中。该错误标识字节为 ErrorReg 寄存器的复制值。特殊的,该错误标识字节的 bit6 用来指示接收数据是否为整数个字节,若接收到的数据非完整字节则置 1。 定义数据接收的帧格式。  值 描述  00 按 ISO/IEC 14443A 协议接收                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | 3   | RxNoErr      |                                       |                                      |  |  |
| 置 0,接收器在接收一个数据帧后不再接收。<br>置 1,允许接收多个数据帧。设置该位后,Transceive 和 Receive 指令不会自动终止。这种情况下,多次接收只能通过向 CommandReg 寄存器写入除 Receive 指令外的任何其他指令来关闭,或由主控芯片清除这位来关闭连续接收状态。<br>置 1 时,每个数据帧结束会将一个错误标识字节添加到 FIFO 中。该错误标识字节为 ErrorReg 寄存器的复制值。特殊的,该错误标识字节的bit6 用来指示接收数据是否为整数个字节,若接收到的数据非完整字节则置 1。<br>定义数据接收的帧格式。<br>值 描述                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |     |              |                                       | /IEC 14443B,如要忽略一个大效数据流,还需要 RxSOFReq |  |  |
| 置 1,允许接收多个数据帧。设置该位后,Transceive 和 Receive 指令不会自动终止。这种情况下,多次接收只能通过向 CommandReg 寄存器写入除 Receive 指令外的任何其他指令来关闭,或由主控芯片清除这位来关闭连续接收状态。置 1 时,每个数据帧结束会将一个错误标识字节添加到 FIFO 中。该错误标识字节为 ErrorReg 寄存器的复制值。特殊的,该错误标识字节的bit6 用来指示接收数据是否为整数个字节,若接收到的数据非完整字节则置 1。  定义数据接收的帧格式。  位 描述  00 按 ISO/IEC 14443A 协议接收                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |     |              | - · · · ·                             | ルロナ校ル - 人 料 担 林 ピ ブ 耳 校 ル            |  |  |
| 不会自动终止。这种情况下,多次接收只能通过向 CommandReg 寄存器写入除 Receive 指令外的任何其他指令来关闭,或由主控芯片清除这位来关闭连续接收状态。置 1 时,每个数据帧结束会将一个错误标识字节添加到 FIFO 中。该错误标识字节为 ErrorReg 寄存器的复制值。特殊的,该错误标识字节的bit6 用来指示接收数据是否为整数个字节,若接收到的数据非完整字节则置 1。 定义数据接收的帧格式。                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |     |              |                                       |                                      |  |  |
| 器写入除 Receive 指令外的任何其他指令来关闭,或由主控芯片清除这位来关闭连续接收状态。 置 1 时,每个数据帧结束会将一个错误标识字节添加到 FIFO 中。该错误标识字节为 ErrorReg 寄存器的复制值。特殊的,该错误标识字节的bit6 用来指示接收数据是否为整数个字节,若接收到的数据非完整字节则置 1。 定义数据接收的帧格式。 位 描述 00 按 ISO/IEC 14443A 协议接收                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |     |              |                                       |                                      |  |  |
| 2       RxMultiple       位来关闭连续接收状态。<br>置 1 时,每个数据帧结束会将一个错误标识字节添加到 FIFO 中。该错误标识字节为 ErrorReg 寄存器的复制值。特殊的,该错误标识字节的 bit6 用来指示接收数据是否为整数个字节,若接收到的数据非完整字节则置 1。         定义数据接收的帧格式。       位       描述         00       按 ISO/IEC 14443A 协议接收                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |     |              |                                       |                                      |  |  |
| 置1时,每个数据帧结束会将一个错误标识字节添加到 FIFO 中。该错误标识字节为 ErrorReg 寄存器的复制值。特殊的,该错误标识字节的 bit6 用来指示接收数据是否为整数个字节,若接收到的数据非完整字节则置1。 定义数据接收的帧格式。 值 描述 00 按 ISO/IEC 14443A 协议接收                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          | 2   | RyMultiple   |                                       |                                      |  |  |
| 误标识字节为 ErrorReg 寄存器的复制值。特殊的,该错误标识字节的 bit6 用来指示接收数据是否为整数个字节,若接收到的数据非完整字节则置 1。 定义数据接收的帧格式。 值 描述 00 按 ISO/IEC 14443A 协议接收                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |     | TXIVIGITIPIE |                                       |                                      |  |  |
| bit6 用来指示接收数据是否为整数个字节,若接收到的数据非完整字节则置 1。       定义数据接收的帧格式。       值     描述       00     按 ISO/IEC 14443A 协议接收                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |     |              | · ·                                   |                                      |  |  |
| 则置 1。       定义数据接收的帧格式。       值     描述       00     按 ISO/IEC 14443A 协议接收                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |     |              |                                       | <u> </u>                             |  |  |
| 定义数据接收的帧格式。       值     描述       1-0     RxFraming         6     按 ISO/IEC 14443A 协议接收                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |     |              | ,                                     |                                      |  |  |
| 1-0 RyFraming 00 按 ISO/IEC 14443A 协议接收                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |     |              |                                       | 接收的帧格式。                              |  |  |
| 1-0 RyFraming                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |     |              | 值                                     | 描述                                   |  |  |
| 1-0   KXFraming 01                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               | 4.0 | D. Carrelle  | 00                                    | 按 ISO/IEC 14443A 协议接收                |  |  |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  | 1-0 | Rx⊦raming    | 01                                    | 预留                                   |  |  |
| 10 预留                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |     |              | 10                                    | 预留                                   |  |  |
| 11 按 ISO/IEC 14443B 协议接收                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |     |              | 11                                    | 按 ISO/IEC 14443B 协议接收                |  |  |

表 3-43 RxModeReg 位描述

### 3.2.2.5 TxControlReg\_地址 14h

天线驱动引脚 Tx1 和 Tx2 控制。

| 位   | 7              | 6              | 5               | 4               | 3     | 2   | 1           | 0           |
|-----|----------------|----------------|-----------------|-----------------|-------|-----|-------------|-------------|
| 定义  | InvTx2RF<br>On | InvTx1Rf<br>On | InvTx2RF<br>Off | InvTx1RF<br>Off | Tx2CW | RFU | Tx2RF<br>En | Tx1RF<br>En |
| 位权  | r/w            | r/w            | r/w             | r/w             | r/w   | -   | r/w         | r/w         |
| 复位值 | 1              | 0              | 0               | 0               | 0     | 0   | 0           | 0           |

表 3-44 TxControlReg 寄存器

| 位 | 符号          | 描述                                                                      |
|---|-------------|-------------------------------------------------------------------------|
| 7 | InvTx2RFOn  | 置 1,如果 TX2 驱动使能,引脚 TX2 的输出信号取反。                                         |
| 6 | InvTx1RfOn  | 置 1,如果 TX1 驱动使能,引脚 TX1 的输出信号取反。                                         |
| 5 | InvTx2RFOff | 置 1,如果 TX2 驱动关闭,引脚 TX2 的输出信号取反。                                         |
| 4 | InvTx1RFOff | 置 1,如果 TX1 驱动关闭,引脚 TX1 的输出信号取反。                                         |
| 3 | Tx2CW       | 置 1, 引脚 TX2 将持续输出未调制的 13.56 MHz 的能量载波。<br>置 0, Tx2CW 使能调制 13.56 MHz 载波。 |
| 2 | RFU         | 预留后用。                                                                   |
| 1 | Tx2RFEn     | 置 1,引脚 TX2 输出经由发送数据调制的 13.56 MHz 能量载波。                                  |
| 0 | Tx1RFEn     | 置 1,引脚 TX1 输出经由发送数据调制的 13.56 MHz 能量载波。                                  |

表 3-45 TxControlReg 位描述

### 3.2.2.6 TxAutoReg\_地址 15h

天线驱动设置。

| 位   | 7   | 6               | 5              | 4   | 3   | 2   | 1   | 0   |
|-----|-----|-----------------|----------------|-----|-----|-----|-----|-----|
| 定义  | RFU | Force100<br>ASK | Auto<br>WakeUp | RFU | RFU | RFU | RFU | RFU |
| 位权  | -   | r/w             | r/w            | -   | -   | -   | r/w | r/w |
| 复位值 | 0   | 0               | 0              | 0   | 0   | 0   | 0   | 0   |

表 3-46 TxAutoReg 寄存器

| 位 | 符号          | 描述                                                       |
|---|-------------|----------------------------------------------------------|
| 7 | RFU         | 预留后用。                                                    |
| 6 | Force100ASK | 置 1, Force100ASK 强制产生一个 100%ASK 调制,与寄存器 ModGsPReg 的设置无关。 |
| 5 | AutoWakeUp  | 置 1, soft Power-down 模式下的 FM17550 将由 RF 电平检测器开启。         |
| 4 | RFU         | 预留后用。                                                    |
| 3 | RFU         | 预留后用。                                                    |
| 2 | RFU         | 预留后用。                                                    |
| 1 | RFU         | 预留后用                                                     |
| 0 | RFU         | 预留后用                                                     |

表 3-47 TxAutoReg 位描述

### 3.2.2.7 TxSelReg\_地址 16h

天线驱动信号源选择。

| 位   | 7   | 6   | 5     | 4     | 3   | 2   | 1     | 0   |
|-----|-----|-----|-------|-------|-----|-----|-------|-----|
| 定义  | RFU | RFU | Drive | erSel |     | TOu | ıtSel |     |
| 位权  | -   | -   | r/w   | r/w   | r/w | r/w | r/w   | r/w |
| 复位值 | 0   | 0   | 0     | 1     | 0   | 0   | 0     | 0   |

#### 表 3-48 TxSelReg 寄存器

| 符号        | 描述        |                                                                                                      |                           |  |  |  |
|-----------|-----------|------------------------------------------------------------------------------------------------------|---------------------------|--|--|--|
| -         | 预留后用      |                                                                                                      |                           |  |  |  |
|           | 选择驱动 Tx   | 1 和 Tx2 的输入                                                                                          |                           |  |  |  |
|           | 值         | 描述                                                                                                   |                           |  |  |  |
|           |           | 三态                                                                                                   |                           |  |  |  |
|           | 00        | •                                                                                                    | 只在 DriverSel 设置为三态时,      |  |  |  |
| DriverSel | 01        | 来自内部编码器的调制(包络)信号。                                                                                    |                           |  |  |  |
|           | 10        | 来自 TIN 的调制(包络)信号。                                                                                    |                           |  |  |  |
|           |           | 高电平                                                                                                  |                           |  |  |  |
|           | 11        | 注:高电平根据InvTx1RFOn/InvT                                                                               | x1RFOff和                  |  |  |  |
|           |           | InvTx2RFOn/InvTx2RFOff决定。                                                                            |                           |  |  |  |
|           |           |                                                                                                      |                           |  |  |  |
|           |           |                                                                                                      |                           |  |  |  |
|           |           |                                                                                                      |                           |  |  |  |
|           |           | 高电平                                                                                                  |                           |  |  |  |
|           | 0010      |                                                                                                      |                           |  |  |  |
|           | 0011      | 由寄存器 TestSel1Reg 中的 TestBusBitSel 位定义的 TestBus 信号                                                    |                           |  |  |  |
|           | 0100      | 来自内部编码器的调制(包络)信                                                                                      | 号                         |  |  |  |
|           | 0101      | 待发送的串行数据流                                                                                            |                           |  |  |  |
|           |           | 接收器电路的输出信号(整形和经                                                                                      |                           |  |  |  |
|           |           |                                                                                                      | 言号,(SAM 接口通过三根线           |  |  |  |
| TOutSel   | 0110      |                                                                                                      |                           |  |  |  |
|           |           | 注: 不要在 M1 模式下使用该设置。数据冲突中的曼彻斯特编码                                                                      |                           |  |  |  |
|           |           |                                                                                                      |                           |  |  |  |
|           | 0111      |                                                                                                      | 少数绝现的 <u>多数(加</u> 荷基度)    |  |  |  |
|           | 0111      |                                                                                                      | 。不則細陷的多数(如位下反)            |  |  |  |
|           | 1000-1011 |                                                                                                      |                           |  |  |  |
|           | 1000 1011 |                                                                                                      |                           |  |  |  |
|           |           | 1100                                                                                                 | 含载波的 RX 数据*               |  |  |  |
|           | 1100-1111 | 1101                                                                                                 | 含载波的 TX 数据                |  |  |  |
|           |           | 1110                                                                                                 | 含未滤波载波的 RX                |  |  |  |
|           |           | 1111                                                                                                 | 未滤波的 RX 包络                |  |  |  |
|           | -         | - 预留后用 选择驱动 Tx 值  00  DriverSel  11  选择 TOUT 在 0000 0001 0010 0011 0010 110  TOutSel  0111 1000-1011 | - 预留后用 选择驱动 Tx1 和 Tx2 的输入 |  |  |  |

### 表 3-49 TxSelReg 位描述

注\*: 要获得有效信号,FM17550 必须由 Transceive 或 Receive 指令设置成接收模式。RxMultiple 位可以用来保持 FM17550 处于接收模式。

#### 3.2.2.8 RxSelReg\_地址 17h

内部接收器设置

| 门即该状带权且。 |     |         |     |        |     |     |     |     |
|----------|-----|---------|-----|--------|-----|-----|-----|-----|
| 位        | 7   | 6       | 5   | 4      | 3   | 2   | 1   | 0   |
| 定义       | Uar | UartSel |     | RxWait |     |     |     |     |
| 位权       | r/w | r/w     | r/w | r/w    | r/w | r/w | r/w | r/w |
| 复位值      | 1   | 0       | 0   | 0      | 0   | 1   | 0   | 0   |

表 3-50 RxSelReg 寄存器

| 位 | 符号 | 描述            |
|---|----|---------------|
|   |    | ,,,, <u> </u> |

| 位   | 符号      |                                      | 描述                                                                                                                                                                                                                                       |
|-----|---------|--------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|     |         | 选择非接                                 | 触 UART 的输入                                                                                                                                                                                                                               |
|     |         | 值                                    | 描述                                                                                                                                                                                                                                       |
| 7-6 | UartSel | 00                                   | 固定低电平                                                                                                                                                                                                                                    |
| 7-6 | Uartsei | 01                                   | TIN 的包络信号                                                                                                                                                                                                                                |
|     |         | 10                                   | 来自内部模拟电路的调制信号                                                                                                                                                                                                                            |
|     |         | 11                                   | 来自引脚 TIN 的调制信号。只在传输速度高于 424 kbit 有效                                                                                                                                                                                                      |
| 5-0 | RxWait  | 在这个"一令外所有<br>FM17550<br>计数器在<br>数器在外 | 成发射后,接收器会在RxWait个etu的的时间延迟之后被激活。<br>帧保护时间"内任何引脚RX上的信号都被忽略。除了Receive指<br>其他指令都会用到这个参数,Receive指令忽略该参数。根据<br>的工作模式的不同,计数器的启动条件也不同。在读写器模式下<br>发送数据流的最后一个调制脉冲开始计数。在卡模拟模式下,计<br>部RF场开启后立刻开始计数。<br>试通讯时,如果RxWaitPlus为1,则接收器会在原RxWait时间上增<br>tu。 |

表 3-51 RxSelReg 位描述

### 3.2.2.9 RxThresholdReg\_地址 18h

接收译码器阈值选择。

| 位   | 7   | 6        | 5   | 4   | 3   | 2         | 1   | 0   |
|-----|-----|----------|-----|-----|-----|-----------|-----|-----|
| 定义  |     | MinLevel |     |     | RFU | CollLevel |     |     |
| 位权  | r/w | r/w      | r/w | r/w | -   | r/w       | r/w | r/w |
| 复位值 | 1   | 0        | 0   | 0   | 0   | 1         | 0   | 0   |

表 3-52 RxThresholdReg 寄存器

| 位   | 符号        | 描述                                             |
|-----|-----------|------------------------------------------------|
| 7-4 | MinLevel  | 定义了译码器能接收的最小信号强度,如果信号强度低于这个水平,则该信号不被处理。        |
| 3   | -         | 预留后用                                           |
| 2-0 | CollLevel | 定义了输入到译码器的曼彻斯特编码的弱半 bit 相对强半 bit 产生冲突位的最小信号强度。 |

表 3-53 RxThresholdReg 寄存器位描述

### 3.2.2.10 DemodReg\_地址 19h

解调器设置。

| 位   | 7   | 6   | 5     | 4                | 3   | 2     | 1    | 0    |
|-----|-----|-----|-------|------------------|-----|-------|------|------|
| 定义  | Add | dIQ | FixIQ | TypeBEOFMod<br>e | Ta  | ıuRcv | Taus | Sync |
| 位权  | r/w | r/w | r/w   | r/w              | r/w | r/w   | r/w  | r/w  |
| 复位值 | 0   | 1   | 0     | 1                | 1   | 1     | 0    | 1    |

表 3-54 DemodReg 寄存器

| 位   | 符号    | 描述 |                                   |  |  |  |
|-----|-------|----|-----------------------------------|--|--|--|
|     |       |    | 程中 I 和 Q 通道的使用。<br>必须置 0 以使能以下设置。 |  |  |  |
| 7-6 | AddIQ | 值  | 描述                                |  |  |  |
|     |       | 00 | 选择较强通道                            |  |  |  |
|     |       | 01 | 选择较强通道,并且在通讯过程中保持不变               |  |  |  |

| 位   | 符号          |           | 描述                           |
|-----|-------------|-----------|------------------------------|
|     |             | 10        | 合并 I 和 Q 通道                  |
|     |             | 11        | 预留                           |
|     |             | 如果置1月     | . AddlQ 位为 X0,接收固定在 I 通道。    |
| 5   | FixIQ       | 如果置1月     | . AddlQ 位为 X1,接收固定在 Q 通道。    |
|     |             |           |                              |
|     | TypeBEOFMod |           | = 的接收模式                      |
| 4   | e e         | 0:逻辑 0+   | ·逻辑 1 + 无副载波调制               |
|     | G           | 1: 逻辑 0+  | · 无副载波调制 或者 逻辑 0+逻辑 1+无副载波调制 |
| 3-2 | TauRcv      | 在数据接收     | 过程中改变内部时间常数。                 |
| 3-2 | TauRCV      | 注: 如果设    | 为 00, PLL 在数据接收中冻结。          |
| 1-0 | TauSync     | 在 burst 中 | 改变内部 PLL 的时间常数。              |

表 3-55 DemodReg 位描述

#### 3.2.2.11 RFU\_地址 1Ah

| 位   | 7   | 6   | 5   | 4   | 3   | 2   | 1   | 0   |
|-----|-----|-----|-----|-----|-----|-----|-----|-----|
| 定义  | RFU |
| 位权  | -   | -   | -   | -   | -   | -   | -   | -   |
| 复位值 | 0   | 0   | 0   | 0   | 0   | 0   | 0   | 0   |

表 3-56 RFU 寄存器

| 位   | 符号  | 描述      |
|-----|-----|---------|
| 7-0 | RFU | · 预留后用。 |

#### 表 3-57 RFUReg 位描述

#### 3.2.2.12 RFU\_地址 1Bh

| 位   | 7   | 6   | 5   | 4   | 3   | 2   | 1   | 0   |
|-----|-----|-----|-----|-----|-----|-----|-----|-----|
| 定义  | RFU |
| 位权  | -   | -   | -   | -   | -   | -   | -   | -   |
| 复位值 | 0   | 0   | 0   | 0   | 0   | 0   | 0   | 0   |

表 3-58 RFU 寄存器

| 位   | 符号  | 描述    |
|-----|-----|-------|
| 7-0 | RFU | 预留后用。 |

表 3-59 RFUReg 位描述

#### 3.2.2.13 TarCardReg\_地址 1Ch

控制 106kbit ISO/IEC 14443A 卡模拟通讯模式。

| 位   | 7          | 6   | 5   | 4         | 3   | 2       | 1   | 0    |
|-----|------------|-----|-----|-----------|-----|---------|-----|------|
| 定义  | SensMiller |     |     | TauMiller |     | AHalted | TxV | Vait |
| 位权  | r/w        | r/w | r/w | r/w       | r/w | r/w     | r/w | r/w  |
| 复位值 | 0          | 1   | 1   | 0         | 0   | 0       | 1   | 0    |

表 3-60 TarCardReg 寄存器

| 位   | 符号         | 描述                                                                      |
|-----|------------|-------------------------------------------------------------------------|
| 7-5 | SensMiller | 该位定义了米勒译码器的灵敏度。<br>用于调整米勒解调的深度阈值。                                       |
| 4-3 | TauMiller  | 该位定义了米勒译码器的时间常数。                                                        |
| 2   | AHalted    | 置1,表示FM17550在106 kbit的卡操作模式下被设为HALT状态。该位可由主控芯片或内部状态机设置,且只有52h指令码能作为请求指令 |

|     |            | 接收。该位由RF复位自动清除。                         |
|-----|------------|-----------------------------------------|
| 1.0 | TxWait     | 该位定义了106 kbit卡模拟通讯模式下和AutoColl指令执行中、从接收 |
| 1-0 | 1-0 TxWait | 到发送的附加响应时间。缺省默认在寄存器定义值的基础上加7bit。        |

表 3-61 TarCardReg 位描述

#### 3.2.2.14 ManualRCVReg\_地址 1Dh

允许内部接收器的手动微调。

| 位   | 7   | 6               | 5   | 4                 | 3              | 2              | 1    | 0   |
|-----|-----|-----------------|-----|-------------------|----------------|----------------|------|-----|
| 定义  | RFU | FastFilt<br>_SO | RFU | Parity<br>Disable | LargeBW<br>PLL | Manual<br>HPCF | HPFC |     |
| 位权  | -   | r/w             | -   | r/w               | r/w            | r/w            | r/w  | r/w |
| 复位值 | 0   | 0               | 0   | 0                 | 0              | 0              | 0    | 0   |

表 3-62 ManualRCVReg 寄存器

| 位   | 符号              | 描述                                                                                       |  |  |  |  |  |  |
|-----|-----------------|------------------------------------------------------------------------------------------|--|--|--|--|--|--|
| 7   | RFU             | <b></b>                                                                                  |  |  |  |  |  |  |
| 6   | FastFilt<br>_SO | 如果该位置 1,米勒延迟电路的内部滤波器设为快速模式。<br>注:如果要得到小于 400ns 脉冲宽度的米勒脉冲,该位只能置 1。106<br>kBaud 下典型值为 3us。 |  |  |  |  |  |  |
| 5   | RFU             | 预留后用                                                                                     |  |  |  |  |  |  |
| 4   | Parity Disable  | 如果该位置 1,发送数据的奇偶校验生成和接收数据的奇偶校验都将关闭。接收到的校验位作为普通数据位处理。                                      |  |  |  |  |  |  |
| 3   | LargeBWPLL      | 置 1,用于时钟恢复的内部 PLL 带宽被扩展。                                                                 |  |  |  |  |  |  |
| 2   | ManualHPCF      | 置 0,HPCF 位被忽略,HPCF 设置根据接收模式自动调整。<br>置 1,HPCF 值有效。                                        |  |  |  |  |  |  |
|     |                 | 选择内部接收链中滤波器的高通过拐角频率(HPCF)                                                                |  |  |  |  |  |  |
|     |                 | 00 用于最低频谱 106 kHz 的信号                                                                    |  |  |  |  |  |  |
| 1-0 | HPCF            | 01 用于最低频谱 212 kHz 的信号                                                                    |  |  |  |  |  |  |
|     |                 | 10 用于最低频谱 424 kHz 的信号                                                                    |  |  |  |  |  |  |
|     |                 | 11 用于最低频谱 848 kHz 的信号                                                                    |  |  |  |  |  |  |

表 3-63 ManualRCVReg 位描述

### 3.2.2.15 TypeBReg\_地址 1Eh

ISO/IEC 14443B 控制

| 位   | 7            | 6            | 5   | 4 3 2           |         | 1       | 0   |     |
|-----|--------------|--------------|-----|-----------------|---------|---------|-----|-----|
| 定义  | RxSOF<br>Req | RxEOF<br>Req | RFU | EOFSO<br>FWidth | NoTxSOF | NoTxEOF | TxE | GT  |
| 位权  | r/w          | r/w          | -   | m/ss            |         | r/w     | r/w | r/w |
| 复位值 | 0            | 0            | 0   | 0               | 0       | 0       | 0   | 0   |

表 3-64 TypeBReg 寄存器

| 位 | 符号       | 描述                                                                                                        |
|---|----------|-----------------------------------------------------------------------------------------------------------|
| 7 | RxSOFReq | 如果该位置 1,必须包含 SOF。一个不以 SOF 起始的数据流会被忽略。如果该位置 0,不管是否包含 SOF,数据流都被接收。SOF 将被移除且不会写入 FIFO。                       |
| 6 | RxEOFReq | 如果该位置 1,必须包含 EOF。一个结尾不含 EOF 的数据流会触发协议错误(ProtocolError)。<br>如果该位置 0,不管是否包含 EOF,数据流都被接收。EOF 将被移除且不会写入 FIFO。 |
| 5 | -        | 预留后用                                                                                                      |

| 位   | 符号          | 描述                                                                                                                                                                                                                                                                                                                            |
|-----|-------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 4   | EOFSOFWidth | 如果该位置 1, 且 EOFSOFAdjust 为 0, SOF 和 EOF 会有 ISO/IEC 14443B 中定义的最大长度。 如果该位清 0, 且 EOFSOFAdjust 为 0, SOF 和 EOF 会有 ISO/IEC 14443B 中定义的最小长度。 如果该位置 1, 且 EOFSOFAdjust 为 1, 会有以下结果: SOF low = (11 etu - 8 cycles) / fc , SOF high = (2 etu + 8 cycles) / fc , EOF low = (11 etu - 8 cycles) / fc 。 该位清 0、EOFSOFAdjust 置 1, 会有不符合协议的行为。 |
| 3   | NoTxSOF     | 如果该位置 1,不产生 SOF。                                                                                                                                                                                                                                                                                                              |
| 2   | NoTxEOF     | 如果该位置 1,不产生 EOF。                                                                                                                                                                                                                                                                                                              |
| 1-0 | TxEGT       | 该位定义 EGT 的长度。       00     0 位       01     2 位       10     4 位       11     6 位                                                                                                                                                                                                                                             |

表 3-65 TypeBReg 位描述

#### 3.2.2.16 SerialSpeedReg\_地址 1Fh

选择串行 UART 接口的速度。

| 位   | 7   | 6     | 5   | 4   | 3   | 2     | 1   | 0   |  |  |
|-----|-----|-------|-----|-----|-----|-------|-----|-----|--|--|
| 定义  |     | BR_T0 |     |     |     | BR_T1 |     |     |  |  |
| 位权  | r/w | r/w   | r/w | r/w | r/w | r/w   | r/w | r/w |  |  |
| 复位值 | 1   | 1     | 1   | 0   | 1   | 0     | 1   | 1   |  |  |

表 3-66 SerialSpeedReg 寄存器

| 位   | 符号    | 描述                                   |
|-----|-------|--------------------------------------|
| 7-5 | BR_T0 | BR_T0 因子用于调节传输速度,参见"UART 传输速率可配" 章节。 |
| 3-0 | BR_T1 | BR_T1 因子用于调节传输速度,参见"UART 传输速率可配" 章节。 |

表 3-67 SerialSpeedReg 位描述

### 3.2.3 Page 2: 配置

### 3.2.3.1 PageReg\_地址 20h

选择寄存器组。

| 位   | 7             | 6   | 5   | 4   | 3   | 2   | 1    | 0      |
|-----|---------------|-----|-----|-----|-----|-----|------|--------|
| 定义  | UsePageSelect | RFU | RFU | RFU | RFU | RFU | Page | Select |
| 位权  | r/w           | -   | -   | -   | -   | -   | r/w  | r/w    |
| 复位值 | 0             | 0   | 0   | 0   | 0   | 0   | 0    | 0      |

表 3-68 PageReg 寄存器

| 位   | 符号            | 描述                                                                                           |
|-----|---------------|----------------------------------------------------------------------------------------------|
| 7   | UsePageSelect | 置 1, PageSelect 的值被用作寄存器地址最高位和次高位。寄存器地址的低位则通过内部地址锁存(来自串行接口时序)方式定义。<br>置 0, 寄存器地址全部由内部地址锁存定义。 |
| 6-2 | -             | 预留后用。                                                                                        |
| 1-0 | PageSelect    | PageSelect 的值只在 UsePageSelect 置 1 的时候有用。                                                     |

表 3-69 PageReg 位描述

#### 3.2.3.2 CRCResultMSBReg\_地址 21h

显示了 CRC 计算结果。

注: CRC 分为两个 8 位寄存器。

注:设置 ModeReg 寄存器中 MSBFirst 则位序反向,字节顺序不变。

| 8   |   |              |   |   |   |   |   |   |
|-----|---|--------------|---|---|---|---|---|---|
| 位   | 7 | 6            | 5 | 4 | 3 | 2 | 1 | 0 |
| 定义  |   | CRCResultMSB |   |   |   |   |   |   |
| 位权  | r | r            | r | r | r | r | r | r |
| 复位值 | 1 | 1            | 1 | 1 | 1 | 1 | 1 | 1 |

表 3-70 CRCResultReg 寄存器

| 位   | 符号            | 描述                                    |
|-----|---------------|---------------------------------------|
| 7.0 | CRCResultMSB  | 该寄存器显示了 CRC 计算结果的高字节数据。它只在 Status1Reg |
| 7-0 | CKCKesuliviod | 寄存器中的 CRCReady 位置 1 时有效。              |

表 3-71 CRCResultReg 位描述

#### 3.2.3.3 CRCResultLSBReg\_地址 22h

| 位   | 7 | 6            | 5 | 4 | 3 | 2 | 1 | 0 |
|-----|---|--------------|---|---|---|---|---|---|
| 定义  |   | CRCResultLSB |   |   |   |   |   |   |
| 位权  | r | r            | r | r | r | r | r | r |
| 复位值 | 1 | 1            | 1 | 1 | 1 | 1 | 1 | 1 |

表 3-72 CRCResultReg 寄存器

| 位   | 符号           | 描述                                                             |
|-----|--------------|----------------------------------------------------------------|
| 7-0 | CRCResultLSB | 该寄存器显示了 CRC 计算结果的低字节数据。它只在 Status1Reg 寄存器中的 CRCReady 位置 1 时有效。 |

表 3-73 CRCResultReg 位描述

#### 3.2.3.4 GsNOffReg\_地址 23h

当驱动关闭时,选择天线驱动引脚 TX1 和 TX2 的 N 驱动的电导。

| 位   | 7   | 6   | 5     | 4   | 3         | 2   | 1   | 0   |
|-----|-----|-----|-------|-----|-----------|-----|-----|-----|
| 定义  |     | CWG | sNOff |     | ModGsNOff |     |     |     |
| 位权  | r/w | r/w | r/w   | r/w | r/w       | r/w | r/w | r/w |
| 复位值 | 1   | 0   | 0     | 0   | 1         | 0   | 0   | 0   |

表 3-74 GsNOffReg 寄存器

| 位   | 符号        | 描述                                                                                                                                            |
|-----|-----------|-----------------------------------------------------------------------------------------------------------------------------------------------|
| 7-4 | CWGsNOff  | 该寄存器的值定义了无调制时段的输出 N 驱动的电导。注:电导值为二进制加权。注:在 soft Power-down 模式下最高位强制置 1。注:该寄存器的值只在驱动关闭时使用。否则使用寄存器 GsNOnReg 的 CWGsNOn 位的值。注:该值用于负载调制。            |
| 3-0 | ModGsNOff | 该寄存器的值定义了调制时段的输出 N 驱动的电导。这可用于调制深度的调整。注:电导值为二进制加权。注:在 soft Power-down 模式下最高位强制置 1。注:该寄存器的值只在驱动关闭时使用。否则使用寄存器 GsNOnReg的 ModGsNOn 位的值。注:该值用于负载调制。 |

表 3-75 GsNOffReg 位描述

### 3.2.3.5 ModWidthReg\_地址 24h

调制宽度控制。

| 位   | 7        | 6   | 5   | 4   | 3   | 2   | 1   | 0   |
|-----|----------|-----|-----|-----|-----|-----|-----|-----|
| 定义  | ModWidth |     |     |     |     |     |     |     |
| 位权  | r/w      | r/w | r/w | r/w | r/w | r/w | r/w | r/w |
| 复位值 | 0        | 0   | 1   | 0   | 0   | 1   | 1   | 0   |

表 3-76 ModWidthReg 寄存器

| 位   | 符号       | 描述                                                                                                                                                                                                                     |
|-----|----------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 7-0 | ModWidth | 这些位定义了作为读写器通讯模式下的米勒调制宽度,该宽度与载波频率的关系如下: (ModWidth + 1)/fc。最大值是数据位周期的一半。当应用于 106 kbit 的 ISO/IEC 14443A 的卡操作模式时,这些位用来改变副载波频率的占空比。占空比计算按下式得到: 低电平宽度: #clocksLOW = (ModWidth 对8取模) + 1 高电平宽度: #clocksHIGH = 16 - #clocksLOW |

表 3-77 ModWidthReg 位描述

### 3.2.3.6 TxBitPhaseReg\_地址 25h

调节 106 kbit 发射中的 bit 相位。

| 位   | 7            | 6          | 5   | 4   | 3   | 2   | 1   | 0   |
|-----|--------------|------------|-----|-----|-----|-----|-----|-----|
| 定义  | RcvClkChange | TxBitPhase |     |     |     |     |     |     |
| 位权  | r/w          | r/w        | r/w | r/w | r/w | r/w | r/w | r/w |
| 复位值 | 1            | 0          | 0   | 0   | 0   | 1   | 1   | 1   |

表 3-78 TxBitPhaseReg 寄存器

| 位   | 符号           | 描述                                                                                                                    |
|-----|--------------|-----------------------------------------------------------------------------------------------------------------------|
| 7   | RcvClkChange | 置 1,解调时钟由外部 RF 场获得。                                                                                                   |
| 6-0 | TxBitPhase   | 这些位代表了载波频率的时钟周期个数。在所有通讯模式下发射数据前将增加 TxBitPhase 所对应的时钟周期个数的等待时间。TxBitPhase用于106 kbit 的ISO/IEC 14443A 卡模拟模式下对TX位发射同步的调节。 |

表 3-79 BitPhaseReg 位描述

# 3.2.3.7 RFCfgReg\_地址 26h

配置接收器增益和 RF 电平检测器灵敏度。

| 位   | 7   | 6      | 5   | 4   | 3       | 2   | 1   | 0   |
|-----|-----|--------|-----|-----|---------|-----|-----|-----|
| 定义  | RFU | RxGain |     |     | RFLevel |     |     |     |
| 位权  | -   | r/w    | r/w | r/w | r/w     | r/w | r/w | r/w |
| 复位值 | 0   | 1      | 0   | 0   | 1       | 0   | 0   | 0   |

表 3-80 RFCfgReg 寄存器

| 位   | 符号     | 描述    |                     |  |  |  |  |  |
|-----|--------|-------|---------------------|--|--|--|--|--|
| 7   | RFU    | 预留后用。 |                     |  |  |  |  |  |
|     |        | 该寄存器定 | 该寄存器定义了接收器信号电压增益指数: |  |  |  |  |  |
|     |        | 值     | 描述                  |  |  |  |  |  |
| 6-4 | RxGain | 000   | 18 dB               |  |  |  |  |  |
|     |        | 001   | 23 dB               |  |  |  |  |  |
|     |        | 010   | 18 dB               |  |  |  |  |  |

|     |         | 011    | 23 dB                    |
|-----|---------|--------|--------------------------|
|     |         | 100    | 33 dB                    |
|     |         | 101    | 38 dB                    |
|     |         | 110    | 43 dB                    |
|     |         | 111    | 48 dB                    |
| 3-0 | RFLevel | 定义了 RF | 电平检测器的灵敏度,描述参见章节"射频场检测"。 |

表 3-81 RFCfgReg 位描述

# 3.2.3.8 GsNOnReg\_地址 27h

当驱动开启时,选择天线驱动引脚 TX1 和 TX2 的 N 驱动的电导。

| 位   | 7   | 6   | 5    | 4   | 3        | 2   | 1   | 0   |  |
|-----|-----|-----|------|-----|----------|-----|-----|-----|--|
| 定义  |     | CWG | sNOn |     | ModGsNOn |     |     |     |  |
| 位权  | r/w | r/w | r/w  | r/w | r/w      | r/w | r/w | r/w |  |
| 复位值 | 1   | 0   | 0    | 0   | 1        | 0   | 0   | 0   |  |

表 3-82 GsNOnReg 寄存器

| 位   | 符号       | 描述                                                                                                                                                            |
|-----|----------|---------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 7-4 | CWGsNOn  | 该寄存器的值定义了无调制时段的输出 N 驱动的电导。可通过该设置控制输出功率,相应的电流功耗,及操作距离。注:电导值为二进制加权。注:在 soft Power-down 模式下最高位强制置 1。注:该寄存器的值只在 TX1、TX2 驱动开启时使用。否则使用寄存器 GsNOffReg 的 CWGsNOff 位的值。 |
| 3-0 | ModGsNOn | 该寄存器的值定义了调制时段的输出 N 驱动的电导。可用来控制调制深度。注:电导值为二进制加权。注:在 soft Power-down 模式下最高位强制置 1。注:该寄存器的值只在 TX1、TX2 驱动开启时使用。否则使用寄存器 GsNOffReg 的 ModGsNOff 位的值。                  |

表 3-83 GsNOnReg 位描述

# 3.2.3.9 CWGsPReg\_地址 28h

定义了无调制时段 P 驱动的电导。

| 7-2 1 1 2 - 7 1 1 1 7 2 |     |     |                     |   |   |   |   |   |  |  |
|-------------------------|-----|-----|---------------------|---|---|---|---|---|--|--|
| 位                       | 7   | 6   | 5 4 3 2 1 0         |   |   |   |   |   |  |  |
| 定义                      | RFU | RFU | CWGsP               |   |   |   |   |   |  |  |
| 位权                      | -   | -   | r/w r/w r/w r/w r/w |   |   |   |   |   |  |  |
| 复位值                     | 0   | 0   | 1                   | 0 | 0 | 0 | 0 | 0 |  |  |

表 3-84 CWGsPReg 寄存器

| 位   | 符号    | 描述                                                                                               |
|-----|-------|--------------------------------------------------------------------------------------------------|
| 7-6 | -     | 预留后用。                                                                                            |
| 5-0 | CWGsP | 该寄存器的值定义了无调制时段输出 P 驱动的电导。可通过该设置控制输出功率,相应的电流功耗,及操作距离。注:电导值为二进制加权。注:在 soft Power-down 模式下最高位强制置 1。 |

表 3-85 CWGsPReg 位描述

## 3.2.3.10 ModGsPReg\_地址 29h

定义了调制时 P 输出驱动的电导。

| <br>た人 1 桐 明 1 1 相 田 施 列 H 七 1 。 |   |   |   |   |   |   |   |   |  |  |  |
|----------------------------------|---|---|---|---|---|---|---|---|--|--|--|
| 位                                | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |  |  |  |

| 定义  | RFU | RFU | ModGsP |     |     |     |     |     |  |
|-----|-----|-----|--------|-----|-----|-----|-----|-----|--|
| 位权  | -   | -   | r/w    | r/w | r/w | r/w | r/w | r/w |  |
| 复位值 | 0   | 0   | 1      | 0   | 0   | 0   | 0   | 0   |  |

表 3-86 ModGsPReg 寄存器

| 位   | 符号     | 描述                                                                              |
|-----|--------|---------------------------------------------------------------------------------|
| 7-6 | -      | 预留后用。                                                                           |
| 5-0 | ModGsP | 该寄存器的值定义了调制时输出P驱动的电导。可用来控制调制深度。注:电导值为二进制加权。<br>注:在 soft Power-down 模式下最高位强制置 1。 |

表 3-87 ModGsPReg 位描述

# 3.2.3.11 TMode 寄存器, TPrescaler 寄存器\_地址 2Ah

定义了计时器设置。

注: Prescaler 值分为两个 8 位寄存器。

| 位   | 7     | 6      | 5   | 4            | 3   | 2      | 1       | 0   |
|-----|-------|--------|-----|--------------|-----|--------|---------|-----|
| 定义  | TAuto | TGated |     | TAutoRestart |     | TPresc | aler_Hi |     |
| 位权  | r/w   | r/w    | r/w | r/w          | r/w | r/w    | r/w     | r/w |
| 复位值 | 0     | 0      | 0   | 0            | 0   | 0      | 0       | 0   |

表 3-88 TModeReg 寄存器

| 位   | 符号            | 描述                                                                                                                                                                                                                                                                                                              |
|-----|---------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 7   | TAuto         | 置 1,在所有通讯模式、任意通讯速度情况下只要发射结束即自动开始计数。<br>在 106 kbit/s 的 M1 模式和 ISO 14443B 模式下,如果寄存器 RxModeReg 中的 RxMultiple 位为 0, 计时器在第 5 位后(1 个起始位,4 个数据位)停止。<br>在所有其他模式下,如果寄存器 RxModeReg 中的 RxMultiple 位为 0, 计时器在第 4 位后停止。<br>如果 RxMultiple 位置 1, 计时器永不停止。这种情况下,计时器可以通过寄存器 ControlReg 的 TStopNow 位置 1 来停止。<br>置 0 表示,计时器不受协议影响。 |
| 6-5 | TGated        | 表示内部计时器在门控模式下运行。 注: 在门控模式下,当计时器被寄存器位使能时 TRunning 位置 1。 该位不受门控信号影响。  值 描述  00 非门控模式  01 由 TIN 做门控  10 由 AUX1 做门控  11 -                                                                                                                                                                                           |
| 4   | TAutoRestart  | 置 1, 计时器会从 TReloadValue 自动重启 count-down 计数, 而不是计数减到 0 后停止。<br>置 0, 计时器减至 0, TimerIRq 位置 1。                                                                                                                                                                                                                      |
| 3-0 | TPrescaler_Hi | 定义了 TPrescaler 的高 4 位。<br>如果 TestDAC2 Reg 中的 TPrescalEven 为 0,<br>f <sub>Timer</sub> = 13.56 MHz/(2 * TPreScaler + 1);<br>如果 TestDAC2 Reg 中的 TPrescalEven 为 1,<br>f <sub>Timer</sub> = 13.56 MHz/(2 * TPreScaler + 2)。<br>其中TPreScaler = [TPrescaler_Hi: TPrescaler_Lo] (共12位)                                  |

| : <i>"</i> | 0   |
|------------|-----|
| I          | ċ". |

#### 表 3-89 TModeReg 位描述

## 3.2.3.12 TPrescalerLo 寄存器\_地址 2Bh

| 位   | 7   | 6                       | 5 | 4 | 3 | 2 | 1 | 0 |  |  |  |
|-----|-----|-------------------------|---|---|---|---|---|---|--|--|--|
| 定义  |     | TPrescaler_Lo           |   |   |   |   |   |   |  |  |  |
| 位权  | r/w | r/w r/w r/w r/w r/w r/w |   |   |   |   |   |   |  |  |  |
| 复位值 | 0   | 0                       | 0 | 0 | 0 | 0 | 0 | 0 |  |  |  |

表 3-90 TPrescalerReg 寄存器

| 位   | 符号                 | 描述                                                           |
|-----|--------------------|--------------------------------------------------------------|
| 7-0 | 7.0 TDraggalar I a | 定义了 TPrescaler 的低 8 位。                                       |
| 7-0 | TPrescaler_Lo      | f <sub>Timer</sub> 计算公式见 TmodeReg 寄存器的 Tprescaler_Hi 寄存器的描述。 |

表 3-91 TPrescalerReg 位描述

#### 3.2.3.13 TReloadHiReg\_地址 2Ch

16位计时器的重载值。

| 位   | 7   | 6             | 5   | 4   | 3   | 2   | 1   | 0   |
|-----|-----|---------------|-----|-----|-----|-----|-----|-----|
| 定义  |     | TReloadVal_Hi |     |     |     |     |     |     |
| 位权  | r/w | r/w           | r/w | r/w | r/w | r/w | r/w | r/w |
| 复位值 | 0   | 0             | 0   | 0   | 0   | 0   | 0   | 0   |

表 3-92 TReloadHiReg 寄存器

| 位   | 符号            | 描述                                                                           |  |  |  |  |  |
|-----|---------------|------------------------------------------------------------------------------|--|--|--|--|--|
| 7-0 | TReloadVal_Hi | 定义了 TReloadReg 的高 8 位。<br>每次计时开始,计时器自动加载 TReloadVal。改变该寄存器只在下<br>次开始计时时影响计时。 |  |  |  |  |  |

表 3-93 TReloadHiReg 位描述

## 3.2.3.14 TReloadLoReg\_地址 2Dh

| 位   | 7   | 6   | 5   | 4       | 3       | 2   | 1   | 0   |
|-----|-----|-----|-----|---------|---------|-----|-----|-----|
| 定义  |     |     |     | TReload | dVal_Lo |     |     |     |
| 位权  | r/w | r/w | r/w | r/w     | r/w     | r/w | r/w | r/w |
| 复位值 | 0   | 0   | 0   | 0       | 0       | 0   | 0   | 0   |

表 3-94 TReloadLoReg 寄存器

| 位   | 符号            | 描述                                                                           |  |  |  |  |  |  |
|-----|---------------|------------------------------------------------------------------------------|--|--|--|--|--|--|
| 7-0 | TReloadVal_Lo | 定义了 TReloadReg 的低 8 位。<br>每次计时开始,计时器自动加载 TReloadVal。改变该寄存器只在下<br>次开始计时时影响计时。 |  |  |  |  |  |  |

## 表 3-95 TReloadLoReg 位描述

## 3.2.3.15 TcounterValHiReg\_地址 2Eh

计时器的当前值。

| 位  | 7 | 6              | 5 | 4 | 3 | 2 | 1 | 0 |  |
|----|---|----------------|---|---|---|---|---|---|--|
| 定义 |   | TCounterVal_Hi |   |   |   |   |   |   |  |
| 位权 | r | r              | r | r | r | r | r | r |  |

| 复位值 | Х | Х | Х | Х | Х | Х | Х | Х |
|-----|---|---|---|---|---|---|---|---|
|-----|---|---|---|---|---|---|---|---|

#### 表 3-96 TCounterValHiReg 寄存器

| 位   | 符号             | 描述          |
|-----|----------------|-------------|
| 7-0 | TCounterVal_Hi | 计时器当前值,高8位。 |

#### 表 3-97 TCounterValHiReg 位描述

## 3.2.3.16 TcounterValLoReg\_地址 2Fh

| 位   | 7 | 6              | 5 | 4 | 3 | 2 | 1 | 0 |
|-----|---|----------------|---|---|---|---|---|---|
| 定义  |   | TCounterVal_Lo |   |   |   |   |   |   |
| 位权  | r | r              | r | r | r | r | r | r |
| 复位值 | Х | Х              | Х | Х | Х | Х | Х | Х |

表 3-98 TCounterValLoReg 寄存器

| 位   | 符 <del>号</del> | 描述          |
|-----|----------------|-------------|
| 7-0 | TCounterVal_Lo | 计时器当前值,低8位。 |

表 3-99 TCounterValLoReg 位描述

## 3.2.4 Page 3: 测试

#### 3.2.4.1 PageReg\_地址 30h

选择寄存器组。

| 位   | 7             | 6   | 5   | 4   | 3   | 2   | 1    | 0      |
|-----|---------------|-----|-----|-----|-----|-----|------|--------|
| 定义  | UsePageSelect | RFU | RFU | RFU | RFU | RFU | Page | Select |
| 位权  | r/w           | -   | -   | -   | -   | -   | r/w  | r/w    |
| 复位值 | 0             | 0   | 0   | 0   | 0   | 0   | 0    | 0      |

表 3-100 PageReg 寄存器

| 位   | 符号            | 描述                                                                                           |
|-----|---------------|----------------------------------------------------------------------------------------------|
| 7   | UsePageSelect | 置 1, PageSelect 的值被用作寄存器地址最高位和次高位。寄存器地址的低位则通过内部地址锁存(来自串行接口时序)方式定义。<br>置 0, 寄存器地址全部由内部地址锁存定义。 |
| 6-2 | -             | 预留后用。                                                                                        |
| 1-0 | PageSelect    | PageSelect 的值只在 UsePageSelect 置 1 的时候有用。                                                     |

表 3-101 PageReg 位描述

#### 3.2.4.2 TestSel1Reg\_地址 31h

测试信号配置。

| 位   | 7   | 6   | 5           | 4   | 3        | 2            | 1   | 0   |
|-----|-----|-----|-------------|-----|----------|--------------|-----|-----|
| 定义  | RFU | RFU | SAMClockSel |     | SAMClkD1 | TstBusBitSel |     | Sel |
| 位权  | -   | -   | r/w         | r/w | r/w      | r/w          | r/w | r/w |
| 复位值 | 0   | 0   | 0           | 0   | 0        | 0            | 0   | 0   |

表 3-102 TestSel1Reg 寄存器

| 位   | 符号          | 描述       |                        |  |  |  |  |
|-----|-------------|----------|------------------------|--|--|--|--|
| 7-6 | -           | 预留后用     |                        |  |  |  |  |
|     |             | 定义 13.56 | 定义 13.56 MHz SAM 时钟的源。 |  |  |  |  |
| 5-4 | SAMClockSel | 值        | 描述                     |  |  |  |  |
| 5-4 | SAMCIOCKSEI | 00       | GND-Sam 时钟关闭           |  |  |  |  |
|     |             | 01       | 时钟由内部振荡器产生             |  |  |  |  |

| 位   | 符号           | 描述      |                      |  |  |
|-----|--------------|---------|----------------------|--|--|
|     |              | 10      | 内部 UART 时钟           |  |  |
|     |              | 11      | 时钟由 RF 场产生           |  |  |
| 3   | SAMCIkD1     | 置 1,SAM | 时钟传递到 D1 引脚输出。       |  |  |
| 2-0 | TstBusBitSel | 从测试总线   | 选择 TestBus 位传到 TOUT。 |  |  |

表 3-103 TestSel1Reg 位描述

# 3.2.4.3 TestSel2Reg\_地址 32h

测试信号配置和 PRBS 控制。

| 位   | 7          | 6     | 5      | 4   | 3   | 2       | 1   | 0   |
|-----|------------|-------|--------|-----|-----|---------|-----|-----|
| 定义  | TstBusFlip | PRBS9 | PRBS15 |     | T   | estBusS | el  |     |
| 位权  | r/w        | r/w   | r/w    | r/w | r/w | r/w     | r/w | r/w |
| 复位值 | 0          | 0     | 0      | 0   | 0   | 0       | 0   | 0   |

表 3-104 TestSel2Reg 寄存器

| 位   | 符号         | 描述                                                                 |
|-----|------------|--------------------------------------------------------------------|
| 7   | TstBusFlip | 如果置 1,测试总线按以下顺序映射到并行端口:<br>D4,D3,D2,D6,D5,D1。参见章节"测试信号"。           |
|     |            | 根据 ITU-TO150 开启并使能 PRBS9 序列。                                       |
| 6   | PRBS9      | 注: 所有发射数据相关的寄存器必须在进入 PRBS9 模式前配置好。<br>注: 指定序列的数据发射由 Transmit 指令启动。 |
|     |            | 根据 ITU-TO150 开启并使能 PRBS15 序列。                                      |
| 5   | PRBS15     | 注: 所有发射数据相关的寄存器必须在进入 PRBS15 模式前配置好。                                |
|     |            | 注: 指定序列的数据发射由 Transmit 指令启动。                                       |
| 4-0 | TestBusSel | 选择测试总线。参见章节"测试信号"。                                                 |

## 表 3-105 TestSel2Reg 位描述

# 3.2.4.4 TestPinEnReg\_地址 33h

D1-D6 引脚输出驱动使能。

| - 17/41 1144 | 4- 74 D4 113 - |     |     |       |       |     |     |     |
|--------------|----------------|-----|-----|-------|-------|-----|-----|-----|
| 位            | 7              | 6   | 5   | 4     | 3     | 2   | 1   | 0   |
| 定义           | RS232LineEn    |     |     | TestF | PinEn |     |     | RFU |
| 位权           | r/w            | r/w | r/w | r/w   | r/w   | r/w | r/w | -   |
| 复位值          | 1              | 0   | 0   | 0     | 0     | 0   | 0   | 0   |

表 3-106 TestPinEnReg 寄存器

| 位   | 符号          | 描述                                                                                                                                                    |
|-----|-------------|-------------------------------------------------------------------------------------------------------------------------------------------------------|
| 7   | RS232LineEn | 置 0,串行 UART 的 MX 和 DTRQ 线无效。                                                                                                                          |
| 6-1 | TestPinEn   | 使能 D1-D6 引脚输出驱动。例: 将 bit1 置 1,使能 D1 引脚输出将 bit5 置 1,使能 D5 引脚输出注:只在使用串行接口时有效。如果使用 SPI 接口,则只有 D1 到 D4 可用。如果使用串行 UART 接口且 RS232LineEn 置 1,则只有 D1 到 D4 可用。 |
| 0   | RFU         | 预留后用。                                                                                                                                                 |

表 3-107 TestPinEnReg 位描述

# 3.2.4.5 TestPinValueReg\_地址 34h

当用作 I/O 时, 定义了 6 位并行端口的值。

| 位  | 7     | 6 | 5            | 4 | 3 | 2 | 1 | 0   |
|----|-------|---|--------------|---|---|---|---|-----|
| 定义 | UselO |   | TestPinValue |   |   |   |   | RFU |

| 位权  | r/w | - |
|-----|-----|-----|-----|-----|-----|-----|-----|---|
| 复位值 | 0   | 0   | 0   | 0   | 0   | 0   | 0   | 0 |

表 3-108 TestPinValueReg 寄存器

| 位   | 符号           | 描述                                                                                                                                                       |
|-----|--------------|----------------------------------------------------------------------------------------------------------------------------------------------------------|
| 7   | UselO        | 置 1, 当选择串行接口时,可通过该位控制 6 个并行端口引脚的 I/O 功能。输入/输出方向由寄存器 TestPinEnReg 的 TestPinEn 定义。输出的数值由 TestPinValue 定义。                                                  |
| 6-1 | TestPinValue | 当用作 I/O 时,定义了 6 位并行端口的值。每个端口的输出都必须由寄存器 TestPinEnReg 中的 TestPinEn 位使能控制。注:如果 UselO 置 1,读取寄存器表示了引脚 D6 到 D1 的实际状态。如果 UselO 置 0,则读回的是寄存器 TestPinValueReg 的值。 |
| 0   | RFU          | 预留后用。                                                                                                                                                    |

表 3-109 TestPinValueReg 位描述

# 3.2.4.6 TestBusReg\_地址 35h

显示了内部测试总线的状态。

| 位   | 7 | 6 | 5 | 4   | 3    | 2 | 1 | 0 |
|-----|---|---|---|-----|------|---|---|---|
| 定义  |   |   |   | Tes | tBus |   |   |   |
| 位权  | r | r | r | r   | r    | r | r | r |
| 复位值 | Х | Х | Х | Х   | Х    | Х | Х | Х |

表 3-110 TestBusReg 寄存器

| 位   | 符号      | 描述                                                   |
|-----|---------|------------------------------------------------------|
| 7-0 | TestBus | 显示了内部测试总线的状态。测试总线由 TestSel2Reg 寄存器选择。<br>参见章节"测试信号"。 |

表 3-111 TestBusReg 位描述

# 3.2.4.7 TestCtrlReg\_地址 36h

测试控制。

| 位   | 7   | 6      | 5            | 4   | 3   | 2   | 1   | 0   |
|-----|-----|--------|--------------|-----|-----|-----|-----|-----|
| 定义  | RFT | AmpRcv | EOFSOFAdjust | RFU | RFT | RFT | RFT | RFT |
| 位权  | -   | r/w    | r/w          | -   | -   | -   | -   | -   |
| 复位值 | 0   | 1      | 0            | 0   | 0   | 0   | 0   | 0   |

表 3-112 TestCtrlReg 寄存器

| 位 | 符号           | 描述                                                                                                                                                                                                                                          |
|---|--------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 7 | 0            | 预留后用。                                                                                                                                                                                                                                       |
| 6 | AmpRcv       | 如果置 1,接收链的内部信号处理被非线性的执行。这可以增加 106 kbit 通讯模式下的操作距离。<br>注:由于非线性,寄存器 RxThresholdReg 中的 MinLevel 和 CollLevel 位的影响也是非线性的。                                                                                                                        |
| 5 | EOFSOFAdjust | 如果该位清 0,且 EOFSOFWidth 为 1,SOF 和 EOF 会有 ISO/IEC 14443B 中定义的最大长度。 如果该位清 0,且 EOFSOFWidth 为 0,SOF 和 EOF 会有 ISO/IEC 14443B 中定义的最小长度。 如果该位置 1,且 EOFSOFWidth 为 1,会有以下结果: SOF low = (11 etu - 8 cycles) / fc , SOF high = (2 etu + 8 cycles) / fc , |

| 位   | 符号  | 描述                                   |
|-----|-----|--------------------------------------|
|     |     | EOF low = (11 etu - 8 cycles) / fc 。 |
|     |     | 该位置 1、EOFSOFWidth 清 0,会有不符合协议的行为。    |
| 4   | RFU | 预留后用。                                |
| 3-0 | RFT | 预留给产品测试。                             |

表 3-113 TestCtrlReg 位描述

# 3.2.4.8 VersionReg\_地址 37h

版本显示。

| 位   | 7       | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
|-----|---------|---|---|---|---|---|---|---|
| 定义  | Version |   |   |   |   |   |   |   |
| 位权  | r       | r | r | r | r | r | r | r |
| 复位值 | Х       | Х | Х | Х | Х | Х | Х | Х |

表 3-114 VersionReg 寄存器

| 位   | 符号      | 描述       |
|-----|---------|----------|
| 7-0 | Version | 读出为 89h。 |

表 3-115 VersionReg 位描述

# 3.2.4.9 AnalogTestReg\_地址 38h

控制引脚 AUX1 和 AUX2。

| 位   | 7   | 6                           | 5   | 4   | 3   | 2   | 1   | 0   |
|-----|-----|-----------------------------|-----|-----|-----|-----|-----|-----|
| 定义  |     | AnalogSelAux1 AnalogSelAux2 |     |     |     |     |     |     |
| 位权  | r/w | r/w                         | r/w | r/w | r/w | r/w | r/w | r/w |
| 复位值 | 0   | 0                           | 0   | 0   | 0   | 0   | 0   | 0   |

表 3-116 AnalogTestReg 寄存器

| 位   | 符号            |                                             | 描述                                                 |  |  |  |  |
|-----|---------------|---------------------------------------------|----------------------------------------------------|--|--|--|--|
| 7-4 | AnalogSelAux1 | 控制 AU                                       | X1 引脚。同 AnalogSelAux2 定义。                          |  |  |  |  |
|     |               | 注:测证                                        | 式信号描述参见章节"测试信号"。                                   |  |  |  |  |
|     |               | 值                                           | 描述                                                 |  |  |  |  |
|     |               | 0000                                        | 三态                                                 |  |  |  |  |
|     |               | 0001                                        | TestDAC1(AUX1)的输出,TestDAC2(AUX2)的输出 <sup>[1]</sup> |  |  |  |  |
|     |               | 0010                                        | 测试信号 Corr1 <sup>[1]</sup>                          |  |  |  |  |
|     |               | 0011                                        | 测试信号 Corr2 <sup>[1]</sup>                          |  |  |  |  |
|     |               | 0100                                        | 测试信号 MinLevel <sup>[1]</sup>                       |  |  |  |  |
|     |               | 0101                                        | 测试信号 ADC 通道 I <sup>[1]</sup>                       |  |  |  |  |
| 3-0 | AnalogSelAux2 | 0110                                        | 测试信号 ADC 通道 Q <sup>[1]</sup>                       |  |  |  |  |
| 3-0 | AnalogSelAuxz | 0111                                        | 测试信号 ADC 通道 I 合并通道 Q <sup>[1]</sup>                |  |  |  |  |
|     |               | 1000                                        | 产品测试的测试信号[1]                                       |  |  |  |  |
|     |               | 1001                                        | SAM 时钟(13.56 MHz)                                  |  |  |  |  |
|     |               | 1010                                        | HIGH                                               |  |  |  |  |
|     |               | 1011                                        | LOW                                                |  |  |  |  |
|     |               | 1100                                        | 发射有效状态                                             |  |  |  |  |
|     |               | 1101                                        | 接收有效状态                                             |  |  |  |  |
|     |               | 1110                                        | 检测到副载波                                             |  |  |  |  |
|     |               | S 存器 TestSel1Reg 中 TstBusBitSel 位定义的 TestBu |                                                    |  |  |  |  |

表 3-117 AnalogTestReg 位描述

注[1]: 电流输出。建议在 AUX 引脚上加一个 1k Ω 下拉电阻。

## 3.2.4.10 TestDAC1Reg\_地址 39h

定义 TestDAC1 的测试值。

| 位   | 7   | 6   | 5        | 4   | 3   | 2   | 1   | 0   |
|-----|-----|-----|----------|-----|-----|-----|-----|-----|
| 定义  | RFT | RFU | TestDAC1 |     |     |     |     |     |
| 位权  | -   | -   | r/w      | r/w | r/w | r/w | r/w | r/w |
| 复位值 | 0   | 0   | Х        | Х   | Х   | Х   | Х   | Х   |

表 3-118 TestDAC1Reg 寄存器

| 位   | 符号       | 描述                                                                                   |
|-----|----------|--------------------------------------------------------------------------------------|
| 7   | -        | 预留给产品测试。                                                                             |
| 6   | -        | 预留后用。                                                                                |
| 5-0 | TestDAC1 | 定义了 TestDAC1 的测试值。DAC1 的输出可以通过设置寄存器 AnalogTestReg 中的 AnalogSelAux1 到 0001 来切换到 AUX1。 |

表 3-119 TestDAC1Reg 位描述

## 3.2.4.11 TestDAC2Reg\_地址 3Ah

定义 TestDAC2 的测试值。

| 位   | 7              | 6                | 5        | 4   | 3   | 2   | 1   | 0   |
|-----|----------------|------------------|----------|-----|-----|-----|-----|-----|
| 定义  | RxWaitPlu<br>s | TPresc<br>alEven | TestDAC2 |     |     |     |     |     |
| 位权  | r/w            | r/w              | r/w      | r/w | r/w | r/w | r/w | r/w |
| 复位值 | 0              | 0                | Х        | Х   | Х   | Х   | Х   | Х   |

表 3-120 TestDAC2Reg 寄存器

| 位   | 符号           | 描述                                                                                                                                                                                                          |
|-----|--------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 7   | RxWaitPlus   | 置 1: 当前 RxWait 增加 0.5 etu;<br>置 0: 不改变当前 RxWait。<br>注: 只对 106kbit 有效。                                                                                                                                       |
| 6   | TPrescalEven | 如果 TPrescalEven 为 0, $f_{Timer} = 13.56 \text{ MHz/}(2 * \text{TPreScaler} + 1) ;$ 如果 TPrescalEven 为 1, $f_{Timer} = 13.56 \text{ MHz/}(2 * \text{TPreScaler} + 2) 。$ TPrescalEven 初始值为 0。 详见 "Timer 计时单元"。 |
| 5-0 | TestDAC2     | 定义了 TestDAC2 的测试值。DAC2 的输出可以通过设置寄存器 AnalogTestReg 中的 AnalogSelAux2 到 0001 来切换到 AUX2。                                                                                                                        |

表 3-121 TestDAC2Reg 位描述

## 3.2.4.12 TestADCReg\_地址 3Bh

显示了ADCI和Q通道的实际值。

| 位   | 7 | 6           | 5 | 4 | 3 | 2 | 1 | 0 |
|-----|---|-------------|---|---|---|---|---|---|
| 定义  |   | ADC_I ADC_Q |   |   |   |   |   |   |
| 位权  |   |             |   |   |   |   |   |   |
| 复位值 | Х | Х           | Х | Х | Х | Х | Х | Х |

表 3-122 TestADCReg 寄存器

| 位 | 符号 | 描述 |
|---|----|----|

| 7-4 | ADC_I | 显示了ADCI通道的实际值。    |
|-----|-------|-------------------|
| 3-0 | ADC_Q | 显示了 ADC Q 通道的实际值。 |

表 3-123 TestADCReg 位描述

## 3.2.4.13 RFTReg\_地址 3Ch

| 位   | 7   | 6   | 5   | 4   | 3   | 2   | 1   | 0   |
|-----|-----|-----|-----|-----|-----|-----|-----|-----|
| 定义  | RFT |
| 位权  | -   | -   | -   | -   | -   | -   | -   | -   |
| 复位值 | 1   | 1   | 1   | 1   | 1   | 1   | 1   | 1   |

表 3-124 RFTReg 寄存器

| 位   | 符号 | 描述       |
|-----|----|----------|
| 7-0 | -  | 预留给产品测试。 |

表 3-125 RFTReg 位描述

## 3.2.4.14 RFTReg\_地址 3Dh

| 位   | 7   | 6   | 5   | 4   | 3   | 2   | 1   | 0   |
|-----|-----|-----|-----|-----|-----|-----|-----|-----|
| 定义  | RFT |
| 位权  | -   | -   | -   | -   | -   | -   | -   | -   |
| 复位值 | 0   | 0   | 0   | 0   | 0   | 0   | 0   | 0   |

表 3-126 RFTReg 寄存器

| 位   | 符号 | 描述       |
|-----|----|----------|
| 7-0 | -  | 预留给产品测试。 |

表 3-127 RFTReg 位描述

# 3.2.4.15 RFTReg\_地址 3Eh

| 位   | 7   | 6   | 5   | 4   | 3   | 2   | 1   | 0   |
|-----|-----|-----|-----|-----|-----|-----|-----|-----|
| 定义  | RFT |
| 位权  | -   | -   | -   | -   | -   | -   | -   | -   |
| 复位值 | 0   | 0   | 0   | 0   | 0   | 0   | 1   | 1   |

表 3-128 RFTReg 寄存器

| 位   | 符号 | 描述       |
|-----|----|----------|
| 7-0 | -  | 预留给产品测试。 |

表 3-129 RFTReg 位描述

## 3.2.4.16 RFTReg\_地址 3Fh

| 位   | 7   | 6   | 5   | 4   | 3   | 2   | 1   | 0   |
|-----|-----|-----|-----|-----|-----|-----|-----|-----|
| 定义  | RFT |
| 位权  | -   | -   | -   | -   | -   | -   | -   | -   |
| 复位值 | 0   | 0   | 0   | 0   | 0   | 0   | 0   | 0   |

表 3-130 RFTReg 寄存器

| 位   | 符号 | 描述       |
|-----|----|----------|
| 7-0 | -  | 预留给产品测试。 |

表 3-131 RFTReg 位描述

## 3.2.5 扩展寄存器

FM17550 利用 0F 地址提供了一组扩展寄存器。扩展寄存器的访问方式请参见"扩展寄存器的访问" 章节。

#### 3.2.5.1 HpdCtrl\_地址 0F/03h

| 位   | 7-6    | 5     | 4   | 3   | 2   | 1   | 0   |
|-----|--------|-------|-----|-----|-----|-----|-----|
| 定义  | ExMode | HPDEn |     |     | RFT |     |     |
| 位权  | r/w    | r/w   | r/w | r/w | r/w | r/w | r/w |
| 复位值 | 00     | 0     | 0   | 0   | 0   | 0   | 0   |

表 3-132 HpdCtrl 寄存器

| 位   | 符号     | 描述                                                                                                                                               |
|-----|--------|--------------------------------------------------------------------------------------------------------------------------------------------------|
| 7-6 | ExMode | 扩展寄存器模式字。定义详见"扩展寄存器的访问"章节。<br>根据不同的访问模式要求进行配置。<br>读出时始终为 00 。                                                                                    |
| 5   | HPDEn  | 低功耗模式控制。 设为 0: 当 pin NPD=0,且 LPCDEn=0 (缺省值) 时,芯片进入 DPD 模式。 设为 1: 当 pin NPD=0,且 LPCDEn=0 (缺省值) 时,芯片进入 HPD 模式 (如需启动 LPCD 功能,设置为: HPDEn=0,LPCDEn=1) |
| 4-0 | RFT    | 预留给产品测试,请保持缺省值。                                                                                                                                  |

表 3-133 HpdCtrl 位描述

## 3.2.5.2 UseRet\_地址 0F/1Bh

| 位   | 7-6    | 5   | 4      | 3   | 2   | 1   | 0   |
|-----|--------|-----|--------|-----|-----|-----|-----|
| 定义  | ExMode | RFU | UseRet |     | RF  | Т   |     |
| 位权  | r/w    | r/w | r/w    | r/w | r/w | r/w | r/w |
| 复位值 | 00     | 0   | 1      | 0   | 0   | 0   | 0   |

表 3-134 UseRet 寄存器

| 位   | 符号     | 描述                                                                       |    |
|-----|--------|--------------------------------------------------------------------------|----|
| 4   | UseRet | 1:表示在 HPD 模式、或 LPCD 模式下保存关键寄存器的设置,从 HPD、LPCD 模式退出时的初始化工作。 0: 不提供关键数据保存功能 | 简化 |
| 3-0 | RFT    | 用于产品测试,保持全0。                                                             |    |

表 3-135 UseRet 位描述

## 3.2.5.3 LVDctrl 地址 0F/1Dh

| 位   | 7-6    | 5   | 4      | 3      | 2     | 1   | 0    |
|-----|--------|-----|--------|--------|-------|-----|------|
| 定义  | ExMode | RFU | LVDIrq | LVDEff | LVDle | LVD | ctrl |
| 位权  | r/w    | r/w | r/w    | r/w    | r/w   | r/w | r/w  |
| 复位值 | 00     | 0   | 0      | 0      | 0     | 1   | 0    |

表 3-136 LVDctrl 寄存器

| 位 | 符号     | 描述                                     |
|---|--------|----------------------------------------|
| 4 | LVDIrq | 1:表示发生低电压报警。写 0 清除此寄存器。                |
| 3 | LVDEff | 0: 发生低压报警时,产生中断标志<br>1: 发生低压报警时,数字电路复位 |

| 位   | 符号      | 描述                                                                       |
|-----|---------|--------------------------------------------------------------------------|
| 2   | LVDle   | 1: 低压报警中断使能。缺省不使能。                                                       |
| 1-0 | LVDctrl | 低压报警控制: 00: 不使能 LVD 功能 01: 低于 1.9V 报警 10: 低于 2.1V 报警(缺省值) 11: 低于 2.4V 报警 |

表 3-137 LVDctrl 位描述

注:扩展寄存器的其他地址请保持预留值不变,否则可能引起不确定的结果。

# 4 Host 接口

# 4.1 Host 接口自动侦测

FM17550 支持 I2C, SPI, UART 等连接方式,所有的接口在上电硬复位之后自动完成接口方式的侦测。

| 接口自动侦测通过对接口控制引脚的电平判断来识别。 | 下表给出多接口引脚复用及接口识别说明。 |
|--------------------------|---------------------|
|                          |                     |

| FM17550 | 串行接口类型 |        |        |  |  |  |
|---------|--------|--------|--------|--|--|--|
| 引脚      | UART   | SPI    | I2C    |  |  |  |
| SDA     | RX     | NSS    | SDA    |  |  |  |
| I2C     | 0      | 0      | 1      |  |  |  |
| EA      | 0      | 1      | EA     |  |  |  |
| SCL     | TX     | MISO   | SCL    |  |  |  |
| D6      | MX     | MOSI   | ADR_0  |  |  |  |
| D5      | DTRQ   | SCK    | ADR_1  |  |  |  |
| D4      | -      | -      | ADR_2  |  |  |  |
| D3      | -      | -      | ADR_3  |  |  |  |
| D2      | -      | -      | ADR_4  |  |  |  |
| D1      | -      | -      | ADR_5  |  |  |  |
|         |        |        |        |  |  |  |
| 类型      | Input  | In/Out | Output |  |  |  |

表 4-1 不同接口类型的连接标准

# 4.2 SPI 接口

FM17550 支持 SPI 接口,在 SPI 通讯中作为 Slave 端通讯,最高速率 10Mbps,接口符合 SPI 标准。 SPI 的时钟 SCK 由 master 产生。MOSI 和 MISO 线上的数据都是 MSB 优先。MOSI 和 MISO 线上的数据必须在时钟上沿稳定,在时钟下沿改变。

#### 4.2.1 SPI 读数据

通过 SPI 接口读数据按照下表的字节顺序通讯。首字节定义了通讯模式和地址。

| 线路   | Byte 0 | Byte 1 | Byte 2 | То    | Byte n | Byte n+1 |
|------|--------|--------|--------|-------|--------|----------|
| MOSI | 地址 0   | 地址 1   | 地址 2   | ••••  | 地址 n   | 00       |
| MISO | X      | 数据 0   | 数据 1   | ••••• | 数据 n-1 | 数据 n     |

表 4-2 MOSI 和 MISO 的字节顺序

#### 4.2.2 SPI 写数据

通过SPI接口写数据按照下表的字节顺序通讯。首字节定义了通讯模式和地址。

| 线路   | Byte 0 | Byte 1 | Byte 2 | То    | Byte n | Byte n+1 |
|------|--------|--------|--------|-------|--------|----------|
| MOSI | 地址 0   | 数据 0   | 数据 1   | ••••  | 数据 n-1 | 数据 n     |
| MISO | Х      | X      | Х      | ••••• | Х      | Х        |

表 4-3 MOSI和 MISO 字节顺序

#### 4.2.3 SPI 地址字节

SPI 通讯的首字节定义了通讯模式和地址,如下表所示。Bit7 定义通讯模式,从 FM17550 读数据时,bit7 置 1。向 FM17550 写数据时,bit7 置 0。Bit6~bit1 定义地址。Bit0 固定为 0。

| 7 (MSB) | 6        | 5  | 4 | 3 | 2 | 1 | 0 (LSB) |  |
|---------|----------|----|---|---|---|---|---------|--|
| 1 = 读   | 14h 1+1. |    |   |   |   |   |         |  |
| 0 = 写   |          | 地址 |   |   |   |   |         |  |

表 4-4 首字节 0 寄存器; 地址 MOSI

# 4.3 UART 接口

FM17550 的 UART 接口包括输入脚 RX, 和输出脚 TX, DTRQ, MX。清除 TestPinEnReg 寄存器的 RS232LineEn 位可使 DTRQ, MX 脚无效。

## 4.3.1 UART 传输速率可配

FM17550 的 UART 接口可兼容 RS232 串行接口。

缺省传输速度 9600bps。通过更新 SerialSpeedReg 寄存器可以更新 UART 传输速率。BR\_T0,BR\_T1 定义了波特率传输因子。

| BR_Tn    | Bit 0 | Bit 1 | Bit 2 | Bit 3 | Bit 4 | Bit 5 | Bit 6 | Bit 7 |
|----------|-------|-------|-------|-------|-------|-------|-------|-------|
| BR_T0因子  | 1     | 1     | 2     | 4     | 8     | 16    | 32    | 64    |
| BR_T1 范围 | 1-32  | 33-64 | 33-64 | 33-64 | 33-64 | 33-64 | 33-64 | 33-64 |

表 4-5 BR\_T0 和 BR\_T1 设置

| Transfer and d (LDd) | SerialSp            | eedReg 值 | Transfer and decourage (0/) |  |  |
|----------------------|---------------------|----------|-----------------------------|--|--|
| Transfer speed (kBd) | Decimal Hexadecimal |          | Transfer speed accuracy (%) |  |  |
| 7.2                  | 250                 | FAh      | -0.25                       |  |  |
| 9.6                  | 235                 | EBh      | 0.32                        |  |  |
| 14.4                 | 218                 | DAh      | -0.25                       |  |  |
| 19.2                 | 203                 | CBh      | 0.32                        |  |  |
| 38.4                 | 171                 | ABh      | 0.32                        |  |  |
| 57.6                 | 154                 | 9Ah      | -0.25                       |  |  |
| 115.2                | 122                 | 7Ah      | -0.25                       |  |  |
| 128                  | 116                 | 74h      | -0.06                       |  |  |
| 230.4                | 90                  | 5Ah      | -0.25                       |  |  |
| 460.8                | 58                  | 3Ah      | -0.25                       |  |  |
| 921.6                | 28                  | 1Ch      | 1.45                        |  |  |
| 1228.8               | 21                  | 15h      | 0.32                        |  |  |

表 4-6 UART 传输波特率选择

上表中 UART 波特率可根据以下公式计算:

$$transfer \ speed \ (hz) = \begin{cases} \frac{27.12 \times 10^6}{BRT1 + 1}, BRT0 = 0; \\ \frac{27.12 \times 10^6}{2^{(BRT0 - 1)} \times (BRT1 + 33)}, BRT0 \neq 0; \end{cases}$$

## 4.3.2 UART 帧格式

| 位     | 长  | 值    |
|-------|----|------|
| Start | 1位 | 0    |
| Data  | 8位 | data |
| Stop  | 1位 | 1    |

表 4-7 UART 帧格式

注: UART 通讯 LSB 优先, 无校验位。

读取数据:通过 UART 读数据,字节顺序如下表。首字节定义通讯模式和地址。

| 引脚         | Byte 0 | Byte 1 |
|------------|--------|--------|
| RX (引脚 24) | 地址     | -      |
| TX (引脚 31) | -      | 数据 0   |

表 4-8 UART 读数据字节顺序



图 4-1 UART 读取数据时序图

写入数据:通过 UART 接口向 FM17550 写数据,通讯字节顺序如下表。首字节定义通讯模式和地址。

| DV (Title 04)   |      |
|-----------------|------|
| RX (引脚 24) 地址 0 | 数据 0 |
| TX (引脚 31) -    | 地址 0 |

表 4-9 写入数据字节顺序



图 4-2 UART 写入数据时序图

注: TX 引脚上的数据发送可以在 RX 引脚收到地址后立刻发送。

地址字节: 首字节为地址字节, 必须满足以下格式。

最高位 bit7 定义通讯模式。从 FM17550 读取数据时,Bit7 置 1。向 FM17550 写数据时,Bit7 置 0。 第 6 位预留,第 5 到 0 位定义了地址。见下表。

| 7 (MSB)        | 6    | 5  | 4 | 3 | 2 | 1 | 0 (LSB) |
|----------------|------|----|---|---|---|---|---------|
| 1 = 读<br>0 = 写 | 预留后用 | 地址 |   |   |   |   |         |

表 4-10 地址字节 0 寄存器;地址 MOSI

# 4.4 I2C 总线接口

I2C 总线(Inter-IC)接口是一种低成本、引脚少的串行总线接口方式。FM17550 的 I2C 接口只用作 slave 端,I2C 的时钟生成和访问仲裁由 master 实现。



图 4-3 I2C 总线接口

FM17550的 I2C 通讯支持标准模式、快速模式和高速模式。

SDA 为数据传输线,双向通路,采用开漏输出,系统上通过电流源或上拉电阻连接到电源。SCL 为时钟线,时钟由 master 端提供。不传输数据时,SDA 和 SCL 线都为高电平。I2C 总线上的数据传输速率在标准模式下最高可达 100 kbps,在快速模式下最高可达 400 kbps,在高速模式下最高可

达 3.4 Mbps。

如果选择了 I2C 总线接口, SCL 和 SDA 引脚上会自动使能尖峰抑制,符合 I2C 规范要求。

#### 4.4.1 数据有效性

SDA 线上的数据在时钟高电平周期必须保持稳定。数据的高低电平状态转换只能发生在 SCL 时钟信号为低电平时。



图 4-4 I2C 总线上的位传输

#### 4.4.2 START 和 STOP 状态

为了控制 I2C 总线的数据传输,定义了唯一的 START (S)和 STOP (P)状态。

- START 状态定义为当 SCL 处于高电平时,SDA 线上由高电平到低电平的转换。
- STOP 状态定义为当 SCL 处于高电平时, SDA 线上由低电平到高电平的转换。

I2C 总线的 START 和 STOP 状态由 master 产生。总线在 START 状态后变为忙碌。在 STOP 状态后一定时间内变为闲置。

如果一个重置 START (Sr) 产生并替代了了 STOP 状态,总线会保持忙碌状态。START (S) 和重置 START (Sr) 状态功能相同,用相同的符号 S 来表示。



图 4-5 START和STOP状态

#### 4.4.3 字节格式

每个字节都必须有一个 acknowledge(响应)位,数据优先传递 MSB。一次数据传输过程中传递的字节数并不受限,但必须符合读/写周期格式。

#### 4.4.4 Acknowledge

一个数据字节的末尾必须有一个 acknowledge 位, 其对应的时钟脉冲由 master 产生。数据的发送方, master 或是 slave, 需在 acknowledge 时钟周期内释放 SDA 控制线(高电平)。接收方在 acknowledge 时钟周期内下拉 SDA 线, 确保在该时钟周期的高电平周期内保持 SDA 为稳定的低电平。

master 随后产生一个 STOP (P) 状态来停止传输或一个重置 START (Sr) 状态来开始新的传输。

master 接收端通过在最后一个字节不产生 acknowledge 信号来向 slave 发送端表明数据结束。slave 发送端释放数据线允许 master 产生一个 STOP (P) 或重置 START (Sr) 状态。





图 4-7 I2C 总线上的数据传输

## 4.4.5 7位地址

在 I2C 总线地址处理过程中, START 状态后的第一位字节用来给出 master 选择的 slave 的目标地址。如下图所示。



图 4-8 START 过程后的第一位字节

在 I2C 规范中定义了一些保留地址。在系统应用中,设计者必须确保不会与这些保留地址发生冲突。 I2C 总线规范根据 EA 引脚的不同定义了不同的地址锁定方式。在 FM17550 的 NPD 释放或上电复位之后,设备根据 EA 引脚的定义确定 I2C 总线地址。

如果引脚 EA 置为低电平,I2C 总线地址的高 4 位固定为 0101b。slave 地址的剩下 3 位(ADR\_0、ADR\_1、ADR\_2)可以由用户自行配置来防止与其他 I2C 总线设备的冲突。

如果引脚 EA 置为高电平, ADR\_0 到 ADR\_5 将完全由外部引脚指定。ADR\_6 总是置 0。ADR\_0~ADR\_6 对应的引脚如下表所示。

| I2C 地址 | ADR_0 | ADR_1 | ADR_2 | ADR_3 | ADR_4 | ADR_5 |
|--------|-------|-------|-------|-------|-------|-------|
| 引脚     | D6    | D5    | D4    | D3    | D2    | D1    |

表 4-11 I2C 地址对应引脚

在两种模式下,I2C 地址编码在 FM17550 的 NPD 引脚复位释放后立刻被锁住。之后相关地址引脚可做其他用途。但需注意 FM17550 每次从 Hard powerdown 模式(NPD 置 0)恢复需要确保 I2C 地址设定正确,FM17550 会在 NPD 引脚释放时重新锁存 I2C slave 地址。

#### 4.4.6 寄存器写入访问

通过 I2C 总线从主控芯片向 FM17550 的指定寄存器写入数据,必须符合以下帧格式。

- 根据 I2C 总线规则,每帧的第一字节给出设备地址。
- 第二字节给出寄存器地址,后可跟 N 字节数据。

在一帧内所有数据字节都会写入同一个寄存器地址,这方便了 FIFO 访问。

## 4.4.7 寄存器读取访问

要从 FM17550 的指定寄存器地址读取数据, 主控芯片处理需符合以下流程:

- 首先,必须执行一个对指定寄存器地址的写访问,如下所述。
- 根据 I2C 总线规则,每帧的第一字节要给出设备地址。
- 第二位字节要给出寄存器地址。后面不加任何数据字节。
- 读/写控制位为0。

读访问在写访问之后开始。主机发送 FM17550 的设备地址,读/写控制位置 1。FM17550 发送指定访问的寄存器的内容作为回应。在一帧内所有数据字节都可以从同一寄存器地址读取。这方便 FIFO 访问或寄存器轮询。



图 4-9 寄存器读/写访问

#### 4.4.8 高速模式

在高速模式下(HS mode),设备传递信息速率可高达 3.4 Mbit/s,同时可完全向下兼容快速和标准模式的双向通讯。

#### 4.4.9 高速传输

为了获得高达 3.4 Mbit/s 的数据速率, 我们对 I2C 总线操作做出了以下改进。

- 设备的输入端包含了尖峰抑制、施密特触发器处理, I2C 总线的各时间常数相比 FS 模式也有所不同。
- 设备的输出驱动上对 SDA 和 SCL 信号做了不同的下降速度的控制。

#### 4.4.10 HS 模式下的数据传输格式

HS 模式串行数据传输格式完全符合 I2C 总线的标准模式规范。HS 模式只能在满足以下所有条件后开启。(都在 F/S 模式下)

- 1) START 状态(S)
- 2) 8位 master 编码 (00001XXXb)
- 3) 非 acknowledge 位 (~A)

当 HS 模式开启后,master 会发送一个重置 START 状态 (Sr),跟一个含 R/W 位的 7 位 slave 地址,然后 FM17550 会回一个 acknowledge 位(A)。

数据传输在下一个重置 START (Sr) 后开始。在一个 STOP 状态 (P) 后回到 F/S 模式。为了方便 master 编码, master 可以在进入 HS 模式后,通过重置 START 状态 (Sr) 来进行一系列的数据访问,避免使用 STOP 状态 (P) 可以提高访问效率。



图 4-10 I2C 总线 HS 模式协议转换



图 4-11 I2C 总线 HS 模式协议帧格式

#### 4.4.11 F/S 模式与 HS 模式间转换

在芯片上电复位和初始化之后,FM17550 即处于快速模式(快速模式可向下兼容标准模式)。当FM17550 识别了"S 00001XXX A"序列然后将内部电路从快速模式转换为 HS 模式。

包括以下操作:

- 1) 根据 HS 模式下的尖峰抑制要求,调整 SDA 和 SCL 输入滤波。
- 2) 调整 SDA 输出的斜率控制。

对于系统应用来说也可以不通过 I2C 总线时序配置即可以永久处于 HS 通讯模式。这是通过设置 Status2Reg 寄存器的 I2CForceHS 位到逻辑 1 来实现的。在永久 HS 模式下,master 不需要发送指定 序列。由于这未在规范中定义,因此这样应用时需确保 I2C 总线上没有其他的设备连接。另外,由于高速模式下减小了了尖峰抑制,因此在 I2C 总线上要尽量避免各种干扰毛刺的产生。

#### 4.4.12 低速模式

FM17550 完全向下兼容可以直接工作在一个 F/S 模式的 I2C 总线系统。

# 4.5 扩展寄存器的访问

FM17550 的扩展寄存器采用 2 级地址定位访问,所有 Host 接口方式均可以实现对扩展寄存器的访问。第一级地址固定为 0F,第二级地址为 6 位,通过正常写 0F 寄存器的方式写入第二级地址的值。0Fh EXReg 的定义如下表所示。

| 7 (MSB) | 6 | 5          | 4     | 3 | 2 | 1 | 0 (LSB) |
|---------|---|------------|-------|---|---|---|---------|
| =01     |   | 写扩展寄存      | 器二级地址 |   |   |   |         |
| =10     |   | 读扩展寄存器二级地址 |       |   |   |   |         |
| =11     |   | 写扩展寄存器数据   |       |   |   |   |         |
| =00     |   | 读扩展寄存      | 器数据   |   |   |   |         |

表 4-12 扩展寄存器字节定义

#### 4.5.1 写扩展寄存器数据

非扩展寄存器的写数据方式为:

- 1. 写目标寄存器地址,同时设定通讯写模式
- 2. 写目标寄存器数据

而扩展寄存器的写数据方式为 4 步:

- 1. 写 0F 寄存器,设定为通讯写模式(根据 SPI/UART/I2C 的接口规定设置为写模式)
- 2. 写目标扩展寄存器的二级地址(01b+6位二级地址)
- 3. 写 0F 寄存器,设定为通讯写模式(根据 SPI/UART/I2C 的接口规定设置为写模式)
- 4. 写目标扩展寄存器的数据(11b+6位目标数据)

示意图如下:



图 4-12 写扩展寄存器操作流程

## 4.5.2 读扩展寄存器数据

非扩展寄存器的读数据方式为:

- 1. 写目标寄存器地址,同时设定通讯读模式
- 2. 读目标寄存器数据

而扩展寄存器的写数据方式为 4 步:

- 1. 写 0F 寄存器,设定为通讯写模式(根据 SPI/UART/I2C 的接口规定设置为写模式)
- 2. 写目标扩展寄存器的二级地址(01b+6位二级地址)
- 3. 写 0F 寄存器,设定为通讯读模式(根据 SPI/UART/I2C 的接口规定设置为读模式)
- 4. 读目标扩展寄存器的数据(00b+6位目标数据)

示意图如下:



图 4-13 读扩展寄存器操作流程

# 5 模拟电路接口和非接触接口控制

# 5.1 概述

FM17550 支持最高达 848K bps 的非接触协议的各种帧格式和错误检查。本芯片也支持通过 Tin、Tout 引脚连接外部电路进行数据的调制和解调。

非接触控制模块配合主控芯片完成对非接触协议要求的处理,负责完成基于 bit、byte 的物理层的帧格式处理。另外,基于多种非接触通讯协议的支持,还可以处理奇偶校验位、和 CRC 错误的检测。注:天线的调谐、尺寸大小、以及电源电压的高低都会直接影响到系统的射频性能和操作距离。

# 5.2 发射驱动

引脚 TX1,TX2 是非接触的射频发射脚,其上的信号是经包络调制的 13.56MHz 的能量载波。芯片外围只需要很少的用于匹配和过滤的无源器件即可以实现对射频天线的驱动。TX1,TX2 的输出信号控制可以通过 TxControl 寄存器进行配置。

射频调制深度可以通过调整输出驱动阻抗来调节。P 管输出驱动可以通过 CWGsPReg 寄存器和 ModGsPReg 寄存器来调整。N 管输出驱动可以通过 GsNReg 来调整。同时,调试深度也受天线设计和调谐的影响。

通过调节 TxModeReg 寄存器和 TxSelReg 寄存器可以控制数据传输速率和帧格式、及天线驱动设置,以满足不同模式、不同传输速率的要求。

| Tx1RF<br>En 位 | Force<br>100ASK<br>位 | InvTx1<br>RFOn<br>位 | InvTx1<br>RFOff<br>位 | 包络 | 引脚<br>TX1 | GSPMos | GSNMos | 注                   |
|---------------|----------------------|---------------------|----------------------|----|-----------|--------|--------|---------------------|
| 0             | Х                    | X                   | x                    | Х  | x         | X      | Х      | 在 RF 关闭情况<br>下不确定   |
|               | 0                    | 0                   | X                    | 0  | RF        | pMod   | nMod   | 15 NOA 1000         |
|               | U                    | U                   | ^                    | 1  | RF        | pCW    | nCW    | 100% ASK: 引         |
| 1             | 0                    | 1                   | X                    | 0  | RF        | pMod   | nMod   | 脚 TX1 拉到逻辑<br>0 , 与 |
| 1             | U                    | I                   | ^                    | 1  | RF        | pCW    | nCW    | InvTx1RFOff 位       |
|               | 1                    | 1                   | X                    | 0  | 0         | pMod   | nMod   | 无关                  |
|               | 1                    | 1                   | ^                    | 1  | RF_n      | pCW    | nCW    |                     |

表 5-1 TX1 引脚相关控制信号和设置

| Tx1RF<br>En 位 | Force<br>100ASK<br>位 | Tx2<br>CW<br>位 | InvTx2<br>RFOn<br>位 | InvTx2<br>RFOff<br>位 | 包络 | 引脚<br>TX2 | GSPMos | GSNMos | 注                        |     |            |
|---------------|----------------------|----------------|---------------------|----------------------|----|-----------|--------|--------|--------------------------|-----|------------|
| 0             | X                    | Х              | X                   | X                    | Х  | Х         | X      | X      | 在 RF 关闭<br>情 况 下 不<br>确定 |     |            |
|               |                      |                | 0                   | Х                    | 0  | RF        | pMod   | nMod   |                          |     |            |
|               |                      | 0              | U                   | ^                    | 1  | RF        | pCW    | nCW    |                          |     |            |
|               |                      | U              | 1                   | X                    | 0  | RF_n      | pMod   | nMod   | _                        |     |            |
| 1             | 0                    | 0              |                     | I                    | ^  | 1         | RF_n   | pCW    | nCW                      |     |            |
| '             |                      |                | 0                   | Χ                    | Χ  | RF        | pCW    | nCW    | Tx2CW 位                  |     |            |
|               |                      | 1              | 1                   | 1                    | 1  | Х         | Х      | RF_n   | pCW                      | nCW | 电导总是<br>CW |
|               | 1                    | 0              | 0                   | Χ                    | 0  | 0         | pMod   | nMod   | 100%                     |     |            |

| Tx1RF<br>En 位 | Force<br>100ASK<br>位 | Tx2<br>CW<br>位 | InvTx2<br>RFOn<br>位 | InvTx2<br>RFOff<br>位 | 包络 | 引脚<br>TX2 | GSPMos | GSNMos | 注                          |     |        |
|---------------|----------------------|----------------|---------------------|----------------------|----|-----------|--------|--------|----------------------------|-----|--------|
|               |                      |                |                     |                      | 1  | RF        | pCW    | nCW    | ASK; 引脚                    |     |        |
|               |                      |                | 1                   | V                    | 0  | 0         | pMod   | nMod   | TX2拉到逻                     |     |        |
|               |                      | 1              | I                   | 1                    | '  | X         | 1      | RF_n   | pCW                        | nCW | 辑 0, 与 |
|               |                      |                | 0                   | Χ                    | Х  | RF        | pCW    | nCW    | InvTx2RF                   |     |        |
|               |                      | 1              | 1                   | X                    | X  | RF_n      | pCW    | nCW    | On/<br>InvTx2RfO<br>ff 位无关 |     |        |

表 5-2 TX2 引脚相关控制信号和设置

上表中用到了以下缩写:

- RF: 由 27.12 MHz 石英晶振 2 分频得到的 13.56 MHz 时钟
- RF n: 13.56 MHz 反相时钟
- GSPMos: 电导, PMOS 组配置
- GSNMOS: 电导, NMOS 组配置
- pCW: 由 CWGsPReg 寄存器定义的 PMOS 连续载波电导值
- pMod:由 ModGsPReg 寄存器定义的 PMOS 调制电导值
- nCW:由 GsNReg 寄存器的 CWGsN[3:0]位定义的 NMOS 连续载波电导值
- nMod:由 GsNReg 寄存器的 ModGsN[3:0]位定义的 NMOS 调制电导值
- X: 无所谓

注:如果只开启一个驱动,CWGsPReg、ModGsPReg 和 GsNReg 寄存器的设值将同时用于两个驱动的控制。

# 5.3 射频场检测

芯片内置了射频场检测功能可以检测外部射频场。射频检测功能也能唤醒 FM17550 芯片并产生中断标志。

射频检测的灵敏度可以通过 RFCfgReg 寄存器的 RFLevel 寄存器来设置。但检测灵敏度也同时依赖于射频天线的设计。

| 下表列虫 | 了针对引脚 | $\mathbf{p}\mathbf{v}$ | 的射频检测的灵敏度。 |
|------|-------|------------------------|------------|
|      |       |                        |            |

| V~Rx[Vpp] | RFLevel |  |  |
|-----------|---------|--|--|
| ~2        | 1111    |  |  |
| ~1.4      | 1110    |  |  |
| ~0.99     | 1101    |  |  |
| ~0.69     | 1100    |  |  |
| ~0.49     | 1011    |  |  |
| ~0.35     | 1010    |  |  |
| ~0.24     | 1001    |  |  |
| ~0.17     | 1000    |  |  |
| ~0.12     | 0111    |  |  |
| ~0.083    | 0110    |  |  |
| ~0.058    | 0101    |  |  |
| ~0.041    | 0100    |  |  |
| ~0.029    | 0011    |  |  |
| ~0.020    | 0010    |  |  |
| ~0.014    | 0001    |  |  |
| ~0.010    | 0000    |  |  |

表 5-3 射频检测灵敏度

# 5.4 串行数据切换开关

FM17550 芯片的模拟前端和数字处理模块可以通过 Tin 和 Tout 引脚与外部信号连接。可以经 Tin 引脚接入一个高于 424kbps 传输速度的信号。也可以经 Tout 引脚输出信号与外部的电路连接。通过该功能允许 FM17550 的模拟模块与另一个芯片的数字逻辑功能连接配合使用。

串行数据切换开关功能由 TxSelReg 和 RxSelReg 寄存器控制。



图 5-1 TX1 和 TX2 间串行数据转换

# 6 CRC 协处理器

可以配置以下 CRC 协处理器参数:

- 根据 ModeReg 寄存器的 CRCPreset[1:0]位的设置, CRC 预设值可以是 0000h, 6363h, A671h 或 FFFFh
- 16 位 CRC 的多项式固定为 X<sup>16</sup>+X<sup>12</sup>+X<sup>5</sup>+1
- CRCResultReg 寄存器记录 CRC 的计算结果。该寄存器包含两个 8 位寄存器分别存放高字节和低字节数据。
- ModeReg 寄存器的 MSBFirst 位表明了数据以 MSB 方式加载

| 参数        | 值                                                               |
|-----------|-----------------------------------------------------------------|
| CRC 寄存器长度 | 16 位 CRC                                                        |
| CRC 算法    | 基于 ISO/IEC 14443A 和 ITU-T 的算法                                   |
| CRC 预设值   | 0000h, 6363h, A671h 或 FFFFh, 根据 ModeReg 寄存器的 CRCPreset[1:0]位的设置 |

表 6-1 CRC 协处理器参数

# 7 FIFO 缓冲

FM17550 实现了一个 8\*64 位的 FIFO 缓冲器,用于主控芯片与 FM17550 内部状态机之间的输入输出数据流的缓冲。这对于最长 64 字节的数据流控制非常方便,无需考虑交互时序。

# 7.1 FIFO 缓冲器的访问

FIFO 缓冲器的访问通过 FIFODataReg 寄存器实现。对该寄存器写入数据,即在 FIFO 缓冲器里存入 1 字节相应内容,同时 FIFO 缓冲器的写指针加一。从该寄存器读出数据,即从 FIFO 读指针指向处读出当前字节数据,同时 FIFO 缓冲器的读指针加一。读写指针间距可以通过读 FIFOLevelReg 寄存器获得。

当主控芯片启动一条指令, FM17550 内部状态机可以根据该指令的需要在指令执行过程中启动对 FIFO 缓冲器的访问。主控芯片必须确保不出现任何非主动控制的 FIFO 缓冲器的访问。

# 7.2 FIFO 缓冲器的控制

FIFO 的读写指针可以通过 FIFOLevelReg 寄存器的 FlushBuffer 位置 1 来清 0 复位。同时,FIFOLevel[6:0]位也会清 0,且 ErrorReg 寄存器的 BufferOvfl 位清空。原本储存在 FIFO 缓冲器里的字节将不可再访问,FIFO 缓冲器可以随时等待填入新的数据。

# 7.3 FIFO 缓冲器的状态信息

主控芯片可以获取以下 FIFO 缓冲器状态信息:

- 储存在 FIFO 缓冲器里的字节数: FIFOLevelReg 寄存器的 FIFOLevel [6:0]
- FIFO 缓冲器渐满警告: Status1Reg 寄存器的 HiAlert 位
- FIFO 缓冲器渐空警告: Status1Reg 寄存器的 LoAlert 位
- FIFO 缓冲器溢出警告: ErrorReg 寄存器的 BufferOvfl 位。BufferOvfl 位只能通过设置 FIFOLevelReg 寄存器的 FlushBuffer 位来清空

FM17550 在下列情况时会产生中断信号:

- ComlEnReg 寄存器的 LoAlert IEn 位置 1。当 Status 1Reg 寄存器的 LoAlert 位为 1 时可激活 IRQ 引脚。
- ComlEnReg 寄存器的 HiAlert IEn 位置 1。当 Status 1Reg 寄存器的 HiAlert 位为 1 时可激活 IRQ 引脚。

如果 FIFO 缓冲器的剩余字节数小于或等于 WaterLevel 的设置值,则 HiAlert 位置 1。公式如下:

HiAlert = (64 - FIFOLength) ≤ WaterLevel

如果写入 FIFO 缓冲器的字节数小于或等于 WaterLevel 的设置值,则 LoAlert 位置 1。公式如下:  $LoAlert = FIFOLength \leq WaterLevel$ 

# 8 中断请求系统

FM17550 通过设置 Status 1Reg 寄存器的 IRq 位来表明有中断事件发生,如果中断使能则反映到 IRQ 引脚上。主控芯片可以利用 IRQ 引脚上的中断信号进行中断处理,从而提高主控芯片 CPU 的软件工作效率。

# 8.1 中断源概述

下表列出了可用中断位、其对应的中断源及激活的条件。

| 中断标志       | 中断源           | 触发动作               |
|------------|---------------|--------------------|
| TimerIRq   | 计时器单元         | 计时器从 1 减到 0        |
| TxIRq      | 发射器           | 一个射频数据流发送完成        |
| CRCIRq     | CRC 协处理器      | 所有 FIFO 缓冲器的数据处理完成 |
| RxIRq      | 接收器           | 一个射频数据流接收完成        |
| IdleIRq    | ComIrqReg 寄存器 | 指令执行结束             |
| HiAlertIRq | FIFO 缓冲器      | FIFO 缓冲器渐满         |
| LoAlertIRq | FIFO 缓冲器      | FIFO 缓冲器渐空         |
| ErrlRq     | 非接触 UART      | 检测到错误发生            |

表 8-1 中断源

ComIrqReg 寄存器的 TimerIRq 中断位表示当计时器从 1 减到 0 时产生的中断。

ComIrqReg 寄存器的 TxIRq 位表示射频数据发送已经结束。当射频发送状态从发送数据变成发送结尾帧格式时,则发射器单元自动设置该中断位。

CRC 协处理器在处理完所有 FIFO 缓冲器数据后,(由 CRCReady 位置 1 标识),设置 DivIrqReg 寄存器的 CRCIRq 位。

ComIrqReg 寄存器的 RxIRq 位表示检测到接收数据的末尾时产生的中断。

ComIrqReg 寄存器的 IdleIRq 位表示一个指令执行结束,相应地,CommandReg 寄存器中Command[3:0]的值变成 idle。

当 Status1Reg 寄存器的 HiAlert 位置 1 时,ComIrqReg 寄存器的 HiAlertIRq 位置 1,表示 FIFO 缓冲达到 WaterLevel[5:0]位所表明的深度。

当 Status1Reg 寄存器的 LoAlert 位置 1 时,ComIrqReg 寄存器的 LoAlertIRq 位置 1,表示 FIFO 缓冲达到 WaterLevel[5:0]位所表明的深度。

当寄存器 ErrorReg 中的任意一位置 1, ComIrqReg 寄存器的 ErrIRq 位置 1,表示非接触 UART 在收发过程中检测到错误发生。

# 9 Timer 计时单元

FM17550 内置一个 Timer 计时单元,主控芯片可以利用该计时器进行计时相关的任务。 Timer 提供以下几种工作模式:

- 招时计数器
- 看门狗计数器
- 秒表
- 可编程脉冲输出
- 周期性脉冲触发

计时器单元可以用来测量两个事件之间的时间间隔,或用来表明一个特定事件在一个特定时间之后 发生。计时器还可以被事件触发,稍后做详细阐释,但计时器本身不影响任何内部事件(例如,数 据接收过程中发生的超时并不会影响接收进程)。此外,还有一些与计时器相关的寄存器位会适时 地置其,可用来产生中断。

#### 计时器

计时器有一个 13.56 MHz 的输入时钟(由晶振分频获得)。计时器分为两级:1个预分频器和1个计数器。

预分频器是一个 12 位计数器,它的重置值可以通过寄存器 TModeReg 和 TPrescalerReg 来设置,范围在 0 和 4095 之间。

计数器的重置值通过 16 位寄存器 TReloadReg 设置,范围在 0 到 65535 范围之间。

计时器的当前值由寄存器 TCounterValReg 表示。

如果计数器达到 0 就会自动设置寄存器 CommonIRqReg 的 TimerIRq 位为 1。如果使能了中断,则该事件就会显示在 IRQ 引脚上。TimerIRq 位可由主控芯片置 1 和清 0。根据配置的不同,计时器会在计到 0 后停止或重置寄存器 TReloadReg 的值后重启。

计时器的状态由寄存器 Status1Reg 的 TRunning 位表示。

计时器可以由寄存器 ControlReg 的 TStartNow 手动开启,或由寄存器 ControlReg 的 TStopNow 手动停止。

此外,计时器还可以通过设置寄存器 TModeReg 的 TAuto 位来自动激活,从而满足专用协议的要求。

一个计时器的时间长度是重置值+1。

总时间的定义是:

t = ((TPrescaler\*2+1)\*TReload+1)/13.56MHz

或者若 TPrescalEven 为 1 时: t = ((TPrescaler\*2+2)\*TReload+1)/13.56MHz。

最大时间: TPrescaler = 4095, TReloadVal = 65535

 $\Rightarrow$  tmax = (2\*4095+2)\*65536/13.56 MHz = 39.59 s

例:

25us 需要计数 339 个时钟周期。即预分频值要设为 TPrescaler=169 , 这样计时器就有了一个 25us 的输入时钟。计时器可最多计数到 65535 个 25us 的长度。

版本 1.2

# 10 低功耗模式

FM17550 支持 3 种低功耗模式,可适应不同的功耗需求:

- ♦ Deep Power down 模式
- ♦ Hard power down 模式
- ♦ Soft power down 模式

# 10.1 Deep Power Down

FM17550 的 Deep Power Down 模式关闭所有数字逻辑的供电、关闭晶振,所有双向 IO 引脚都控制为三态输出,输入引脚隔离与内部电路的连接。

进入 DPD 模式之前,确保扩展寄存器 03H bit5 为 0,则 NPD 设 0 之后,芯片进入 DPD 模式。NPD 引脚置 1 后,芯片自动退出 DPD 模式。退出 DPD 模式后,所有配置及初始化工作需要重新进行。

## 10.2 Hard Power Down

FM17550 的 Hard Power Down 模式关闭了大部分数字逻辑的供电、关闭晶振,所有双向 IO 引脚都控制为三态输出,输入引脚隔离与内部电路的连接。

进入 HPD 模式之前,确保扩展寄存器 03H bit5 为 1,则 NPD 引脚变为低电平之后,芯片进入 HPD 模式。在 HPD 模式下,FM17550 缺省提供关键数据保存功能(data retention),这部分数据会一直保存,不会丢失。当退出 HPD 模式可以不需要对这些数据进行重新配置和初始化。被保存寄存器的详细列表见"HPD 下数据保存功能"章节。

退出 HPD 模式,如果关闭数据保存功能(扩展寄存器 1Bh bit4 设 0),则所有必要的配置和初始化工作需要重新进行。如果使能了数据保存功能,则只需要对未被保护的数据进行配置即可。

#### 10.2.1 HPD 下数据保存功能

HPD 模式下 Configure 指令相关的内部缓冲区数据会保留,此功能无需启动数据保存功能。

FM17550 提供的关键数据保存功能,详细 list 见下表。

| 寄存器        | 地址   | Retention bit |                 |
|------------|------|---------------|-----------------|
|            |      | 7             | IRqInv          |
|            |      | 6             | TxIEn           |
|            |      | 5             | RxIEn           |
| CommlEnReg | 02h  | 4             | IdleIEn         |
| Commenteg  | 0211 | 3             | HiAlertIEn      |
|            |      | 2             | LoAlertlEn      |
|            |      | 1             | ErrlEn          |
|            |      | 0             | TimerlEn        |
|            | 03h  | 7             | IRQPushPull     |
|            |      | 4             | TinActIEn       |
| DivlEnReg  |      | 2             | CRCIEn          |
|            |      | 1             | RfOnlEn         |
|            |      | 0             | RfOfflEn        |
| CollReg    | 0Eh  | 7             | ValuesAfterColl |
|            |      | 7             | TxCRCEn         |
| TxModeReg  | 12h  | 3             | InvMod          |
|            |      | 2             | TxMix           |
| RxModeReg  | 13h  | 7             | RxCRCEn         |

| 寄存器            | 地址    | Retention bit |               |
|----------------|-------|---------------|---------------|
|                |       | 3             | RxNoErr       |
|                |       | 2             | RxMuliple     |
| TxAutoReg      | 15h   | 6             | Force100ASK   |
| RxSelReg       | 17h   | 5:0           | RxWait        |
| RxThresholdReg | 18h   | 7:4           | MinLevel      |
| KXTITESHOIDKEG | 1011  | 2:0           | CollLevel     |
|                |       | 7:6           | AddIQ         |
| DemodReg       | 19h   | 5             | FixIQ         |
| Demourkeg      | 1911  | 3:2           | TauRcv        |
|                |       | 1:0           | TauSync       |
|                |       | 3             | LargeBWPLL    |
| ManualRCVReg   | 1Dh   | 2             | ManualHPCF    |
|                |       | 1:0           | HPCF[1:0]     |
|                |       | 7             | RXSOFReq      |
|                |       | 6             | RXEOFReq      |
| TypeBReg       | 1Eh   | 4             | EOFSOFWidth   |
| туревкед       | 1611  | 3             | NoTxSOF       |
|                |       | 2             | NoTxEOF       |
|                |       | 1:0           | TxEGT[1:0]    |
| SerialSpeedReg | 1Fh   | 7:5           | BR_T0         |
| Senaiopeediteg | 11 11 | 4:0           | BR_T1         |
| GsNoffReg      | 23h   | 7:4           | CWGsNOff      |
| Osivoliteg     | 2011  | 3:0           | ModGSNOff     |
| ModWidthReg    | 24h   | 7:0           | ModWidth      |
| RFCfgReg       | 26h   | 6:4           | RxGain[2:0]   |
| Ki Cigiteg     | 2011  | 3:0           | RFLevel[3:0]  |
| GsNOnReg       | 27h   | 7:4           | CWGsNOn       |
| GSNOTINES      | 2711  | 3:0           | ModGSNOn      |
| CWGsPReg       | 28h   | 5:0           | CWGsP         |
| ModGsPReg      | 29h   | 5:0           | ModGsP[5:0]   |
|                |       | 7             | TAuto         |
| TModoPog       | 2Ah   | 6:5           | Tgated        |
| TModeReg       |       | 4             | TAutoRestart  |
|                |       | 3:0           | Tprescaler_Hi |
| TPrescalerReg  | 2Bh   | 7:0           | TPrescaler_Lo |
| TReloadVal_Hi  | 2Ch   | 7:0           | TReloadVal_Hi |
| TReloadVal_Lo  | 2Dh   | 7:0           | TReloadVal_Lo |

表 10-1 HPD 模式保持寄存器列表

## 10.3 Soft Power Down

设置 Command 寄存器的 PowerDown 位为 1 后,FM17550 芯片即进入 Soft Power Down 模式。内部逻辑进入低功耗状态,关闭晶振。在 SPD 模式下,输入输出引脚保持原状态不变,所有寄存器、FIFO 缓冲内容和配置保持不变。

退出 SPD 模式,需要设置 PowerDown 位为 0 ,FM17550 芯片会持续 1024 个时钟周期才会真正退出 SPD。在此之前 PowerDown 位始终还是 0,直到其真正退出 SPD 模式后,该位才会变为 1。

注:如果使用内部振荡器,晶振的起振到时钟稳定输出需要一定的时间,然后内部电路才能检测时钟周期。对于 UART 接口,唤醒 SPD 建议首先发送 55h 到 FM17550,之后芯片内部会启动晶振。

为确保晶振稳定起振,可连续地对 0 地址做读取动作,直到 0 地址有数据返回说明芯片已准备就绪。 之后 Host 可以发送串口命令设置 PowerDown 位为 0 。如果是其他 Host 接口方式,则可以直接写 PowerDown 位为 0 。

# 10.4 射频关闭模式

在射频关闭模式下 FM17550 会关闭射频发射驱动电路,同时关闭射频场。进入射频关闭模式可以通过设置 TxControl 寄存器的 Tx1RFEn 位和 Tx2RFEn 位为 0。

# 11 低电压检测功能

FM17550 提供低电压报警功能。用户可通过 LVDctrl 扩展寄存器配置 AVDD 的监测电压。当 AVDD 电压低于配置值时,且设置了低压中断使能,则缺省情况下芯片会产生中断报警。也可以通过 LVDctrl 扩展寄存器设置为低压时复位芯片,但设置为复位模式后,会限制芯片的最低工作电压。

# 12 振荡器电路



图 12-1 石英晶体连接

FM17550 的时钟为同步系统的编码器和译码器提供了一个时间基础。这个时钟的稳定性是整个系统正确工作的关键因素。为了获得良好的性能,时钟抖动必须尽可能的降低,配合推荐电路使用的内部振荡缓冲器是解决此问题的最佳方案。

如果使用了外部时钟源,时钟信号就必须加到 OSCIN 引脚。同时,必须特别注意时钟占空比和时钟抖动,同时也必须确保时钟质量。

# 13 复位和晶振起振时序

# 13.1 复位信号要求

复位信号在进入数字电路之前,先经过了尖峰滤波器滤波。尖峰滤波器剔除了小于 10ns 的信号。为了完成复位,复位信号必须至少保持 100ns 的低电平。

# 13.2 晶振起振时序

当 FM17550 已被设为节电模式或由  $V_{DDX}$  供电,其启动时间主要是晶振的起振时间,如下图所示。



图 13-1 振荡器启动时间

时间(t<sub>startup</sub>)是晶体振荡电路的启动时间,由晶体决定。

时间( $t_d$ )是 FM17550 的内部延时,在晶振时钟稳定后,到 FM17550 可以开始被访问之前的延时。 该延时时间为:

 $t_d = 1024/(27.12MHz) = 37.76 \ \mu \ s$ 

时间(tosc)是td和tstartup的和。

# 14 指令集

# 14.1 概述

FM17550 的操作由一个能执行一系列指令的状态机决定。指令通过向 CommandReg 寄存器写入指令码来执行。

指令必须的参数和/或数据通过 FIFO 缓冲器来交换。

# 14.2 指令的一般行为

- 每个需要数据位流(或数据字节流)作为输入的指令只要 FIFO 中有数据即立刻开始执行。但 Transceive 指令例外。该指令的发射启动由 BitFramingReg 寄存器的 StartSend 位开启。
- 每个需要特定数量参数的指令,只有当从 FIFO 缓冲器收到正确数目的参数时才开始处理。
- FIF0 缓冲器在指令启动后并不自动清空,这使得在操作顺序上可以先将指令参数和/或数据字节写入 FIF0 缓冲器,然后再启动指令。
- 每条指令都可以通过向 CommandReg 寄存器写入一个新的指令码而终止,比如写入 Idle 指令。

# 14.3 FM17550 指令描述

| 指令                   | 指令码  | 动作                                                     |
|----------------------|------|--------------------------------------------------------|
| Idle                 | 0000 | 无动作,取消当前指令执行                                           |
| Configure            | 0001 | 配置 FM17550 为 ISO14443A 卡模拟通讯模式                         |
| Generate<br>RandomID | 0010 | 产生一个 10 字节随机数                                          |
| CalcCRC              | 0011 | 激活 CRC 协处理器                                            |
| Transmit             | 0100 | 发射 FIFO 缓冲器中的数据                                        |
| NoCmdChange          | 0111 | 指令不改变,可以用来在不影响指令的情况下修改<br>CommandReg寄存器,比如 PowerDown 位 |
| Receive              | 1000 | 激活接收器电路                                                |
| Transceive           | 1100 | 发射 FIFO 缓冲器中的数据到天线,并在发射后自动激活接收器                        |
| AutoColl             | 1101 | 处理 ISO14443A 防冲突流程(仅支持卡片模拟模式)                          |
| Authent              | 1110 | 作为读写器模式执行 M1 安全认证                                      |
| SoftReset            | 1111 | 复位 FM17550                                             |

表 14-1 指令概述

#### 14.3.1 IDLE

将 FM17550 设置为空闲模式, Idle 指令也终止自身。

#### 14.3.2 Configure

要执行 ISO14443A 自动防冲突,需要的数据必须提前按如下的顺序存储到 FIFO 中。

ATQA(2字节), 顺序: ATQA0、ATQA1;

UID (3字节),顺序: UID1、UID2、UID3;

SAK(1字节);

保留字节(19字节), 无意义;

所有25字节数据会存储到一个内部缓冲区。

FM17550 自动防冲突指令(AutoColl)支持一重防冲突,使用 UID0、UID1、UID2、UID3,根据

上海复旦微电子集团股份有限公司

技术手册

14443-3 协议, UID0 固定为 08h。

先清空 FIFO 再启动 configure 指令可以将内部缓冲区的 25byte 配置数据复制到 FIFO 中,以便读出。

FM17550 在启动自动防冲突指令(AutoColl)前必须完成 Configure 指令配置。进入 Hard Power Down 模式不会改变缓冲区的配置数据。但进入 Deep Power Down 模式后缓冲区数据被清除,需在 DPD 模式唤醒后重新配置。

当该指令执行完成后自动停止,或在 IDLE 指令被激活后停止。

#### 14.3.3 Generate RandomID

该指令产生一个 10 字节的随机数,然后刷新内部 25 字节缓冲区内的 10 字节。上述 10 字节含 UID1、UID2、UID3,不含 ATQA 以及 SAK。该指令执行完成后自动停止,并回到空闲模式。

#### 14.3.4 **CalcCRC**

FIFO 缓冲器的内容传输到 CRC 协处理器并开启 CRC 计算,计算结果储存到 CRCResultReg 寄存器。CRC 计算不限制于一个专用数量的字节。在数据流中当 FIFO 缓冲空了计算并不停止,下一个写入 FIFO 缓冲器的字节被加入计算。

CRC 预设值由 ModeReg 寄存器的 CRCPreset[1:0]位控制,当指令开始时值被载入到 CRC 协处理器。CalcCRC 指令必须由向 CommandReg 寄存器写入其他指令来终止,比如 Idle 指令。

#### 14.3.5 Transmit

启动该指令后 FIFO 缓冲器的内容立刻被发送。在启动发射前,所有相关寄存器必须设置妥当。 该指令在 FIFO 缓冲器空了时自动终止,也可以写入其他指令来终止。

#### 14.3.6 NoCmdChange

该指令不会影响 CommandRege 寄存器中任何正在运行的指令,它可以对 4 位 Command[3:0]以外的其他位进行操作,如 RcvOff 位或 PowerDown 位。

#### 14.3.7 Receive

其他该指令后 FM17550 激活接收器路径并等待接收一个数据流。在启动指令之前必须完成所有必须的配置。

当数据流结束时指令自动终止。结束标识根据所选的帧格式和传输速度,由帧格式的结尾帧或长度字节表明。

注: 如果 RxModeReg 寄存器的 RxMultiple 位置 1,那么 Receive 指令将不会自动终止,只能在 CommandReg 寄存器中写入另一个指令来终止。

#### 14.3.8 Transceive

该指令持续重复从 FIFO 缓冲器发射数据和从 RF 场接收数据。首先是发射,发射后指令变为接收数据流。

每个发射过程都必须由 BitFramingReg 寄存器的 StartSend 位置 1 来开始。该指令在 CommandReg 寄存器中写入其他指令后停止。

**注**: 如果 RxModeReg 寄存器的 RxMultiple 位置 1, Transceive 指令就一直停留在接收状态,因为该状态不能自动结束。

#### 14.3.9 AutoColl

该指令在卡片模拟模式下自动处理 ISO14443A 流程。为确保正确工作,ControlReg 寄存器中的 bit4 ReaderMode 位必须设为 0。如果外部射频场不存在,该指令会复位内部状态机,并回到初始状态,但该指令本身并不会终止。当该指令终止后,Transceive 指令被激活。

在处理协议过程中,IRQ 中断引脚不支持。只有接收到最后一帧数据会激活 IRQ。TxCRCEn 位和RxCRCEn 位的处理会有所不同。在 ISO/IEC14443A 协议激活时,这 2 个 bit 由 AutoColl 指令定义。

且相应的改变不能从 TXModeReg 和 RXModeReg 寄存器上观察到。在 Transceive 指令激活后,对 应 bit 寄存器的值会根据实际情况而不同。

当状态机(防冲突和选卡流程)未执行,且速率检测是 106kbps 时,最后一条指令的 2 字节 CRC 校验码会收进 FIFO,即使已经经过了 CRC 校验且校验结果正确。

该指令在 CommandReg 寄存器中写入其他指令,如 IDLE 指令后停止。当重复写相同指令内容到 CommandReg 寄存器时,会复位内部状态机。



ISO14443A 卡片模拟模式:

ISO14443A 防冲突流程结束后自动转换为 Transceive 指令。FIFO 内容为选卡后的第一条命令。Status2Reg 寄存器中的 CardActivated 位被置 1 。

### 14.3.10 Authent

该指令控制 M1 认证以确保到任何 M1 mini, M1 1K 和 M1 4K 卡的安全通讯。以下数据在指令激活前需写入 FIFO 缓冲器:

- 认证指令代码(60h,61h)
- Block 地址
- Sector key byte 0
- Sector key byte 1
- Sector key byte 2
- Sector key byte 3
- Sector key byte 4
- Sector key byte 5
- Card serial number byte 0
- Card serial number byte 1
- Card serial number byte 2
- Card serial number byte 3

### 一共 12 字节被写入 FIFO。

注: 当 Authent 指令激活时,所有 FIFO 缓冲器的访问都被屏蔽。如果有访问到 FIFO 缓冲器, ErrorReg 寄存器的 WrErr 位会被设置。

该指令在 M1 卡完成认证后终止,相应的 Status2Reg 寄存器的 Crypto1On 置 1。

该指令在卡无响应时不会自动终止,所以计时器必须设置到自动模式。这种情况下,除了 IdleIRq 位,TimerIRq 位也可用作终止条件。在认证过程中,RxIRq 和 TxIRq 位被屏蔽。Crypto1On 位只在 Authent 指令终止后才有效,终止可以是协议处理完成,或者是写 Idle 到 CommandReg 寄存器。

如果在认证过程中出现错误,那么 ErrorReg 寄存器的 ProtocolErr 位置 1, Status2Reg 寄存器的 Crypto1On 位置 0。

### 14.3.11 SoftReset

该指令对 FM17550 进行复位。除内部缓冲区 25 字节的配置数据保持不变,其他所有寄存器都复位为初值。该指令在执行完成后自动终止。

注: SerialSpeedReg 寄存器会被复位,因此 UART 串行数据速率被复位成 9.6 kBd。

## 15 测试信号

### 15.1 测试总线

测试总线开发目的是用于生产测试。以下配置可以用来提升基于 FM17550 的系统设计。测试总线可将内部信号发送到数字接口。测试总线信号通过访问 TestSel2Reg 寄存器的 TestBusSel 来选择。

| 管脚   | D6    | D5    | D4     | D3    | D2        | D1            |
|------|-------|-------|--------|-------|-----------|---------------|
| 测试信号 | sdata | scoll | svalid | sover | RCV_reset | RFon,filtered |

表 15-1 测试信号路径选择(TestSel2Reg = 07h)

| 引脚 | 测试信号          | 描述                                  |
|----|---------------|-------------------------------------|
| D6 | sdata         | 显示实际接收到的数据流                         |
| D5 | scoll         | 显示是否检测到冲突位(仅 106 kbit 支持)           |
| D4 | svalid        | 显示 sdata 和 scoll 是否有效               |
| D3 | sover         | 显示接收器检测到一个停止条件                      |
| D2 | RCV reset     | (仅在 ISO/IEC 14443A 模式)<br>显示接收器是否复位 |
| DZ | KC v_ieset    |                                     |
| D1 | RFon,filtered | 显示内部 RF 电平检测器的值                     |

表 15-2 测试信号描述

| 引脚   | D6        | D5      | D4        | D3          | D2    | D1      |
|------|-----------|---------|-----------|-------------|-------|---------|
| 测试信号 | clkstable | clk27/8 | clk27rf/8 | clkrf13rf/4 | clk27 | clk27rf |

表 15-3 测试信号路径选择(TestSel2Reg = 0Dh)

| 引脚 | 测试信号      | 描述                  |
|----|-----------|---------------------|
| D6 | clkstable | 显示振荡器是否输出稳定信号       |
| D5 | clk27/8   | 显示振荡器 8 分频的输出信号     |
| D4 | clk27rf/8 | 显示 clk27rf 的 8 分频信号 |
| D3 | clkrf13/4 | 显示 clk13rf 的 4 分频信号 |
| D2 | clk27     | 显示振荡器输出信号           |
| D1 | clk27rf   | 显示 RF 场时钟的 2 倍频     |

表 15-4 测试信号描述

| 引脚   | D6 | D5       | D4 | D3 | D2 | D1 |
|------|----|----------|----|----|----|----|
| 测试信号 | -  | TRunning | -  | -  | -  | -  |

表 15-5 测试信号路径选择(TestSel2Reg = 19h)

| 引脚 | 测试信号     | 描述                                |
|----|----------|-----------------------------------|
| D6 | -        | -                                 |
| D5 | TRunning | TRunning 在 TimerIRQ 被拉高后一个时钟周期后停止 |
| D4 | -        | -                                 |
| D3 | -        | -                                 |
| D2 | -        | -                                 |
| D1 | -        | -                                 |

表 15-6 测试信号描述

### 15.2 引脚 AUX1/AUX2 上的测试信号

| SelAux | AUX1/AUX2 的描述             |
|--------|---------------------------|
| 0000   | 三态                        |
| 0001   | DAC: 寄存器 TestDAC 1/2      |
| 0010   | DAC: 测试信号 corr1           |
| 0011   | DAC: 测试信号 corr2           |
| 0100   | DAC: 测试信号 MinLevel        |
| 0101   | DAC: ADC_I                |
| 0110   | DAC: ADC_Q                |
| 0111   | DAC:测试信号 ADC_I 与 ADC_Q 之和 |
| 1000   | 生产测试的测试信号                 |
| 1001   | SAM 时钟                    |
| 1010   | 高电平                       |
| 1011   | 低电平                       |
| 1100   | TxActive                  |
| 1101   | RxActive                  |
| 1110   | 检测到副载波                    |
| 1111   | TstBusBit                 |

表 15-7 测试信号描述

每个信号都能通过设置寄存器 AnalogTestReg 里的 SelAux1 或 SelAux2 选择由 AUX1 引脚或 AUX2 引脚输出。

注意: DAC 有一个电流输出,建议在引脚 AUX1/AUX2 使用一个  $1k\Omega$  下拉电阻。

### 15.3 PRBS

根据 ITU-TO150 使能 PRBS9 或 PRBS15 序列。要开启指定数据流的传输,必须激活发送指令。preamble/Sync byte/start bit/parity bit 根据所选模式自动产生。

注意:根据 ITU-TO150,所有传输数据的相关寄存器必须在进入 PRBS 模式之前配置完毕。

# 16 典型应用图

下面给出基于 FM17550 的典型应用图。



FM17550 非接触通讯芯片

**77** 

## 17 电气参数

## 17.1 极限额定参数

| 参数                     | 最小值  | 最大值 | 单位 |
|------------------------|------|-----|----|
| 存储温度                   | -40  | +85 | °C |
| AVDD, DVDD, PVDD,PVDD2 | -0.5 | 4.0 | V  |
| TVDD                   | -0.5 | 6.0 | V  |
| ESD (HMB)              |      | 2   | KV |
| ESD (CDM)              |      | 500 | V  |

表 17-1 FM17550 极限额定参数

### 17.2 主要电气指标

| 符号                               | 参数                                         | 条件                                                                                                           | 最小值  | 典型值 | 最大值 | 单位 |
|----------------------------------|--------------------------------------------|--------------------------------------------------------------------------------------------------------------|------|-----|-----|----|
| AVDD                             | 模拟电源                                       | $egin{array}{lll} V_{PVDD} & \leqslant V_{AVDD} = V_{DVDD} & \leqslant & V_{TVDD} & \leqslant & \end{array}$ | 2.3  | 3.0 | 3.6 | V  |
| DVDD <sup>[1]</sup>              | 数字电源                                       | $egin{array}{lll} V_{PVDD} & \leqslant V_{AVDD} = V_{DVDD} & \leqslant & V_{TVDD} & \leqslant & \end{array}$ | 2.3  | 3.0 | 3.6 | V  |
| TVDD <sup>[2]</sup>              | 发射器电源                                      | $egin{array}{lll} V_{PVDD} & \leqslant V_{AVDD} = V_{DVDD} & \leqslant & V_{TVDD} & \leqslant & \end{array}$ | 2.3  | 3.0 | 5.5 | V  |
| PVDD <sup>[3]</sup>              | 引脚电源                                       | $egin{array}{lll} V_{PVDD} & \leqslant V_{AVDD} = V_{DVDD} & \leqslant & V_{TVDD} & \leqslant & \end{array}$ | 1.62 |     | 3.6 | V  |
| PVDD2 <sup>[4]</sup>             | 测试引脚电源                                     |                                                                                                              | 1.62 |     | 3.6 | V  |
| I <sub>DPD</sub>                 | Deep power-down 电<br>流                     | AVDD=DVDD=TVDD=PV<br>DD=3V<br>NPD=0, 进入 DPD 模式                                                               |      | 1   | 10  | uA |
| I <sub>HPD</sub>                 | Hard power-down 电流<br>(register retention) | AVDD=DVDD=TVDD=PV<br>DD=3V<br>NPD=0,进入 HPD 模式                                                                |      | 2   | 12  | uA |
| I <sub>SPD</sub>                 | Soft power-down<br>电流                      | AVDD=DVDD=TVDD=PV<br>DD=3V<br>进入 SPD 模式,<br>外部 RF 检测使能                                                       |      | 35  | 60  | uA |
| I <sub>LPCD</sub> <sup>[6]</sup> | LPCD 工作平均电流                                | AVDD=DVDD=TVDD=PV<br>DD=3V<br>进入 LPCD 模式                                                                     |      | 2   | 6   | uA |
| I <sub>AVDD</sub>                | 工作电流                                       | AVDD=3V,<br>接收使能(RcvOff bit=0)                                                                               |      | 10  | 13  | mA |
| 'AVDD                            | 工开电机                                       | AVDD=3V,<br>接收关闭(RcvOff bit=1)                                                                               |      | 6   | 8   | mA |
| I <sub>TVDD</sub> <sup>[5]</sup> | 射频工作电流                                     | 连续发射载波<br>V <sub>TVDD</sub> =3.0V                                                                            |      | 60  | 100 | mA |
| T <sub>A</sub>                   | 工作温度                                       |                                                                                                              | -40  |     | +85 | °C |

表 17-2 FM17550 推荐工作条件

- [1] AVDD 必须等于 DVDD
- [2] TVDD 电压必须大于或等于 AVDD, 不能低于 AVDD
- [3] PVDD 必须小于等于 AVDD
- [4] PVDD2 电压建议等于 PVDD
- [5] I<sub>TVDD</sub> 取决于 TVDD 电压、及天线网络参数的设置。根据应用的需求不同,配置不同的天线网络,

<sup>\*</sup>注:如果外加条件超过"极限额定参数"的额定值,将会对芯片造成永久性的破坏。

可以控制 ITVDD 小于 100mA, 也可以将 ITVDD 设置得更大以达到更远的射频操作距离

- [6]  $I_{LPCD}$  在本表中给出的是 T1 阶段的电流值,因为 T2、T3 阶段 LPCD 电流与不同的配置有关,最终整个 LPCD 的平均电流也不同。实际 LPCD 平均电流请根据实际配置情况计算。
- [7] IDPD、IHPD、ISPD、ILPCD 为全芯片在相应模式下消耗的电流。

### 17.2.1 SPI 交流参数

| 符号                       | 参数                 | 条件               | 最小值 | 典型值 | 最大值 | 单位 |
|--------------------------|--------------------|------------------|-----|-----|-----|----|
| t <sub>SU (D-SCKH)</sub> | 数据输入到 SCK 为高的建立时间  | MOSI 变化到<br>SCLK | 25  |     |     | ns |
| t <sub>h</sub> (SCKL-Q)  | SCK 低电平到数据输出的保持时间  | SCK到MISO<br>变化   |     |     | 25  | ns |
| t (SCKLNSSH)             | SCK 低电平到 NSS 高电平时间 |                  |     |     |     | ns |

表 17-3 SPI 交流参数



图 17-1 SPI 时序图

注:发送一个数据流过程中,需确保 NSS 为低。如需发送多个数据流,在数据流之间 NSS 需置为高。

### 17.2.2 I2C 交流参数

| <i>₩</i> . □        | <b>خے بلائ</b> ہ | AT IIL          | FastMode |     | HighSeed Mode |      | 并份  |
|---------------------|------------------|-----------------|----------|-----|---------------|------|-----|
| 符号                  | 参数               | 条件              | 最小值      | 最大值 | 最小值           | 最大值  | 单位  |
| f <sub>SCL</sub>    | SCL 时钟频率         |                 | 0        | 400 | 0             | 3400 | kHz |
| t <sub>HD;STA</sub> | START 保持时间       | 此后产生第一个<br>时钟脉冲 | 600      |     | 160           |      | ns  |
| t <sub>SU;STA</sub> | START 建立时间       |                 | 600      |     | 160           |      | ns  |
| t <sub>SU;STO</sub> | STOP 建立时间        |                 | 600      |     | 160           |      | ns  |
| $t_{LOW}$           | SCL 时钟低电平宽度      |                 | 1300     |     | 160           |      | ns  |
| t <sub>HIGH</sub>   | SCL 时钟高电平宽度      |                 | 600      |     | 60            |      | ns  |
| t <sub>HD;DAT</sub> | 数据保持时间           |                 | 0        | 900 | 0             | 70   | ns  |
| t <sub>SU;DAT</sub> | 数据建立时间           |                 | 100      |     | 10            |      | ns  |
| t <sub>r</sub>      | 上升时间             | SCL 信号          | 20       | 300 | 10            | 40   | ns  |
| t <sub>f</sub>      | 下降时间             | SCL 信号          | 20       | 300 | 10            | 40   | ns  |
| t <sub>r</sub>      | 上升时间             | SDA和SCL信号       | 20       | 300 | 10            | 80   | ns  |

| <i>₩</i> . □     | <b>خے بلائ</b> ہ          | Ar Est.      | FastMode |     | HighSeed Mode |     | * * |
|------------------|---------------------------|--------------|----------|-----|---------------|-----|-----|
| 符号               | 参数                        | 条件           | 最小值      | 最大值 | 最小值           | 最大值 | 单位  |
| $t_f$            | 下降时间                      | SDA 和 SCL 信号 | 20       | 300 | 10            | 80  | ns  |
| t <sub>BUF</sub> | STOP 和 START 之<br>间总线空闲时间 |              | 1.3      |     | 1.3           |     | us  |

表 17-4 I2C 交流参数



图 17-2 快速和标准模式下的 I2C 总线时序图

# 18 订货信息

| 器件代号            | 封装形式     | 包装方式 | 工作环境条件               |
|-----------------|----------|------|----------------------|
| FM17550-QNA-A-G | QFN32 塑封 | 萃盘包装 | 工业温度<br>(-40℃ ~+85℃) |
| FM17550-QNA-T-G | QFN32 塑封 | 卷带包装 | 工业温度<br>(-40℃ ~+85℃) |

# 19 封装信息

## 19.1 QFN32 封装尺寸图



| Symbol | Dimensions I | n Millimeters | Dimensions In Inches |             |
|--------|--------------|---------------|----------------------|-------------|
|        | Min.         | Max.          | Min.                 | Max.        |
| Α      | 0.700/0.800  | 0.800/0.900   | 0.028/0.031          | 0.031/0.035 |
| A1     | 0.000        | 0.050         | 0.000                | 0.002       |
| A3     | 0.203REF.    |               | 0.008REF.            |             |
| D      | 4.924        | 5.076         | 0.194                | 0.200       |
| E      | 4.924        | 5.076         | 0.194                | 0.200       |
| D1     | 3.300        | 3.500         | 0.130                | 0.138       |
| E1     | 3.300        | 3.500         | 0.130                | 0.138       |
| k      | 0.200MIN.    |               | 0.008MIN.            |             |
| b      | 0.200        | 0.300         | 0.008                | 0.012       |
| е      | 0.500TYP.    |               | 0.020TYP.            |             |
| L      | 0.324        | 0.476         | 0.013                | 0.019       |

图 19-1 FM17550 QFN32 封装尺寸图

## 版本信息

| 版本号 | 发布日期    | 页数 | 章节或图表 | 更改说明         |
|-----|---------|----|-------|--------------|
| 1.0 | 2016.11 | 84 |       | 首次发布         |
| 1.1 | 2016.12 | 84 |       | 更新 Reg37h 说明 |
| 1.2 | 2018.02 | 84 |       | 更新订货信息的说明    |

## 上海复旦微电子集团股份有限公司销售及服务网点

### 上海复旦微电子集团股份有限公司

地址:上海市国泰路 127 号 4 号楼

邮编: 200433

电话: (86-021) 6565 5050 传真: (86-021) 6565 9115

### 上海复旦微电子(香港)股份有限公司

地址: 香港九龙尖沙咀东嘉连威老道 98 号东海商业中心 5 楼 506 室

电话: (852) 2116 3288 2116 3338

传真: (852) 2116 0882

### 北京办事处

地址: 北京市东城区东直门北小街青龙胡同 1 号歌华大厦 B座 423 室

邮编: 100007

电话: (86-10) 8418 6608 传真: (86-10) 8418 6211

#### 深圳办事处

地址:深圳市华强北路 4002 号圣廷苑酒店世纪楼 1301 室

邮编: 518028

电话: (86-0755) 8335 0911 8335 1011 8335 2011 8335 0611

传真: (86-0755) 8335 9011

### 台湾办事处

地址: 台北市 114 内湖区内湖路一段 252 号 12 楼 1225 室

电话: (886-2) 7721 1889 传真: (886-2) 7722 3888

### 新加坡办事处

地址: 237, Alexandra Road, #07-01, The Alexcier, Singapore 159929

电话: (65) 6472 3688 传真: (65) 6472 3669

### 北美办事处

地址: 2490 W. Ray Road Suite#2 Chandler, AZ 85224 USA

电话: (480) 857-6500 ext 18

公司网址: http://www.fmsh.com/