# 计算机组成原理 CPU 设计实验报告

王嘉禾 2193211079 计算机试验班 001

# 单周期 CPU

(代码见文件夹"单周期 cpu")

## 1. 指令集设计

指令集分为四个类型,分别为 1/2/3/4 型指令,格式如下:

| 占用 bit | 2b | 5b | 5b | 5b | 4b             |      |
|--------|----|----|----|----|----------------|------|
| 1型指令   | 00 | Rs | Rd | Rt | Func           |      |
| 2型指令   | 01 | Rs | Rt |    | Func           |      |
| 3型指令   | 10 | Rs | /  |    | Func           |      |
| 4型指令   | 11 | ,  | /  |    | Addr_16/lmm_16 | Func |

其中 Rs/Rd/Rt 分别代表两个源寄存器和一个目标寄存器的编号

Addr\_16 代表 16 位地址, Imm\_16 代表 16 位立即数

详细指令设计如下:

|                          | 1 型指令 (共 10 条)                                          |  |  |  |  |
|--------------------------|---------------------------------------------------------|--|--|--|--|
| 操作码                      | 功能                                                      |  |  |  |  |
| 0000                     | Rt <- (Rs) + (Rd)                                       |  |  |  |  |
| 0001                     | Rt <- (Rs) - (Rd)                                       |  |  |  |  |
| 0010                     | Rt_32 <- (Rs_16low) *( Rd_16low)                        |  |  |  |  |
| 0011                     | Rt_16low <- (Rs_32) / (Rd_16low)                        |  |  |  |  |
| 0100                     | Rt <- (Rs) & (Rd)                                       |  |  |  |  |
| 0101                     | Rt <- (Rs)   (Rd)                                       |  |  |  |  |
| 0110                     | Rt <- (Rs) ^ (Rd)                                       |  |  |  |  |
| 0111                     | if (Rs) == (Rd) Rt<-1 else Rt<-0                        |  |  |  |  |
| 1000                     | Rt <- (Rs) << (Rd)                                      |  |  |  |  |
| 1001                     | Rt <- (Rs) >> (Rd)                                      |  |  |  |  |
|                          | 2型指令(共6条)                                               |  |  |  |  |
| 操作码                      | 功能                                                      |  |  |  |  |
| 0000                     | if (Rs) == (Rt) PC <- Addr_16 else PC <- PC + 1         |  |  |  |  |
| 0001                     | if (Rs) == (Rt) PC = PC + Imm_16 else PC <- PC + 1      |  |  |  |  |
| 0010                     | if (Rs) == (Rt) PC <- DM[Addr_16] else PC <- PC + 1     |  |  |  |  |
| 0011                     | if (Rs) == (Rt) PC = PC + DM[Addr_16] else PC <- PC + 1 |  |  |  |  |
| 0111                     | If (Rs) == Imm_16 Rt <= 1 else Rt <- 0                  |  |  |  |  |
| 1000                     | DM[(Rt)] <- (Rs)                                        |  |  |  |  |
|                          | 3 型指令(共 14 条)                                           |  |  |  |  |
| 操作码                      | 功能                                                      |  |  |  |  |
| 0000                     | Rs <- (Rs) + Imm_16                                     |  |  |  |  |
| 0001                     | Rs <- (Rs) - Imm_16                                     |  |  |  |  |
| 0010                     | Rs <- (Rs_16low) * Imm_16                               |  |  |  |  |
| 0011                     | Rs_16low <- (Rs) / Imm_16                               |  |  |  |  |
| 0100 Rs <- (Rs) & Imm_16 |                                                         |  |  |  |  |
| 0101                     | Rs <- (Rs)   Imm_16                                     |  |  |  |  |

| Rs <- (Rs) ^ Imm_16     |
|-------------------------|
| Rs <- (Rs) << Imm_16    |
| Rs <- (Rs) >> Imm_16    |
| Rs <- DM[Addr_16]       |
| Rs <- Imm_16            |
| DM[Addr_16] <- Rs       |
| PC <- (Rs)              |
| PC <- (Rs) + Imm_16     |
| 4型指令(共4条)               |
| 功能                      |
| PC <- Addr_16           |
| PC <- PC + Imm_16       |
| PC <- DM[Addr_16]       |
| $PC = PC + DM[Addr_16]$ |
|                         |

# 2. CPU 元件和连线设计



图中的编号代表没有画出的主控制单元生成的主控制信号,以下给出详细解释

| 编号 | 信号    | 作用解释                                    |
|----|-------|-----------------------------------------|
| 1  | 多路选择器 | 由 MCU 根据指令生成,决定指令中那一个字段是要写入数据的寄存        |
|    | 控制信号  | 器编号。                                    |
| 2  | 多路选择器 | 由 MCU 根据指令生成,决定是两个寄存器的运算还是一个寄存器和        |
|    | 控制信号  | 一个立即数的运算,对于 ALU, in1 一定为寄存器, in2 可能是寄存器 |
|    |       | 或立即数。                                   |
| 3  | 多路选择器 | 由 MCU 根据指令生成,决定写入寄存器的数据来自指令中的立即数        |
|    | 控制信号  | /ALU 的运算结果/主存中取出的值。                     |
| 4  | 多路选择器 | 由 MCU 根据指令生成,当涉及无条件跳转指令且为 PC 跳转一个特定     |
|    | 控制信号  | 距离时,决定该距离是一个立即数/存储空间的值。                 |

| 5/10 | 多路选择器   | 多路选择器的控制信号由 MCU 或 MCU 和 ALU 共同控制, 当不涉及条  |
|------|---------|------------------------------------------|
|      | 控制信号来   | 件转移时,6号多路选择器输出1,不影响与门的结果,由 MCU 控制        |
|      | 自与门的输   | 信号控制 PC 的变化;当涉及条件转移时,mux6 输出 ALU 的结果,若   |
|      | 出信号     | 为 1,同上,若为 0,则不转移,传输 1,PC=PC+1(和另一个与门 9   |
|      |         | 和多路选择器 6 联合作用)                           |
| 6    | 多路选择器   | 由 MCU 根据指令生成,ALU 是否参与决定 PC 的变化方式,即判断该    |
|      | 控制信号    | 指令是否是条件转移指令,当是条件转移指令且 ALU 结果为 0 时(不      |
|      |         | 满足条件),该多路选择器输出0,控制两个与门都输出0,此时会           |
|      |         | 选择 PC 加上值的模式,且该值为 1; 当不是条件转移指令或条件满足      |
|      |         | 时, 多路选择器输出 1, 由 MCU 的信号完全控制 PC 的转移。(与两   |
|      |         | 个与门联合作用)                                 |
| 7    | 多路选择器   | 由 MCU 根据指令生成,涉及转移指令时生效,当 PC 的转移方式为直      |
|      | 控制信号    | 接赋成特定值时,决定改值来自立即数/寄存器/ALU 运算结果/主存内       |
|      |         | 容。                                       |
| 8/9  | 多路选择器   | 与 6 号多路选择器联合作用, 8 号多路选择器决定 PC 的转移方式为加    |
|      | 控制信号来   | 上特定的值/被赋成特定的值,信号 9 位 MCU 控制信号,当非 PC=PC+1 |
|      | 自与门的输   | 的情况下做出上述决定,当存在条件转移且条件不满足时,与门的另           |
|      | 出信号     | 一输入为 0,强制选择加上特定值的方式且特定值为 1,即 PC=PC+1。    |
| 11   | ALU 控制信 | 由 MCU 生成,决定 ALU 作何种运算,在此 cpu 设计中,ALU 控制信 |
|      | 号       | 号在绝大多数情况下与指令中的操作码字段一致。                   |
| 12   | 主存读信号   | 控制主存读 addr 字段对应地址的内容并输出。                 |
| 13   | 主存写信号   | 控制主存将 Wdata 端口输入的数据存入主存的 addr 地址。        |
| 14   | 寄存器堆写   | 控制寄存器堆将传入的值写入 regW 端口输入指定编号的寄存器。         |
|      | 信号      |                                          |
| 15   | 多路选择器   | 控制主存写入的地址时立即数还是目标寄存器中的值(低 16 位)          |
|      | 控制信号    |                                          |
|      |         |                                          |

# 3. 自主设计: cpu 指令转移通路



整个指令转移通路的核心部件为五个多路选择器(其中四个二路选择器,一个四路选择器)和两个与门构成。总的来说,转移通路有两条支路通过一个二路选择器输入进 PC,分别对应位移量或直接赋值的转移方式。两条支路各有多路选择器控制相关的量的输入来源。并且,ALU 的计算结果通过一个二路选择器和两个与门干预整个转移通路,对应条件转移指令的情况。以下给出核心部件的作用描述:

| 由加法器做加法运算得出(0),还是直            |
|-------------------------------|
| 多指令中是转移一个位移量,还是直接             |
|                               |
| 的情况下,控制输入的值是如何得到的,            |
| 即数(00),存储器内容(01),寄存           |
| 结果(通过寄存器内容+立即数得到,             |
| 当8号二路选择器的输入为1时,PC             |
| 本器件有效运行。                      |
| (通过加法器之后赋值)的情况下,控             |
| 亨转移与否)。当8号二路选择器的输             |
| 为位移量,本器件有效运行。                 |
| 且不是直接顺序执行的情况下,控制              |
| 是存储器读出的值(1)。当8号二路             |
| 的转移方式为位移量,且5号二路选择             |
| 有效运行。                         |
| 影响 PC 的转移。当为条件转移指令时           |
| 则输出 ALU 的计算结果的最后一位(此          |
| 是条件转移指令时,则输出1。与9号             |
| 当该二路选择器输出0时(只可能是条             |
| 则 5 号二路选择器输出 1,且 8 号二路        |
| 举加法器运算结果支路,代表强制执行             |
| 器输出为1时(条件转移且条件满足或             |
| 个与门输出9号和10号的信号量,按             |
| 5作。                           |
| PC 转移方式(位移量或直接赋值),            |
| 用。若另一输入为0,则与门输出为0,            |
| 转移指令且指令不满足,强制执行               |
| 通路为加法器运算结果通路。                 |
| 8方式为位移量时,是不是1,与6号二            |
| 令为非转移指令时,10号信号为0,与            |
| 位移量为 1,; 当为条件转移指令或转移          |
| 的位移量为立即数或存储器值(当然也             |
| , 在条件转移下是否成功转移由与门             |
| <sup>圣器的输出)</sup> 决定。若为条件转移且条 |
| 俞出 0,强制选择位移量 1。               |
|                               |

```
2型:
01|5bit源寄存器编号|5bit目标寄存器编号|16bit地址/立即数|4bit操作码
0000 目标=源->PC=16bit地址
0001 目标=源->PC=PC+立即数
0010 目标=源->PC=16bit地址内容
0011 目标=源->PC=PC+16bit地址内容
4'b0000:begin
  PC_input=1'b1; PC的转移选择直接赋值的
  imm_or_dm1=1'b0;
  assign_PC=2'b00;
                      强值通路中,选择输入为立即数
  four_or_not=1'b0;
   reg2_or_imm=1'b0;
  RF_write_data_mux=2'b00;
  cmp_for_leap=1'b1; ALU的计算结果会影响PC的转移
   RF_write=1'b0;
   DM_write=1'b0;
                                     指令1: 当源目标寄存器相等是, PC
   DM_read=1'b0;
                                     直接转移至指令给出的立即地址
   reg_write_mux=2'b00;
  DM_addr_in=1'b0;
4'b0001:begin
  PC_input=1'b0;
  PC_input=1'b0; PC的输入选择加法器计算通路
imm_or_dm1=1'b0; 位移量不是1时,在立即数或
  assign_PC=2'b00;
  four_or_not=1'b1; PC的位移量不是1
   reg2_or_imm=1'b0;
  RF_write_data_mux=2'b00;
  cmp_for_leap=1'b1; ALU的计算结果影响P
   RF_write=1'b0;
   DM_write=1'b0;
                                 指令2: 源目标寄存器相等时, PC转移
   DM_read=1'b0;
                                 一个位移量,等于指令中给出的立即数
   reg_write_mux=2'b00;
   DM_addr_in=1'b0;
4'b0010:begin
  PC_input=1'b1; F
   imm_or_dm1=1'b0;
  assign_PC=2'b01;
   four_or_not=1'b0;
   reg2_or_imm=1'b0;
   RF_write_data_mux=2'b00;
  cmp_for_leap=1'b1; ALUA
   RF_write=1'b0;
                                           指令3:源目标寄存器相等
   DM_write=1'b0;
                                           时,PC转移至存储器存内容,
   DM_read=1'b1; 7
   DM_read=1'b1; 存储器读信号有效
reg_write_mux=2'b00;
                                           存储器地址在指令中给出
  DM_addr_in=1'b0; 存
4'b0011:begin
 PC_input=1'b0; PC的输入选择加法器的输出结果 imm_or_dm1=1'b1; 在加法器输入不选择1的情况下,选择存储器的值
  assign_PC=2'b00;
 four_or_not=1'b1; 加多
   reg2 or imm=1'b0;
   RF_write_data_mux=2'b00;
  cmp_for_leap=1'b1; ALU的计算结果影
   RF_write=1'b0;
                                         指令4:源目标寄存器相等时,
   DM_write=1'b0;
                                         PC转移一个位移量,值为存储器
  DM_read=1'b1;
  DM_read=1'b1; 存储器读信号有效 reg_write_mux=2'b00;
                                         中读出, 地址为指令中的立即数
  DM_addr_in=1'b0; 存储器读的地址为立即数
```

#### 4. 实验测试

在程序存储器中初始化一端小程序,如下所示,程序的作用在注释中给出

```
memory[2]=32'b0001100000110000000000000010100; //reg0=reg12&reg30=0
memory[5]=32'b100000100000000000000000001011; //reg1=2
memory[7]=32'b01000010011100000000000000000000000; //DM[reg7(7)]=reg1=2
memory[8]=32'b1000110000000000000001100001010; //reg6=DM[48]=48
memory[10]=32'b010000000010000000000000001; //reg0==reg1?->PC+=2(=12)(triggered)
memory[15]=32'b110000000000000000000000001010011; //PC+=DM[5](=9)(invalid)
```

在每个时钟周期打印 0-7 号寄存器的值, 0-7 号主存的值和 PC 的值, 如下图所示

| , 3 , . 3 , ,                         | 7 377333 1             |                                                       |             | 7 14 14 17 1. |             | · /·· ,       | // 1.4      |  |
|---------------------------------------|------------------------|-------------------------------------------------------|-------------|---------------|-------------|---------------|-------------|--|
| E:\files\计约                           | 算机组成原理                 | \实验\单周期cpu>vvr<br>PC= 0                               | a.out       |               |             |               |             |  |
| reg[0-7]:<br>DM[0-7]<br>VCD info: du  | 0<br>0<br>umpfile wave | 1 2<br>1 2<br>.vcd opened for out                     | 3<br>tput.  | 4             |             | 6             | 7           |  |
| reg[0-7]:<br>DM[0-7]                  | 0 3                    | 1 2<br>1 2<br>PC= 2                                   | 3           | 4             |             | 6<br>6        | 7<br>7      |  |
| reg[0-7]:<br>DM[0-7]<br>              | 0<br>3                 | 1 2<br>1 2<br>PC= 3                                   | 3           | 4 2           | 5<br>5      | 6             | 7           |  |
| reg[0-7]:<br>DM[0-7]                  | 0                      | 1 2<br>1 2<br>PC= 4                                   | 3<br>3      | 2<br>4        |             | 6<br>6        | 7           |  |
| reg[0-7]:<br>DM[0-7]                  | 0 8                    | 1 2<br>1 2<br>PC= 5                                   | 3           | 4 2           | 5<br>5      | 6<br>6        | 7           |  |
| reg[0-7]:<br>DM[0-7]<br>              | 0<br>2                 | 1 2<br>1 2<br>PC= 6                                   | 3           | 4 2           |             | 6<br>6        | 7<br>7      |  |
| reg[0-7]:<br>DM[0-7]<br>              | 0 <sup>2</sup>         | 2 2<br>1 2 7                                          | 3           | 4             | 5<br>5      | 6             | 7           |  |
| reg[0-7]:<br>DM[0-7]<br>              | 2                      | 2 2<br>PC= 2                                          | 3<br>3      | 4             |             | 6             | 7           |  |
| reg[0-7]:<br>DM[0-7]<br>              | 2                      | 2 2<br>1PC= 2                                         | 3           | 4             | 5<br>5      | 6<br>6        | 2 7         |  |
| reg[0-7]:<br>DM[0-7]                  | 2 2                    | 2 2<br>PC= 10                                         | 3<br>3      | 4             | 5<br>5      | 48<br>6       | 7<br>2      |  |
| reg[0-7]:<br>DM[0-7]                  | 2<br>2                 | 2 2<br>PC= 2                                          | 3           | 4             | 5<br>5      | 48<br>6       | 2 7         |  |
| reg[0-7]:<br>DM[0-7]                  | 2<br>                  | 2 2<br>PC= 13                                         | 3           | 4             | 5<br>5      | 48<br>6       | 2 7         |  |
| reg[0-7]:<br>DM[0-7]                  | 2                      | 2 2<br>1 2<br>PC= 14                                  | 3           | 4             | 5           | 48<br>6       | 2 7         |  |
| reg[0-7]:<br>DM[0-7]<br><br>reg[0-7]: | 2<br>4                 | $ \begin{array}{cccccccccccccccccccccccccccccccccccc$ | 3<br>3<br>3 | 4 2<br>2      | 5<br>5<br>5 | 48<br>6<br>48 | 7<br>2<br>7 |  |
| regio il:                             | - t                    | 4 2                                                   | J           | - 4           | J           | 40            | 1           |  |

部分波形如下图所示,可以看到,第 10/11/13/14 条指令为条件转移指令,第 10 条指令条件成立,转移至第 12 条指令,因而第 11 条指令没有执行,而第 13 条质指令条件不成立,第 14 条指令条件成立,转移至第 4 条指令,因而第 15 条指令没有执行。而波形中第 10/13 条指令执行时,波形显示 ALU 计算结果影响 PC 转移,即多路选择器 mux 输出了 ALU 的计算

结果。第 3/4 条指令调用立即数参与运算,从波形中可看出 ALU 的第二个输入 in2 选择了立即数。第 6/7 条指令涉及写入主存内容,可以看到主存的写信号 DM\_w 变为 1,但是寻址方式不同,可以看到 15 号多路选择器在第 6 条指令中选择了立即数而在第 7 条中选择了寄存器。在所有的寄存器运算指令中,也可以看到寄存器堆 RF 的写指令变为 1。其余一些波形也均符合程序调用,说明程序调用正确。(图中还给出了另外两种使 PC 转移到位置 4 的方法,也均测试正确)以下以部分关键信号我为例分析波形:



# 多周期 CPU (单总线模式)

## 1. 指令集设计 (MIPS32)

表 6-1 10 条 MIPS 32 指令描述

| 比么米和   | 45 A             | 指令格  | 指令功能描述                  |                                                                         |  |  |
|--------|------------------|------|-------------------------|-------------------------------------------------------------------------|--|--|
| 指令类型   | 指令               | 式类型  | 取指令阶段                   | 执行指令阶段                                                                  |  |  |
| 存储器    | lw Rt, Imm16(Rs) | I-型  |                         | (3) addr←(Rs)+SigExt(Imm16)<br>(4) Rt←(M)[addr]                         |  |  |
| 访问指令   | sw Rt, Imm16(Rs) | 1-32 |                         | (3) addr←(Rs)+SigExt(Imm16)<br>(4) M[addr]←(Rt)                         |  |  |
|        | add Rd, Rs, Rt   |      |                         | (3) Rd←(Rs)+(Rt),判溢出                                                    |  |  |
|        | sub Rd, Rs, Rt   |      |                         | (3) Rd←(Rs)-(Rt),判溢出                                                    |  |  |
|        | addu Rd, Rs, Rt  |      | (1) M[PC]或者<br>IR←M[PC] | (3) Rd←(Rs)+(Rt)                                                        |  |  |
| 算术/逻辑  | and Rd, Rs, Rt   | R-型  |                         | (3) Rd←(Rs) ∧ (Rt)                                                      |  |  |
|        | or Rd, Rs, Rt    |      |                         | (3) Rd←(Rs) V (Rt)                                                      |  |  |
| 运算指令   | slt Rd,Rs,Rt     |      | (2) PC←(PC)+4           | (3) if(Rs)<(Rt) Rd←1 else Rd←0                                          |  |  |
| 程序转移指令 | beq Rs,Rt,Addr16 | I-型  |                         | (3) $if(Rs) = = (Rt)$<br>$PC \leftarrow (PC) + SigExt(Addr16) \times 4$ |  |  |
|        | j Addr26         | J-型  | 1 2 100.28              | PC←PC[31~28]    (Addr26)×4                                              |  |  |

- 注: ① M[PC]表示以 PC 内容作为存储器地址来读取存储单元内容;
  - ② addr表示存储器地址;
  - ③ Rs、Rt、Rd 分别表示 2 个源寄存器和 1 个目的寄存器,(Rs)、(Rd)、(Rt)分别表示对应寄存器的内容;
  - ④ SigExt(Imm16)表示对指令中的立即数 Imm16 进行 32 位符号扩展;
  - ⑤ 《表示拼接。

## 指令格式描述如下

MIPS 32 指令格式如图 6-13 所示。



| OP_code | 对应指令 |
|---------|------|
| 100011  | Lw   |
| 101011  | rw   |
| 000000  | beq  |
| 000010  | jmp  |

注: ①OP\_code: 基本操作码; Shamt: 移位量; Func: 函数码, 与OP\_code配合使用; ②Rs: 第一个源操作数寄存器, Rt: 第二个源操作数寄存器, Rd: 目的操作数寄存 ③Imm16: 16位立即数; Addr16: 16位地址; Addr26: 26位地址。

图 6-13 MIPS 32 指令格式

#### ALU 操作码如下表所示

| 100 | 加法 (判断溢出) | C <- (A) + (B) (save Z)          |
|-----|-----------|----------------------------------|
| 110 | 减法 (判断溢出) | C <- (A) - (B) (save Z)          |
| 101 | 加法(不判断溢出) | C <- (A) + (B)                   |
| 000 | 与运算       | C <- (A) & (B)                   |
| 001 | 或运算       | C <- (A)   (B)                   |
| 011 | 异或运算      | C <- (A) ^ (B)                   |
| 010 | 判断大小      | If (A) < (B) C <- 1 else C <- 0  |
| 111 | 判断相等      | If (A) == (B) C <- 1 else C <- 0 |

#### 2. 数据通路如下图所示



图 6-29 基于通用寄存器的单总线 CPU 数据通路

# 3. CU 单元控制信号表如下所示

| 信号名称               | 含 义           | 信号名称   | 含义                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |
|--------------------|---------------|--------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| CLK                | 时钟信号          | ALUOe  | ALU 输出总线                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |
| РСОе <sub>н</sub>  | PC 高 4 位输出总线  | RegOe  | 通用寄存器输出总线                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |
| PCOe <sub>l.</sub> | PC 低 28 位输出总线 | RegWr  | 通用寄存器写                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
| PCWr               | PC 写          | RegSel | 通用寄存器选择                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |
| IRWr               | IR 写          | MARWr  | MAR 写                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |
| ImmOe <sub>H</sub> | 立即数高 4 位输出总线  | MemRd  | 存储器读                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |
| ImmOe <sub>L</sub> | 立即数低 28 位输出总线 | MemWr  | 存储器写                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |
| ExtSel             | 符号扩展方式选择      | MDRSrc | MD 源选择                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
| ALUOp              | ALU 操作        | MDROe  | MDR 输出总线                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |
| ALUctrl            | ALU 操作控制      | MDRWr  | MDR 写                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |
| AWr                | A 暂存器写        | MemOe  | 存储器输出总线                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |
| BWr                | B暂存器写         |        | And the second s |

以下给出控制信号随始终周期变化的逻辑

#### 取指令阶段

**第一个时钟周期**,送指令地址: MAR<-(PC);PCOeH,PCOeL,MARWr/A<-(PC);AWr

第二个时钟周期,取指令: IR<-M[MAR]:MemRd,MemOe,IRWr

第三个时钟周期, 送 PC 修正量: B<-1;ExtSel=10,ImmOeH,ImmOeL,BWr

第四个时钟周期,修正 PC: PC<-(PC)+4;ALUOp=00,ALUCtrl=100,ALUOe,PCWr

第五个时钟周期,指令译码和读寄存器: A<-(RF[IR[25-21]]);RegSel=00,RegOe,AWr

#### 指令执行阶段

#### (1) 取数指令(lw)

第六个时钟周期,计算存储器地址: B<-(SigExt(IR[15-0]));ExtSel=00,ImmOeH,ImmOeL,BWr

第七个时钟周期,送存储器地址: MAR<-(A)+(B);ALUOp=00,ALUCtrl=100,ALUOe,MARW

第八个时钟周期,读存储器: MDR<-M[MAR];MemRd,MDRSrc,MDRWr

第九个时钟周期,写寄存器: RF[IR[20-16]]<-(MDR);MDROe,RegSel=01,RegWr

#### (2) 存数指令(sw)

第六个时钟周期,计算存储器地址: B<-(SigExt(IR[15-0]));ExtSel=00,ImmOeH,ImmOeL,BWr

第七个时钟周期,送存储器地址: MAR<-(A)+(B);ALUOp=00,ALUCtrl=100,ALUOe,MARWr

第八个时钟周期,读寄存器 MDR<-(RF[IR[20-16]];RegSel=01,RegOe,MDRSrc=0,MDRWr

第九个时钟周期,写存储器: M[MAR]<-(MDR); MemWr

(3) 算数/逻辑运算指令(R型)

第六个时钟周期, 读寄存器: B<-(RF[IR[20-16]]);RegSel=01,RegOe,BWr

**第七个时钟周期**,运算并写寄存器: RF[IR[15-11]]<-(A)OP(B);ALUOp=10,ALUCtrl=xxx,ALUOe, RegSel=10,RegWr

(4) 分支指令(beg)

第六个时钟周期,程序转移: B<-(RF[IR[20-16]]);RegSel=01,RegOe BWr 第七个时钟周期,送 PC: If Z==0 then 指令周期结束;ALUOp=01,ALUCtrl=110 A<-(PC);PCOeH,PCOeL,AWr

第八个时钟周期,送 PC 修正量: B<-(SigExt(IR[15-0])<<2);ExtSel=01.ImmOeH,ImmOeL,BWr 第九个时钟周期,计算转移地址: PC<-(A)+(B);ALUOp=00,ALUCtrl=100,ALUOe,PCWr

(5) 跳转指令(j)

第六个时钟周期,转移: PC<-(PC[31-28])||(IR[25-0]);PCOeH,ExtSel=11,ImmOeL,PCWr

#### 4. CU 组件的组织形式

在 CU 组件中,设置一个 period 变量,控制当前所处的时钟周期数,初始值设置为 0,每遇到 CLK 信号上沿,则根据当前指令的操作码输出相应的控制信号,并进行 period (时钟周期) 的转移。当遇到 CLK 信号下沿时,则将所有控制信号清零,程序片段如下图所示:

```
integer period=0; //clock period
    integer ex=0;
   reg [31:0] OP_code;
always@(posedge clk)begin
    case(period)
        0:begin
            PCOeH=1;
            PCOeL=1;
            MARWr=1;
            AWr=1;
            period=period+1;
        end
        1:begin
            MemRd=1;
            MemOe=1;
            IRWr=1:
            period=period+1;
            #2
            OP_code=MCU_in;
        end
        2:begin
            ExtSel=2'b10;
            ImmOeH=1;
            ImmOeL=1;
            BWr=1;
            period=period+1;
        end
        3:begin
            ALLIOn-2 haa.
```

对于每个时钟周期,若不是该指令周期中的最后一个时钟周期,则信号设置结束后执行 period=period+1, 否则 period 直接跳转回 0, 开始下一个指令周期

```
6'b000000:begin //R
            RegSel=2'b01;
            RegOe=1;
            BWr=1;
            period=period+1;
        6'b000100:begin //beg
            RegSel=2'b01;
            RegOe=1;
            BWr=1;
            period=period+1;
        end
        6'b000010:begin //j
            PCOeH=1;
            ExtSel=2'b11;
            ImmOeL=1;
            PCWr=1;
            OP_code=0;
            period=0;
    endcase
end
6:begin
    case(OP_code[31:26])
        6'b100011:begin //lw
            ALUOp=2'b00;
            //ALUCtrl=3'b100;
            ALUOe=1;
            MARWr=1;
            period=period+1;
```

#### 5. 实验测试

在程序存储器中初始化一端小程序,如下所示,程序的作用在注释中给出,其中,在最后一条指令中 PC 被设置为 1,从指令 DM[0]开始重新执行,实验结果中仅给出额外执行一轮的结果。

初始化时,将 reg0~reg7 分别赋值为 0~7,将 DM[16]~DM[24]分别赋值为 0~7 在运行时,每过一个指令周期,打印这 8 个寄存器和 8 个主存的内容,运行结果如下图所示

| C:\WINDOWS\:                           |                      |                      |                 |        |             |             |        |           |        |
|----------------------------------------|----------------------|----------------------|-----------------|--------|-------------|-------------|--------|-----------|--------|
| E:\files\计算                            | 机组成原理                | \实验\多周               | 期cpu>vvp        | a. out |             |             |        |           |        |
| reg[0-7]<br>dm[16-23]<br>VCD info: dum | 0<br>0<br>ofile wave | 1<br>1<br>.vcd opene | 2<br>d for outp |        | 4           |             | 6<br>6 |           |        |
| reg[0-7]<br>dm[16-23]                  | 0                    |                      |                 |        |             |             | 6<br>6 |           |        |
| reg[0-7]<br>dm[16-23]                  | 0                    |                      |                 |        |             |             | 6<br>6 |           |        |
| reg[0-7]<br>dm[16-23]<br>              | 0                    |                      |                 |        |             |             | 6<br>6 |           |        |
| reg[0-7]<br>dm[16-23]<br>              | 0<br>31              |                      |                 |        |             |             | 6<br>6 |           |        |
| reg[0-7]<br>dm[16-23]<br>              | 0<br>31              |                      |                 |        |             |             | 6<br>6 |           |        |
| reg[0-7]<br>dm[16-23]<br>              | 0<br>31              |                      |                 |        |             |             | 6<br>6 |           |        |
| reg[0-7]<br>dm[16-23]<br>              | 1<br>31              |                      |                 |        | 9<br>4      |             | 6<br>6 |           |        |
| reg[0-7]<br>dm[16-23]                  | 1<br>31              |                      |                 |        |             |             | 6<br>6 | <-PC=0, I | 重新开始执行 |
| reg[0-7]<br>dm[16-23]                  | 1<br>31              |                      |                 |        |             |             | 6<br>6 |           |        |
| reg[0-7]<br>dm[16-23]<br>              | 1<br>31              |                      |                 |        |             | 6<br>5      | 6<br>6 |           |        |
| reg[0-7]<br>dm[16-23]                  | 1<br>31              |                      |                 |        |             | 6<br>5      | 6      |           |        |
| reg[0-7]<br>dm[16-23]                  | 1<br>31              | 1<br>31              |                 |        | 9 4         |             | 6      |           |        |
| reg[0-7]<br>dm[16-23]                  | 1<br>31              | 1<br>31              |                 |        |             | 6<br>5      | 6      |           |        |
| reg[0-7]<br>dm[16-23]<br><br>reg[0-7]  | 1<br>31<br>31        | 1<br>31<br>1         |                 |        | 9<br>4<br>9 | 6<br>5<br>6 | 6<br>6 |           |        |
| reg[U-7]                               | 31                   | 1                    |                 | 3      | 9           | 0           | 0      |           |        |

可以看到,两轮执行的算数运算指令由于参与运算的值发生变化,得到的结果有所不同,产生了链锁反应,导致后续的存取数指令的地址有所变化,条件指令(判断大小和条件转移)的结果也有所不同。例如,在第一轮的指令中,reg0 和 reg1 的值分别为 0 和 1,reg2 的值计算后为 1,这导致第 3 条指令中的寻址过程发生变化(第一次是 DM[16]被写入,这一次是 DM[17]被写入)第 4 和第 5 条判断指令和条件转移指令都满足条件,而条件转移指令跳

过了第 6 条指令,执行第 7 条指令,将 reg0 设置为 1,随后在第 8 条指令中 PC 被设置为 0,重新开始执行。这一次,reg2=reg0+reg1 计算后值为 2,再加上第一轮最后 reg0 的值被设为 1,导致这一次判断大小指令和条件转移指令均不满足,执行第 6 条指令,将 reg0 设置为 31,随后在第 7 条指令中,由于存储器中 DM[17]的值已经在之前被设置为 31,因此 reg0 的值仍然为 31。其他所有的执行也都正确符合程序,一些关键环节的波形如下图所示。



图中截获了一些关键信息,例如 ck 信号,PC 的值,period 表示指令中期中时钟周期的序号,主存的读写时间等等,一下以第一次执行第 5 条指令为例,分析波形,见下页:

0

X