## Краткое описание работы микросхемы 1804ВУ1.

Данная микросхема представляет собой четырехразрядные секции и предназначена для применения в составе микро-ЭВМ в качестве устройства управления адресом микрокоманды (рис. П2.1).

На рис.П2.2 представлена структурная схема микросхемы. На структурной схеме выделены следующие основные функциональные группы:

- блок выборки адреса (БВА);
- регистр адреса (РА);
- счетчик микрокоманд (СМК);
- стек;
- буфер адреса (БА).

Блок выборки адреса (БВА) представляет собой 4-х входовой четырехразрядный мультиплексор, работа которого зависит от состояния входов SØ,S1. Кроме этого, в состав БВА входят элементы, обеспечивающие передачу на выходные шины сигнала  $\overline{ZA}$  ( нулевой адрес ) и сигналов от входов маски (OR3 – ORØ).

Регистр адреса (PA) представляет собой четырехразрядный регистр, построенный на триггерах D-типа. Запись информации в него происходит по положительному перепаду тактового сигнала ( T ) при наличии сигнала разрешения со входа  $\overline{RE}$ . Информация в PA записывается с входной шины адреса (R3 – RØ).

Счетчик микрокоманд (СМК) представляет собой четырехразрядный регистр, построенный на D-триггерах с динамической записью, и комбинационную схему сумматора. Запись информации в регистр СМК, поступающей с сумматора СМК, производится по положительному перепаду тактового сигнала (Т). Информация на сумматор поступает с выхода БВА и может быть модифицирована при помощи сигнала переноса СØ.

Стек представляет собой внутреннюю память секции управления адресом микрокоманды. Стек состоит из накопителя емкостью 4\*4 бит, указателя стека, схемы записи/считывания и регистра состояния СМК.

Информация в стек может быть записана из СМК микросхемы. Работа стека зависит от состояния входов PUP и  $\overline{FE}$ , а также от тактового сигнала (T).

Буфер адреса (  $\overline{\text{БA}}$  ) представляет собой четыре ТТЛШ вентиля с тремя состояниями. Работой  $\overline{\text{БA}}$  управляет вход разрешения выбора адреса ( $\overline{OE}$ ).

Микросхема предназначена для управления адресом микрокоманды в составе операционных блоков микро-ЭВМ. Адрес микрокоманды может быть сформирован либо внутренними блоками секции, либо передан непосредственно с входных шин.

Как указывалось выше, передачу адреса микрокоманды на выходные шины секции производит БВА.

Работу БВА удобно рассматривать совместно с работой БА. Если на Входе  $\overline{OE}$  присутствует высокий логический уровень, то выходы  $Y3-Y\emptyset$  находятся в состоянии высокого импеданса ( HZ ) и, тем самым, отключены от шин управления микро-ЭВМ.

Если на вход  $\overline{OE}$  подан логический "Ø", то БА передает на выходные шины Y3 - YØ адрес микрокоманды, определяемый БВА.

Наличие входа  $\overline{ZA}$  в секции позволяет легко переходить к нулевому адресу.

Если на входе  $\overline{ZA}$  – логический "Ø", то выходы Y3 - YØ обнулены, независимо от микрокоманды, передаваемой БВА.

Кроме вышеперечисленных входов, в микросхемах 1804ВУ1 есть входы маски (OR3 – ORØ). Если на входах маски логическая единица, то на выходах Y3 – YØ тоже присутствует высокий логический уровень.

В табл.П2.1 приведено описание работы входов  $\overline{OE}$ ,  $\overline{ZA}$  и OR3 – ORØ. Как видно из табл.1 при наличии следующих сигналов на входах  $\overline{OE}$  - логический ноль,  $\overline{ZA}$  – логическая единица, OR3 – ORØ – логический ноль, на выходы Y3 – YØ передается информация, определяемая БВА.

Таблица истинности работы БВА приведена в табл. П2.2. Так как БВА является комбинационной схемой, то его работа особых пояснений не требует.

Работа трех внутренних источников адреса микрокоманды (РА, СМК, СТЕК) не зависит друг от друга, поэтому рассмотрим работу каждого из источников отдельно.

Как уже указывалось выше, регистр адреса PA состоит из 4-х D-триггеров. Если на входе  $\overline{RE}$ - логический ноль, то адрес микрокоманды записывается в PA в микросхемах 1804ВУ1 со входов R3 — RØ. Запись адреса микрокоманды происходит по положительному перепаду тактового сигнала Т. Если же на вход  $\overline{RE}$  подана логическая единица, то запись нового адреса микрокоманды в PA не происходит и в нем хранится последний записанный адрес микрокоманды.

Работа СМК зависит от состояния сигналов на входах СØ (вход переноса в СМК) и Т (тактовый вход). Если на вход СØ подана логическая единица, то в регистр СМК по положительному фронту сигнала Т запишется адрес микрокоманды, присутствующий в данный момент на выходе БВА, плюс 1. Если же на вход СØ подан логический ноль, то адрес микрокоманды в регистр СМК записывается не модифицированным.

Выходной сигнал переноса появится на выходе C4 в том случае, когда на вход CØ подана логическая единица и на выходах Y3 — YØ тоже логическая единица. Для того, чтобы организовать последовательное прибавление 1 к адресу микрокоманды, необходимо на входы SØ, S1 подать код Ø (см. табл. $\Pi$ 2.2), а на вход CØ подать логическую единицу.

Стек секции управления адресом микрокоманды организован по

принципу памяти магазинного типа. Стек может работать в 3-х режимах: чтение без изменения состояния указателя стека, запись адреса микрокоманды после увеличения на единицу содержимого указателя стека и выталкивания адреса микрокоманды и уменьшение на единицу содержимого указателя стека.

В табл.П2.3 представлены состояния управляющих входов стека для трех режимов работы. Рассмотрим каждый режим работы стека более подробно.

В режиме чтения содержимое указателя стека (указатель стека представляет собой двухразрядный реверсивный счетчик, построенный на D-триггерах с динамической записью), остается без изменения и на выходах Y3 — YØ может быть прочитана информация из ячейки памяти, на которую указывает указатель стека. Наибольший интерес представляют режимы записи и выталкивания информации стека. В режиме записи адрес микрокоманды, сформированный в СМК, по положительному фронту тактового сигнала Т записывается в регистр состояния СМК. По этому же фронту сигнала Т происходит увеличение содержимого указателя стека на 1, который указывает на слово в памяти, куда должна произойти запись.

Схема записи/считывания переводится внутренними сигналами в режим "запись" и по отрицательному фронту сигнала Т происходит запись адреса микрокоманды в выбранное слово памяти стека.

В режиме выталкивания по положительному фронту тактового сигнала Т происходит уменьшение на единицу содержимого указателя стека и схема записи/считывания переводится в режим "считывание".

После этого, на входы Y3 – YØ может быть выведен адрес микрокоманды, записанный в стек предпоследним.

### Продолжение приложения 2

Таблица П2.1.

# Управление выходами

| OR3 – ORØ | $\overline{ZA}$ | $\overline{OE}$ | Адрес микрокоманды на выходах Ү3-ҮØ  |
|-----------|-----------------|-----------------|--------------------------------------|
| X         | X               | 1               | Высокий импеданс                     |
| X         | 0               | 0               | 0                                    |
| 1         | 1               | 0               | 1                                    |
| 0         | 1               | 0               | Адрес микрокоманды, передаваемый БВА |

#### Таблица П2.2.

## Таблица истинности БВА

| Восьмерич- | <b>S</b> 1 | SØ | Адрес микрокоманды, передаваемый БВА из |  |
|------------|------------|----|-----------------------------------------|--|
| ный код    |            |    | источника                               |  |
| 0          | 0          | 0  | Счетчик микрокоманд                     |  |
| 1          | 0          | 1  | Регистр адреса (по шине R3 – RØ)        |  |
| 2          | 1          | 0  | Стек                                    |  |
| 3          | 1          | 1  | Прямые входы адреса на шине D           |  |

#### Таблица П2.3.

# Таблица управления стеком

| $\overline{FE}$ | PUP | Состояние стека                                     |
|-----------------|-----|-----------------------------------------------------|
| 1               | X   | Хранение и режим чтения                             |
| 0               | 1   | Увеличение указателя стека, запись информации (СМК) |
| 0               | 0   | Уменьшение указателя стека, выталкивание информации |

1 – высокий логический уровень;

0 – низкий логический уровень;

X – состояние данного входа безразлично.

Примечание. Так как схемы содержат триггеры, информация в которые записывается по фронту тактового сигнала Т, то на подачу входных сигналов накладываются определенные ограничения, только при выполнении которых правильно выполняются микрокоманды. На рис.П2.3 приведена временная диаграмма входных сигналов микросхем 1804ВУ1.

Таблица П2.4.

Времена установки и удержания микросхем по входам.

| По входам       | Время          | Время         |
|-----------------|----------------|---------------|
|                 | установки, tsu | удержания, tn |
| $\overline{RE}$ | 22             | 5             |
| R3-RØ           | 12             | 5             |
| PUP             | 30             | 7             |
| $\overline{FE}$ | 30             | 5             |
| CØ              | 30             | 5             |
| D3-DØ           | 35             | 3             |
| OR3-ORØ         | 35             | 3             |
| SØ,S1           | 50             | 0             |
| $\overline{ZA}$ | 50             | 0             |

Примечание. Конкретные значения временных параметров, указанные в табл.П2.4 являются предварительными и приведены для справок.



Рис.П2.1. Корпус микросхемы 1804ВУ1



Рис.П2.2. Структурная схема микросхемы 1804ВУ1

# Назначение и название выводов микросхемы 1804ВУ1:

БВА - блок выборки адреса;

РА – регистр адреса;

БА – буфер адреса;

СМК – счетчик микрокоманд (РС).

| $N_{\underline{0}}$ | Обозначение     | Функциональное назначение вывода            |  |
|---------------------|-----------------|---------------------------------------------|--|
| вывода              |                 |                                             |  |
| 1                   | 2               | 3                                           |  |
| 1                   | $\overline{RE}$ | Вход разрешения записи в регистр адреса     |  |
| 2                   | R3              | Вход регистра адреса, 3-й разряд            |  |
| 2<br>3<br>4         | R2              | Вход регистра адреса, 2-й разряд            |  |
|                     | R1              | Вход регистра адреса, 1-й разряд            |  |
| 5                   | RØ              | Вход регистра адреса, 0-й разряд            |  |
| 6                   | OR3             | Вход маски, 3-й разряд                      |  |
| 7                   | D3              | Прямой вход адреса, 3-й разряд              |  |
| 8                   | OR2             | Вход маски, 2-й разряд                      |  |
| 9                   | D2              | Прямой вход адреса, 2-й разряд              |  |
| 10                  | OR1             | Вход маски, 1-й разряд                      |  |
| 11                  | D1              | Прямой вход адреса, 1-й разряд              |  |
| 12                  | ORØ             | Вход маски, Ø-й разряд                      |  |
| 13                  | DØ              | Прямой вход адреса, Ø-й разряд              |  |
| 14                  | GND             | Вывод общий                                 |  |
| 15                  | $\overline{ZA}$ | Вход установки нулевого адреса на выходе ВУ |  |
| 16                  | SØ              | Вход выбора адреса, Ø-й разряд              |  |
| 17                  | <b>S</b> 1      | Вход выбора адреса, 1-й разряд              |  |
| 18                  | YØ              | Выход адреса, Ø-й разряд                    |  |
| 19                  | Y1              | Выход адреса, 1-й разряд                    |  |
| 20                  | Y2              | Выход адреса, 2-й разряд                    |  |
| 21                  | Y3              | Выход адреса, 3-й разряд                    |  |
| 22                  | $\overline{OE}$ | Вход разрешения выбора адреса               |  |
| 23                  | CØ              | Вход переноса в счетчик микрокоманд         |  |
| 24                  | C4              | Выход переноса счетчика микрокоманд         |  |
| 25                  | $\overline{FE}$ | Вход разрешения управления стеком           |  |
| 26                  | PUP             | Вход управления стеком                      |  |
| 27                  | T               | Вход тактовый                               |  |
| 28                  | VCC             | Вывод питания                               |  |



Рис. П2.3. Временная диаграмма входных сигналов микросхем 1804ВУ1.