Jméno: Valerii Batykov Login: xbatyk00

Architektura navrženého obvodu (na úrovni RTL)

#### Schéma obvodu



#### Popis funkce

Obvod obsahuje 4 základní součástky to je: Finite State Machine (FSM), Time Signals Counter (CLK\_CNT), Bit Counter (BIT\_CNT) a Multiplexor (MUX).

FSM to je stavový automat. On obsahuje v sobě 4 stavy, které jsou vysvětleny v další úloze. Na vstup potřebuje základní vstupní signály CLK (Clock signal), RST (Reset) DIN (Input Data) a také speciální: CLK\_CNT, BIT\_CNT. Výstupní signály jsou **DATA\_VLD**, který označuje platnost datového slova, jestli-že signál nastaven na log.1, **RX\_EN**, který povoluje zápis jednotlivých bitů, jestli-že signál nastaven na log.1, a také **CNT\_EN**, který povoluje start počítadlem.

BIT\_CNT a CLK\_CNT jsou počitadla, slouží pro přepínaní stavu FSM.

**BIT\_CNT** je počítadlem bitů, maximální počet bitů je 8 [7:0]. Má vstupy cnt\_en, RST a rx\_en a také má jeden vystup BIT\_CNT\_OUT. Ten vystup předává momentální počet bitů.

**CLK\_CNT** je počítadlem hodinových signálu. Má vstupy cnt\_en, RST, clk a má jeden vystup CLK\_CNT\_OUT. Ten vystup předává momentální počet hodinových signálu od začátku počtu.

MUX to je multiplexor. Na vstup má 2 signály DIN a BIT\_CNT a na vystup vypisuje bity.

**DIN** obsahuje 3 signály (DATA\_VLD, RX\_EN, CNT\_EN), které postupně přichází do jediného, pomoci logické jednotky AND.

BIT\_CNT signál obsahující počet bitu.

### Návrh automatu (Finite State Machine)

### Schéma automatu



## Popis funkce

Automat obsahuje 4 stavy:

- IDLE původní stav. Na vstup potřebuje signál DIN, pří log.0 přepni do stavu START BIT, jinak bude dal čekat log.0.
- START BIT 2. stav, slouží pro hledaní tzv. start bitu a také dává informace, že dal budou jít bity. Na vstup potřebuje signál CLK\_CNT a přepni do stavu RECEIVE DATA, jestli CLK\_CNT = 22, jinak bude dal čekat.
  22 protože na přepínaní stavu ztratíme 1 hodinový signál.
- RECEIVE DATA 3. stav, slouží pro přijímaní dat. Na vstup jde signál BIT\_CNT a přepni do stavu STOP BIT, jestli BIT\_CNT = 8, jinak bude dal čekat.
- STOP BIT poslední stav, slouží pro ukončení procesu přijímaní dat a hledaní stop bitu. Na vstup jde signál DIN, jestli DIN = 1 přepni do stavu IDLE, jinak bude dal čekat.

# Screenshoot

