# Universidad de Costa Rica

Facultad de Ingeniería Escuela de Ingeniería Eléctrica IE-0624 Laboratorio de Microcontroladores III Ciclo 2023

# Laboratorio 1

Introducción a microcontroladores y manejo de GPIOs

Estudiante: Daymer Vargas Vargas, C08286 Profesor: MSc. Marco Villalta Fallas

10 de Enero 2024

# 1. Introducción

En le primer laboratorio de desarrolló una tómbola, la cual muestra al presionar un botón un número del 0 al 99 en dos display de 7 segmentos, al mostrar todos los valores sin ser repetidos, este parpadea 3 veces con el 99 y se reinicia el bingo. Lo cual se implementa satisfactoriamente.

Para esto se utiliza un MCU PIC12F683 para el almacenamiento de datos y gestión del proceso, se utilizan dos display de 7 segmentos conectados a dos integrado 74HC595 el cual funciona como un registro de desplazamiento, donde se graban los datos para encender o no los pines.

En software se implementa un generador de números pseudoaleatorios, se optimizar las variables a los bit necesarios para ahorrar memoria, además de enviar los flancos correctos en su debido tiempo, haciendo uso del GPIO.

Se logra mostrar 10 números sin ser repetidos, con un poco de optimización del código se puede lograr hasta el 100.

# 2. Nota teórica

Para el laboratorio se plantea desarrollar un simulador de tómbola, donde el número se muestre un dos displays de 7 segmentos, tenga un botón para mostrar los números, donde estos no se pueden repetir y deben ser pseudoaleatorios, y además al mostrar todos los números se debe mostrar el número 99.

Para realizar el laboratorio se utiliza el microcontrolador que se describe a continuación:

#### 2.1. Microcontrolador PIC12F683

Forma parte de la familia de los PIC, los cuales tienen una serie de registros que funcionan como una RAM de propósito general, además es económico. El MCU tiene capacidad de interrupciones, bajo consumo de energía, rango de operación entre los 2.0V y 5.5V, modo para reducir el consumo, memoria FLASH, SRAM y EEPROM, protección de código programable, entre otras características. Para la comunicación con el exterior cuenta con 6 pines I/O con control dirección individual 2, tiene un comparador analógico, un convertidor A/D, varios Timer y un modulo de lectura para PWM.

Cuadro 1: Características generales del MCU

| Dovice    | Program Memory | Data I       | Memory         | 1/0 | 10-bit A/D (ch)  | Comparators | Timers   |
|-----------|----------------|--------------|----------------|-----|------------------|-------------|----------|
| Device    | Flash (words)  | SRAM (bytes) | EEPROM (bytes) | 1/0 | 10-bit A/D (Cit) | Comparators | 8/16-bit |
| PIC12F683 | 2048           | 128          | 256            | 6   | 4                | 1           | 2/1      |

Además como se comento, cuenta con 6 pines de datos y 2 de alimentación, cabe destacar que cada uno de los pines cuenta con distintas funcionalidades, las cuales se muestran el la figura 2. Donde VDD es la alimentación positiva y VSS es la tierra, y ambos los pines de alimentación.

Cuadro 2: Posibles usos para cada uno de los pines



Entre sus características eléctricas el MCU se encuentra que puede trabajar en un rango de temperaturas de -40 a 125 grados centígrados, El voltaje en Vdd debe estar entre -0.3V a 6.5V con respecto a Vss, el voltaje en los pines debe estar entre -0.3V a (Vdd+0.3V) con respecto a Vss, puede disipar hasta 800mW, puede tener un sus pines de alimentación hasta 95mA y 25mA en sus pines de I/O.

A continuación en la figura 3 se muestra el diagrama de bloques del MCU.



Cuadro 3: Diagrama de bloques del PIC12F683

Los registros mas importantes utilizados será el GPIO y el TRISIO, donde el GPIO representa el valor del PIN, y TRISIO su funcionalidad I/O.

#### 2.2. Display de 7 segmentos NTE3078

Para mostrar los números generados pseudoaleatorios se utilizan dos displays de 7 segmentos, estos son un conjunto de 7 diodos emisiones de luz, que en función de cuales se activan, pueden representar los números o letras. Estos tiene la forma de la figura 4. Los diodos comparten ánodo, su cátodo depende de la señal de los respectivos pines a,b,c,d,e,f,g, si esta se pone el alto, la corriente fluye y enciende el diodo. [1]

Antes de nada hay que proteger el circuito de altas corrientes que probengan del integrado, para ello se tiene que la corriente por el pin debe ser de 25mA.

Cuadro 4: Display de 7 segmentos NTE3078



Cuadro 5: Distribución de diodos



Como se necesitan representar números de dos dígitos, se colocan dos displays. Cada display necesita 7 señales para funcionar, 14 en total y no se cuenta con 14 pines, por ende se opta por el usar el 74HC595.

# 2.3. Integrado 74HC595

Este integrado consiste en un registro desplázate de 8 bits y un FFD latch, su rango de operación es de 2.0V a 6.0V, este integrado tiene 8 pines de salida, los cuales se conectan a los 8 pines de 17 segmentos. Su funcionamiento es el siguiente, se va a encargar de almacenar los 8 bits correspondientes al número que se quiere proyectar, para ello se coloca en el pin 14 (A) el dato que se quiere poner (0 o 1), en el pin 11 (SHIFT CLK), se envia un pulso, el cual coloca el dato del pin 14, cuando se han enviado los 8 datos, se coloca 12 (LATCH CLK) en alto para hacer que los datos se envíen por los 8 pines de salida, así se reduce el número de pines de 14 a 3 necesarios para manejar los 7 segmentos, tambien donde al unir dos unidades mediante el pin 9, se logra tener dos displays y un registro de 16 bits. 6

Cuadro 6: DIagrama del integrado



Cada uno de los pines de salida del integrado, se entregan 4.4V.

# 2.4. Generador de números pseudoaleatorios

Para generar números pseudoaleatorios hay distintas formas, como Lectura de convertidores A/D, Algoritmo BBS o con una unidad RNG, para este caso la solución para generar este número es por software, utilizando un algoritmo GLC (generador lineal congruencia), donde se obtiene una secuencia de números pseudoaleatorios a partir de una semilla dada.

# 2.5. Diseño de circuito

Para el diseño del laboratorio se utilizan el Microcontrolador PIC12F683, dos display de 7 segmentos NTE3078 y dos integrados 74HC595 explicados anteriormente, además es necesario utilizar la resistencia de pulldown de 10K  $\Omega$ , para el botón encargado de accionar el nuevo número a mostrar y otras 14 resistencias para limitar la corriente en la entrada de los displays. El valor de estas resistencias debe ser 100  $\Omega$ , valor comercial más cercano a 76  $\Omega$  según:

$$R = \frac{V}{i} = \frac{4,4V}{25mA} = 176\Omega \tag{1}$$

En la figura 7, se muestra en diseño construido en el software de simulación, en el cual se realizan las pruebas del código que se implementa.



#### 2.6. Lista de componentes

A continuación se presenta la tabla de componentes para el laboratorio.

| Cantidad | Componente                     | Valor Nominal | Precio (Colones) |
|----------|--------------------------------|---------------|------------------|
| 1        | PIC12F683                      |               | 2000             |
| 2        | Display de 7 segmentos NTE3078 |               | 4000 c/u         |
| 2        | Integrado 74HC595              |               | 3500 c/u         |
| 14       | Resistor                       | 100           | 300 c/u          |
| 1        | Resistor                       | 10000         | 300 c/u          |
| 1        | Botón                          |               | 100              |

# 2.7. Conceptos y temas de laboratorio

- Desplazamiento (): De utiliza ese símbolo para bajar bit a bit el dato correspondiente para encender los leds específicos del 7 segmentos para representar los números del 0 al 9.
- Mascara: Se utiliza una mascara para saber el valor del LSB, para saber si colocar un 0 o un 1, donde al aplicar la mascara Ox1 con una and, todos los valores se vuelve 0, menos el bit menos significativo.
- Números en 7 segmentos: Este proceso fue de prueba a prueba, donde se escriben los segmentos que se deben encender para mostrar cierto número, este patrón se pasa de binario a hexadecimal, para ser almacenado. También es posible guardarlo en binario.

# 3. Desarrollo

EN esta parte se explica el harware y software implementado para el laboratorio a profundidad, además de mostrar los resultados de la implementación.

#### 3.1. Hardware

El primer paso para llegar a la solución del problema, era estudiar como enviar las señales a los pines del 7 segmentos para mostrar los números, para ello se diseña un modelo basico del 7 segmentos, al realizar esta acción se descubre que son necesarios 14 pines para mostrar los números, al ver la limitante, se obta por investigar, y se observa que es popular utilizar un integrado 74HC595 para este tipo de casos, con esto se necesitan únicamente 3 pines de salida. Como se explico en la nota teórica, el integrado funciona como un FFD, hay que colocar el valor deseado en un pin, y para enviarlo se debe enviar un flanco a otro. Una vez se colocan los 16 bits correspondientes se envía un flanco para colocar en la salida los bits requeridos.

Es importante el uso de resistencias de pullDown y resistencias en las vías hacia el 7 segmentos para no sobrepasar la corriente máximo del dispositivo. Como se puede observar en la figura 8, se puede observar que la salida en el integrado es cercana a 4.4V, y su corriente no supera los 25mA, protegiendo al display. Estas protecciones no son necesarias entre el MCU y el integrado porque el integrado internamente limita su corriente.

El pin de Output enable se debe colocar a tierra para que el integrado funcione y reset debe estar conectado a 5V para que se habiliten las salidas.



#### 3.2. Software

Para la implementación en software, se sigue el diagrama de flujo de la figura 9.



El diagrama anterior se desarrollo como lo planteado, el unico inconveniente que se presentó en el código fue la poca memoria del MCU. Inicialmente se creo una matriz con los datos, pero esta hacía muy pesada a la variables, por ende se obta por leer los 1s y 0s con hexadecimal, es decial la secuencia para el 0 es 11111100, en hex 0xFA. COn esta implementación se logró reducir en gran medida la memoria del programa.

En la imagen 10 se muestran las señales que son enviadas por cada uno de los pines del MCU, como se puede observar se envian 16 pulsos amarillos que representan los 16 valores necesarios para imprimir un número de dos digitos, donde se toma el valor de la señal en naranja y se activa la señal en verde cuando se ha terminado de enviar los datos y se baja antes de enviar los nuevos.



# 4. Conclusiones

- Se logra realizar un buen manejo de los GPIOs, generando pulsos en los instantes corriente, coordinados entre si para que se colocaron los datos corriectos en los flancos correspondientes.
- Se logra comprender la generación de números pseudoaleatorios, utilizando una implementación de software y el algoritmo GLC (generador lineal congruencia).
- Se logra utilizar el simulador de componentes con éxito, donde todo el hardware fue implementado ahí, realizando las configuración de los componentes basado en componentes reales.
- Se comprende muy bien el uso de un MCU, donde se debió buscar información de su funcionamiento e información sobre sus pines.
- Se logra encontrar una solución para enviar la información a los display de 7 segmentos, sin la necesidad de necesitar 14 pines distintos, con el uso de un integrado el cual funciona como un registro de desplazamiento con un latch. Además se entendió como era su funcionamiento con la ayuda de la documentación del fabricante, con ello solo fueron necesarios 3 pines de salida.
- Se logran todos los objetivos del laboratorio, donde se logran mostrar 10 números sin que se repitan, si se agrega o se optimiza el código, este sería capaz de mostrar todos los números sin repetirlos y reiniciarse.

#### 4.1. Recomendaciones

- Se recomienda buscar un mejor método de números pseudoaleatorios, debido a que el implementado parte de una semilla constante en el código, por ende tomar el valor semilla de algún componente del sistema como un registro por ejemplo sería lo ideal.
- Mejorar el uso de memoria del código, donde se pueda obtimizar el código de manera tal que se logren almacenar los 100 números que se muestran, actualmente logra mostrar 10 números sin repetirlos, debido a la memoria.
- Si se aumenta la memoria o el código, es posible modifcar el parámetro definido MAX\_NUMEROS a 100.

# 5. Apéndice

# 8-Bit Serial-Input/Serial or Parallel-Output Shift Register with Latched 3-State Outputs

# **High-Performance Silicon-Gate CMOS**

The MC74HC595A consists of an 8-bit shift register and an 8-bit D-type latch with three-state parallel outputs. The shift register accepts serial data and provides a serial output. The shift register also provides parallel data to the 8-bit latch. The shift register and latch have independent clock inputs. This device also has an asynchronous reset for the shift register.

The HC595A directly interfaces with the SPI serial data port on CMOS MPUs and MCUs.

- Output Drive Capability: 15 LSTTL Loads
- · Outputs Directly Interface to CMOS, NMOS, and TTL
- Operating Voltage Range: 2.0 to 6.0 V
- Low Input Current: 1.0 μA
- High Noise Immunity Characteristic of CMOS Devices
- In Compliance with the Requirements Defined by JEDEC Standard No. 7A
- Chip Complexity: 328 FETs or 82 Equivalent Gates
- Improvements over HC595
  - Improved Propagation Delays
  - 50% Lower Quiescent Power
  - Improved Input Noise and Latchup Immunity





http://onsemi.com



A = Assembly Location
WL = Wafer Lot
YY = Year
WW = Work Week

#### PIN ASSIGNMENT

|                  |     |    | _                 |
|------------------|-----|----|-------------------|
| OB [             | 1 ● | 16 | v <sub>cc</sub>   |
| oc [             | 2   | 15 | ) Q <sub>A</sub>  |
| QD [             | 3   | 14 | ÞΑ                |
| QE [             | 4   | 13 | OUTPUT ENABLE     |
| Q <sub>F</sub> [ | 5   | 12 | LATCH CLOCK       |
| QG [             | 6   | 11 | SHIFT CLOCK       |
| Q <sub>H</sub> [ | 7   | 10 | RESET             |
| GND [            | 8   | 9  | ] so <sub>H</sub> |
|                  |     |    | •                 |

#### ORDERING INFORMATION

| ONDERNING IN ONLING |          |             |  |  |  |  |  |
|---------------------|----------|-------------|--|--|--|--|--|
| Device              | Package  | Shipping    |  |  |  |  |  |
| MC74HC595AN         | PDIP-16  | 2000 / Box  |  |  |  |  |  |
| MC74HC595AD         | SOIC-16  | 48 / Rail   |  |  |  |  |  |
| MC74HC595ADR2       | SOIC-16  | 2500 / Reel |  |  |  |  |  |
| MC74HC595ADT        | TSSOP-16 | 96 / Rail   |  |  |  |  |  |
| MC74HC595ADTR2      | TSSOP-16 | 2500 / Reel |  |  |  |  |  |

© Semiconductor Components Industries, LLC, 2000 March, 2000 – Rev. 8 Publication Order Number: MC74HC595A/D

#### **MAXIMUM RATINGS\***

| Symbol           | Parameter                                                                               | Value                          | Unit |
|------------------|-----------------------------------------------------------------------------------------|--------------------------------|------|
| Vcc              | DC Supply Voltage (Referenced to GND)                                                   | - 0.5 to + 7.0                 | V    |
| Vin              | DC Input Voltage (Referenced to GND)                                                    | - 0.5 to V <sub>CC</sub> + 0.5 | V    |
| V <sub>out</sub> | DC Output Voltage (Referenced to GND)                                                   | - 0.5 to V <sub>CC</sub> + 0.5 | V    |
| l <sub>in</sub>  | DC Input Current, per Pin                                                               | ± 20                           | mA   |
| l <sub>out</sub> | DC Output Current, per Pin                                                              | ± 35                           | mA   |
| ICC              | DC Supply Current, V <sub>CC</sub> and GND Pins                                         | ± 75                           | mA   |
| PD               | Power Dissipation in Still Air, Plastic DIP†<br>SOIC Package†<br>TSSOP Package†         | 750<br>500<br>450              | mW   |
| T <sub>stg</sub> | Storage Temperature                                                                     | - 65 to + 150                  | °C   |
| TL               | Lead Temperature, 1 mm from Case for 10 Seconds<br>(Plastic DIP, SOIC or TSSOP Package) | 260                            | °C   |

This device contains protection circuitry to guard against damage due to high static voltages or electric fields. However, precautions must be taken to avoid applications of any voltage higher than maximum rated voltages to this high–impedance circuit. For proper operation,  $V_{in}$  and  $V_{out}$  should be constrained to the range GND  $\leq$  ( $V_{in}$  or  $V_{out}$ )  $\leq$   $V_{CC}$ . Unused inputs must always be tied to an appropriate logic voltage level (e.g., either GND or  $V_{CC}$ ). Unused outputs must be left open.

For high frequency or heavy load considerations, see Chapter 2 of the ON Semiconductor High-Speed CMOS Data Book (DL129/D).

#### RECOMMENDED OPERATING CONDITIONS

| Symbol                             | Parameter                                               |                                                                               |             | Max                | Unit |
|------------------------------------|---------------------------------------------------------|-------------------------------------------------------------------------------|-------------|--------------------|------|
| Vcc                                | DC Supply Voltage (Referenced to GND)                   |                                                                               | 2.0         | 6.0                | ٧    |
| V <sub>in</sub> , V <sub>out</sub> | DC Input Voltage, Output Voltage<br>(Referenced to GND) |                                                                               | 0           | Vcc                | V    |
| TA                                 | Operating Temperature, All Package T                    | Operating Temperature, All Package Types                                      |             |                    | °C   |
| t <sub>r</sub> , t <sub>f</sub>    | Input Rise and Fall Time<br>(Figure 1)                  | V <sub>CC</sub> = 2.0 V<br>V <sub>CC</sub> = 4.5 V<br>V <sub>CC</sub> = 6.0 V | 0<br>0<br>0 | 1000<br>500<br>400 | ns   |

### DC ELECTRICAL CHARACTERISTICS (Voltages Referenced to GND)

|        |                                                                       |                                                                                                                                                                                                                            |                          | Gu                        | Guaranteed Limit          |                           |      |
|--------|-----------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------|---------------------------|---------------------------|---------------------------|------|
| Symbol | Parameter                                                             | Test Conditions                                                                                                                                                                                                            | V <sub>CC</sub>          | – 55 to<br>25°C           | ≤ 85°C                    | ≤ 125°C                   | Unit |
| VIH    | Minimum High–Level Input<br>Voltage                                   | $V_{out} = 0.1 \text{ V or V}_{CC} - 0.1 \text{ V}$<br>$ I_{out}  \le 20  \mu\text{A}$                                                                                                                                     | 2.0<br>3.0<br>4.5<br>6.0 | 1.5<br>2.1<br>3.15<br>4.2 | 1.5<br>2.1<br>3.15<br>4.2 | 1.5<br>2.1<br>3.15<br>4.2 | ٧    |
| VIL    | Maximum Low–Level Input<br>Voltage                                    | $V_{out}$ = 0.1 V or $V_{CC}$ - 0.1 V $  V_{out}   \le 20 \mu A$                                                                                                                                                           | 2.0<br>3.0<br>4.5<br>6.0 | 0.5<br>0.9<br>1.35<br>1.8 | 0.5<br>0.9<br>1.35<br>1.8 | 0.5<br>0.9<br>1.35<br>1.8 | >    |
| VOH    | Minimum High–Level Output<br>Voltage, Q <sub>A</sub> – Q <sub>H</sub> | $V_{in} = V_{IH} \text{ or } V_{IL}$<br>$ I_{out}  \le 20 \ \mu\text{A}$                                                                                                                                                   | 2.0<br>4.5<br>6.0        | 1.9<br>4.4<br>5.9         | 1.9<br>4.4<br>5.9         | 1.9<br>4.4<br>5.9         | V    |
|        |                                                                       | $ \begin{aligned} V_{\text{in}} = V_{\text{IH}} \text{ or } V_{\text{IL}} & &  I_{\text{out}}  \leq 2.4 \text{ mA} \\ & &  I_{\text{out}}  \leq 6.0 \text{ mA} \\ & &  I_{\text{out}}  \leq 7.8 \text{ mA} \end{aligned} $ | 3.0<br>4.5<br>6.0        | 2.48<br>3.98<br>5.48      | 2.34<br>3.84<br>5.34      | 2.2<br>3.7<br>5.2         |      |
| VOL    | Maximum Low-Level Output<br>Voltage, Q <sub>A</sub> – Q <sub>H</sub>  | $V_{in} = V_{IH} \text{ or } V_{IL}$<br>$ I_{out}  \le 20 \ \mu\text{A}$                                                                                                                                                   | 2.0<br>4.5<br>6.0        | 0.1<br>0.1<br>0.1         | 0.1<br>0.1<br>0.1         | 0.1<br>0.1<br>0.1         | V    |
|        |                                                                       | $ \begin{aligned} V_{\text{in}} = V_{\text{IH}} \text{ or } V_{\text{IL}} & &  I_{\text{Out}}  \leq 2.4 \text{ mA} \\ &  I_{\text{Out}}  \leq 6.0 \text{ mA} \\ &  I_{\text{Out}}  \leq 7.8 \text{ mA} \end{aligned} $     | 3.0<br>4.5<br>6.0        | 0.26<br>0.26<br>0.26      | 0.33<br>0.33<br>0.33      | 0.4<br>0.4<br>0.4         |      |

http://onsemi.com

2

<sup>\*</sup>Maximum Ratings are those values beyond which damage to the device may occur.

Functional operation should be restricted to the Recommended Operating Conditions.

<sup>†</sup>Derating — Plastic DIP: - 10 mW/°C from 65° to 125°C

SOIC Package: - 7 mW/°C from 65° to 125°C

TSSOP Package: – 6.1 mW/°C from 65° to 125°C

# DC ELECTRICAL CHARACTERISTICS (Voltages Referenced to GND)

|                 |                                                                            |                                                                                                                                                                                                                         |                   | Gu                   | Guaranteed Limit     |                   |      |
|-----------------|----------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------|----------------------|----------------------|-------------------|------|
| Symbol          | Parameter                                                                  | Test Conditions                                                                                                                                                                                                         | V <sub>CC</sub>   | – 55 to<br>25°C      | ≤ 85°C               | ≤ 125°C           | Unit |
| VOH             | Minimum High–Level Output<br>Voltage, SQ <sub>H</sub>                      | $V_{in} = V_{IH} \text{ or } V_{IL}$<br>$II_{out}I \le 20 \mu A$                                                                                                                                                        | 2.0<br>4.5<br>6.0 | 1.9<br>4.4<br>5.9    | 1.9<br>4.4<br>5.9    | 1.9<br>4.4<br>5.9 | V    |
|                 |                                                                            | $\begin{aligned} V_{\text{in}} = V_{\text{IH}} \text{ or } V_{\text{IL}} &   I_{\text{Out}}  \leq 2.4 \text{ mA} \\ &   I_{\text{Out}}  \leq 4.0 \text{ mA} \\ &   I_{\text{Out}}  \leq 5.2 \text{ mA} \end{aligned}$   | 3.0<br>4.5<br>6.0 | 2.98<br>3.98<br>5.48 | 2.34<br>3.84<br>5.34 | 2.2<br>3.7<br>5.2 |      |
| VOL             | Maximum Low–Level Output<br>Voltage, SQ <sub>H</sub>                       | $V_{in} = V_{IH} \text{ or } V_{IL}$<br>$II_{out}I \le 20 \mu A$                                                                                                                                                        | 2.0<br>4.5<br>6.0 | 0.1<br>0.1<br>0.1    | 0.1<br>0.1<br>0.1    | 0.1<br>0.1<br>0.1 | V    |
|                 |                                                                            | $ \begin{aligned} V_{\text{in}} = V_{\text{IH}} \text{ or } V_{\text{IL}} &   I_{\text{out}}  \leq 2.4 \text{ mA} \\ &   I_{\text{out}}  \leq 4.0 \text{ mA} \\ &   I_{\text{out}}  \leq 5.2 \text{ mA} \end{aligned} $ | 3.0<br>4.5<br>6.0 | 0.26<br>0.26<br>0.26 | 0.33<br>0.33<br>0.33 | 0.4<br>0.4<br>0.4 |      |
| l <sub>in</sub> | Maximum Input Leakage<br>Current                                           | V <sub>in</sub> = V <sub>CC</sub> or GND                                                                                                                                                                                | 6.0               | ± 0.1                | ± 1.0                | ± 1.0             | μА   |
| I <sub>OZ</sub> | Maximum Three–State<br>Leakage<br>Current, Q <sub>A</sub> – Q <sub>H</sub> | Output in High–Impedance State $V_{in} = V_{IL} \text{ or } V_{IH}$ $V_{out} = V_{CC} \text{ or GND}$                                                                                                                   | 6.0               | ± 0.5                | ± 5.0                | ± 10              | μА   |
| ICC             | Maximum Quiescent Supply<br>Current (per Package)                          | V <sub>in</sub> = V <sub>CC</sub> or GND<br>I <sub>out</sub> = 0 µA                                                                                                                                                     | 6.0               | 4.0                  | 40                   | 160               | μΑ   |

NOTE: Information on typical parametric values can be found in Chapter 2 of the ON Semiconductor High-Speed CMOS Data Book (DL129/D).

# AC ELECTRICAL CHARACTERISTICS (C $_L$ = 50 pF, Input $t_{\text{r}}$ = $t_{\text{f}}$ = 6.0 ns)

|                                        |                                                                                               |                          | Gu                     | aranteed Li            | mit                    |      |
|----------------------------------------|-----------------------------------------------------------------------------------------------|--------------------------|------------------------|------------------------|------------------------|------|
| Symbol                                 | Parameter                                                                                     | V <sub>CC</sub>          | – 55 to<br>25°C        | ≤ 85°C                 | ≤ 125°C                | Unit |
| f <sub>max</sub>                       | Maximum Clock Frequency (50% Duty Cycle) (Figures 1 and 7)                                    | 2.0<br>3.0<br>4.5<br>6.0 | 6.0<br>15<br>30<br>35  | 4.8<br>10<br>24<br>28  | 4.0<br>8.0<br>20<br>24 | MHz  |
| tPLH,<br>tPHL                          | Maximum Propagation Delay, Shift Clock to SQ <sub>H</sub> (Figures 1 and 7)                   | 2.0<br>3.0<br>4.5<br>6.0 | 140<br>100<br>28<br>24 | 175<br>125<br>35<br>30 | 210<br>150<br>42<br>36 | ns   |
| <sup>t</sup> PHL                       | Maximum Propagation Delay, Reset to SQ <sub>H</sub> (Figures 2 and 7)                         | 2.0<br>3.0<br>4.5<br>6.0 | 145<br>100<br>29<br>25 | 180<br>125<br>36<br>31 | 220<br>150<br>44<br>38 | ns   |
| tPLH,<br>tPHL                          | Maximum Propagation Delay, Latch Clock to Q <sub>A</sub> – Q <sub>H</sub> (Figures 3 and 7)   | 2.0<br>3.0<br>4.5<br>6.0 | 140<br>100<br>28<br>24 | 175<br>125<br>35<br>30 | 210<br>150<br>42<br>36 | ns   |
| tPLZ,<br>tPHZ                          | Maximum Propagation Delay, Output Enable to Qд – QH (Figures 4 and 8)                         | 2.0<br>3.0<br>4.5<br>6.0 | 150<br>100<br>30<br>26 | 190<br>125<br>38<br>33 | 225<br>150<br>45<br>38 | ns   |
| tPZL,<br>tPZH                          | Maximum Propagation Delay, Output Enable to Q <sub>A</sub> – Q <sub>H</sub> (Figures 4 and 8) | 2.0<br>3.0<br>4.5<br>6.0 | 135<br>90<br>27<br>23  | 170<br>110<br>34<br>29 | 205<br>130<br>41<br>35 | ns   |
| t <sub>TLH</sub> ,<br>t <sub>THL</sub> | Maximum Output Transition Time, Q <sub>A</sub> – Q <sub>H</sub> (Figures 3 and 7)             | 2.0<br>3.0<br>4.5<br>6.0 | 60<br>23<br>12<br>10   | 75<br>27<br>15<br>13   | 90<br>31<br>18<br>15   | ns   |

# AC ELECTRICAL CHARACTERISTICS (CL = 50 pF, Input $t_{\Gamma}$ = $t_f$ = 6.0 ns)

|                  |                                                                                      |                          | Guaranteed Limit     |                      |                       |      |
|------------------|--------------------------------------------------------------------------------------|--------------------------|----------------------|----------------------|-----------------------|------|
| Symbol           | Parameter                                                                            | V <sub>CC</sub>          | – 55 to<br>25°C      | ≤ 85°C               | ≤ 125°C               | Unit |
| tTLH,<br>tTHL    | Maximum Output Transition Time, SQ <sub>H</sub> (Figures 1 and 7)                    | 2.0<br>3.0<br>4.5<br>6.0 | 75<br>27<br>15<br>13 | 95<br>32<br>19<br>16 | 110<br>36<br>22<br>19 | ns   |
| C <sub>in</sub>  | Maximum Input Capacitance                                                            | _                        | 10                   | 10                   | 10                    | pF   |
| C <sub>out</sub> | Maximum Three–State Output Capacitance (Output in High–Impedance State), $Q_A - Q_H$ | _                        | 15                   | 15                   | 15                    | pF   |

NOTE: For propagation delays with loads other than 50 pF, and information on typical parametric values, see Chapter 2 of the ON Semiconductor High-Speed CMOS Data Book (DL129/D).

|                 |                                              | Typical @ 25°C, V <sub>CC</sub> = 5.0 V |    |
|-----------------|----------------------------------------------|-----------------------------------------|----|
| C <sub>PD</sub> | Power Dissipation Capacitance (Per Package)* | 300                                     | pF |

<sup>\*</sup>Used to determine the no-load dynamic power consumption: PD = CPD VCC<sup>2</sup>f + ICC VCC. For load considerations, see Chapter 2 of the ON Semiconductor High–Speed CMOS Data Book (DL129/D).

#### **TIMING REQUIREMENTS** (Input $t_f = t_f = 6.0 \text{ ns}$ )

|                                 |                                                                   |                          | Gu                        | aranteed Li               | mit                       |      |
|---------------------------------|-------------------------------------------------------------------|--------------------------|---------------------------|---------------------------|---------------------------|------|
| Symbol                          | Parameter                                                         | V <sub>CC</sub>          | 25°C to<br>- 55°C         | ≤ 85°C                    | ≤ 125°C                   | Unit |
| t <sub>su</sub>                 | Minimum Setup Time, Serial Data Input A to Shift Clock (Figure 5) | 2.0<br>3.0<br>4.5<br>6.0 | 50<br>40<br>10<br>9.0     | 65<br>50<br>13<br>11      | 75<br>60<br>15<br>13      | ns   |
| t <sub>Su</sub>                 | Minimum Setup Time, Shift Clock to Latch Clock (Figure 6)         | 2.0<br>3.0<br>4.5<br>6.0 | 75<br>60<br>15<br>13      | 95<br>70<br>19<br>16      | 110<br>80<br>22<br>19     | ns   |
| th                              | Minimum Hold Time, Shift Clock to Serial Data Input A (Figure 5)  | 2.0<br>3.0<br>4.5<br>6.0 | 5.0<br>5.0<br>5.0<br>5.0  | 5.0<br>5.0<br>5.0<br>5.0  | 5.0<br>5.0<br>5.0<br>5.0  | ns   |
| t <sub>rec</sub>                | Minimum Recovery Time, Reset Inactive to Shift Clock (Figure 2)   | 2.0<br>3.0<br>4.5<br>6.0 | 50<br>40<br>10<br>9.0     | 65<br>50<br>13<br>11      | 75<br>60<br>15<br>13      | ns   |
| t <sub>W</sub>                  | Minimum Pulse Width, Reset<br>(Figure 2)                          | 2.0<br>3.0<br>4.5<br>6.0 | 60<br>45<br>12<br>10      | 75<br>60<br>15<br>13      | 90<br>70<br>18<br>15      | ns   |
| t <sub>W</sub>                  | Minimum Pulse Width, Shift Clock<br>(Figure 1)                    | 2.0<br>3.0<br>4.5<br>6.0 | 50<br>40<br>10<br>9.0     | 65<br>50<br>13<br>11      | 75<br>60<br>15<br>13      | ns   |
| t <sub>W</sub>                  | Minimum Pulse Width, Latch Clock<br>(Figure 6)                    | 2.0<br>3.0<br>4.5<br>6.0 | 50<br>40<br>10<br>9.0     | 65<br>50<br>13<br>11      | 75<br>60<br>15<br>13      | ns   |
| t <sub>r</sub> , t <sub>f</sub> | Maximum Input Rise and Fall Times<br>(Figure 1)                   | 2.0<br>3.0<br>4.5<br>6.0 | 1000<br>800<br>500<br>400 | 1000<br>800<br>500<br>400 | 1000<br>800<br>500<br>400 | ns   |

#### **FUNCTION TABLE**

|                                                    | Inputs Resulting Function |                      |                |                |                  | unction                                                  |                                 |                                     |                                                        |
|----------------------------------------------------|---------------------------|----------------------|----------------|----------------|------------------|----------------------------------------------------------|---------------------------------|-------------------------------------|--------------------------------------------------------|
| Operation                                          | Reset                     | Serial<br>Input<br>A | Shift<br>Clock | Latch<br>Clock | Output<br>Enable | Shift<br>Register<br>Contents                            | Latch<br>Register<br>Contents   | Serial<br>Output<br>SQ <sub>H</sub> | Parallel<br>Outputs<br>Q <sub>A</sub> – Q <sub>H</sub> |
| Reset shift register                               | L                         | Х                    | Х              | L, H, ↓        | L                | L                                                        | U                               | L                                   | U                                                      |
| Shift data into shift register                     | Н                         | D                    | 1              | L, H, ↓        | L                | D SR <sub>A</sub> ;<br>SR <sub>N</sub> SR <sub>N+1</sub> | U                               | SR <sub>G</sub> SR <sub>H</sub>     | U                                                      |
| Shift register remains unchanged                   | Н                         | Х                    | L, H, ↓        | L, H, ↓        | L                | U                                                        | U                               | U                                   | U                                                      |
| Transfer shift register contents to latch register | Н                         | Х                    | L, H, ↓        | 1              | L                | U                                                        | SR <sub>N</sub> LR <sub>N</sub> | U                                   | SR <sub>N</sub>                                        |
| Latch register remains unchanged                   | Х                         | Х                    | Х              | L, H, ↓        | L                | *                                                        | U                               | *                                   | U                                                      |
| Enable parallel outputs                            | Х                         | Х                    | Х              | Х              | L                | *                                                        | **                              | *                                   | Enabled                                                |
| Force outputs into high impedance state            | Х                         | Х                    | Х              | Х              | Н                | *                                                        | **                              | *                                   | Z                                                      |

SR = shift register contents LR = latch register contents D = data (L, H) logic level U = remains unchanged ↑ = Low-to-High
↓ = High-to-Low

\* = depends on Reset and Shift Clock inputs

\*\* = depends on Latch Clock input

#### **PIN DESCRIPTIONS**

#### INPUTS A (Pin 14)

Serial Data Input. The data on this pin is shifted into the 8-bit serial shift register.

#### CONTROL INPUTS Shift Clock (Pin 11)

Shift Register Clock Input. A low—to—high transition on this input causes the data at the Serial Input pin to be shifted into the 8-bit shift register.

### Reset (Pin 10)

Active—low, Asynchronous, Shift Register Reset Input. A low on this pin resets the shift register portion of this device only. The 8—bit latch is not affected.

# Latch Clock (Pin 12)

Storage Latch Clock Input. A low–to–high transition on this input latches the shift register data.

#### Output Enable (Pin 13)

Active–low Output Enable. A low on this input allows the data from the latches to be presented at the outputs. A high on this input forces the outputs (QA–QH) into the high–impedance state. The serial output is not affected by this control unit.

#### **OUTPUTS**

Q<sub>A</sub> - Q<sub>H</sub> (Pins 15, 1, 2, 3, 4, 5, 6, 7)

Noninverted, 3-state, latch outputs.

#### SQ<sub>H</sub> (Pin 9)

Noninverted, Serial Data Output. This is the output of the eighth stage of the 8-bit shift register. This output does not have three-state capability.

# **SWITCHING WAVEFORMS**



Figure 1.



Figure 2.



Figure 3.



Figure 4.



Figure 5.



Figure 6.

### **TEST CIRCUITS**



\*Includes all probe and jig capacitance

Figure 7.



\*Includes all probe and jig capacitance

Figure 8.

#### **EXPANDED LOGIC DIAGRAM**



#### **TIMING DIAGRAM**



# PACKAGE DIMENSIONS

PDIP-16 N SUFFIX CASE 648-08 ISSUE R



- NOTES:
  1. DIMENSIONING AND TOLERANCING PER ANSI Y14.5M, 1982.
  2. CONTROLLING DIMENSION: INCH.
  3. DIMENSION L TO CENTER OF LEADS WHEN FORMED PARALLEL.
  4. DIMENSION B DOES NOT INCLUDE MOLD FLASH.
  5. ROUNDED CORNERS OPTIONAL.

|     | INC               | HES     | MILLIMETERS |         |  |  |
|-----|-------------------|---------|-------------|---------|--|--|
| DIM | MIN               | MAX     | MIN         | MAX     |  |  |
| Α   | 0.740             | 0.770   | 18.80       | 19.55   |  |  |
| В   | 0.250             | 0.270   | 6.35        | 6.85    |  |  |
| С   | 0.145             | 0.175   | 3.69        | 4.44    |  |  |
| D   | 0.015             | 0.021   | 0.39        | 0.53    |  |  |
| F   | 0.040             | 0.070   | 1.02        | 1.77    |  |  |
| G   | 0.100 BSC 2.54 BS |         |             |         |  |  |
| Н   | 0.                | 050 BSC | 1           | .27 BSC |  |  |
| J   | 0.008             | 0.015   | 0.21        | 0.38    |  |  |
| K   | 0.110             | 0.130   | 2.80        | 3.30    |  |  |
| L   | 0.295             | 0.305   | 7.50        | 7.74    |  |  |
| M   | 0°                | 10°     | 0°          | 10°     |  |  |
| S   | 0.020             | 0.040   | 0.51        | 1.01    |  |  |



- NOTES:
  1. DIMENSIONING AND TOLERANCING PER ANSI Y14 5M, 1982.
  2. CONTROLLING DIMENSION: MILLIMETER.
  3. DIMENSIONS A AND B DO NOT INCLUDE MOLD PROTRUSION.
  4. MAXIMUM MOLD PROTRUSION 0.15 (0.006) PER SIDE.
  5. DIMENSION DOES NOT INCLUDE DAMBAR PROTRUSION SALL BO LETZ (0.005) TOTAL IN EXCESS OF THE D DIMENSION AT A MAXIMUM MATERIAL CONDITION.

|     | MILLIM | ETERS | INC   | CHES  |  |  |  |
|-----|--------|-------|-------|-------|--|--|--|
| DIM | MIN    | MAX   | MIN   | MAX   |  |  |  |
| Α   | 9.80   | 10.00 | 0.386 | 0.393 |  |  |  |
| В   | 3.80   | 4.00  | 0.150 | 0.157 |  |  |  |
| С   | 1.35   | 1.75  | 0.054 | 0.068 |  |  |  |
| D   | 0.35   | 0.49  | 0.014 | 0.019 |  |  |  |
| F   | 0.40   | 1.25  | 0.016 | 0.049 |  |  |  |
| G   | 1.2    | 7 BSC | 0.050 | ) BSC |  |  |  |
| J   | 0.19   | 0.25  | 0.008 | 0.009 |  |  |  |
| K   | 0.10   | 0.25  | 0.004 | 0.009 |  |  |  |
| M   | 0°     | 7°    | 0°    | 7°    |  |  |  |
| P   | 5.80   | 6.20  | 0.229 | 0.244 |  |  |  |
| R   | 0.25   | 0.50  | 0.010 | 0.019 |  |  |  |

# PACKAGE DIMENSIONS

#### TSSOP-16 DT SUFFIX CASE 948F-01



- NOTES:
  1. DIMENSIONING AND TOLERANCING PER ANSI Y14.5M, 1982.
  2. CONTROLLING DIMENSION: MILLIMETER.
  3. DIMENSION A DOES NOT INCLUDE MOLD FLASH. PROTRUSIONS OR GATE BURRS. MOLD FLASH OR GATE BURRS SHALL NOT EXCEED 0.15 (0.006) PER SIDE.
  4. DIMENSION B DOES NOT INCLUDE INTERLEAD FLASH OR PROTRUSION. INTERLEAD ELASH OR PROTRUSION SHALL NOT EXCEED 0.25 (0.010) PER SIDE.
  5. DIMENSION LOUGH DE DAMBAR PROTRUSION ALLOWABLE DAMBAR PROTRUSION SHALL BE 0.08 (0.003) TOTAL IN EXCESS OF THE K DIMENSION AT MAXIMUM MATERIAL CONDITION.
  6. TERMINAL NUMBERS ARE SHOWN FOR REFERENCE ONLY.
  7. DIMENSION A AND B ARE TO BE DETERMINED AT DATUM PLANE—W.

|     | MILLIN | IETERS | INCHES |       |  |  |
|-----|--------|--------|--------|-------|--|--|
| DIM | MIN    | MAX    | MIN    | MAX   |  |  |
| Α   | 4.90   | 5.10   | 0.193  | 0.200 |  |  |
| В   | 4.30   | 4.50   | 0.169  | 0.177 |  |  |
| С   |        | 1.20   |        | 0.047 |  |  |
| D   | 0.05   | 0.15   | 0.002  | 0.006 |  |  |
| F   | 0.50   | 0.75   | 0.020  | 0.030 |  |  |
| G   | 0.65   | BSC    | 0.026  | 6 BSC |  |  |
| Н   | 0.18   | 0.28   | 0.007  | 0.011 |  |  |
| J   | 0.09   | 0.20   | 0.004  | 0.008 |  |  |
| J1  | 0.09   | 0.16   | 0.004  | 0.006 |  |  |
| K   | 0.19   | 0.30   | 0.007  | 0.012 |  |  |
| K1  | 0.19   | 0.25   | 0.007  | 0.010 |  |  |
| L   | 6.40   |        | 0.252  | 2 BSC |  |  |
| M   | 0 °    | 8°     | 0°     | 8°    |  |  |

**Notes** 

ON Semiconductor and W are trademarks of Semiconductor Components Industries, LLC (SCILLC). SCILLC reserves the right to make changes without further notice to any products herein. SCILLC makes no warranty, representation or guarantee regarding the suitability of its products for any particular purpose, nor does SCILLC assume any liability arising out of the application or use of any product or circuit, and specifically disclaims any and all liability, including without limitation special, consequential or incidental damages. "Typical" parameters which may be provided in SCILLC data sheets and/or specifications can and do vary in different applications and actual performance may vary over time. All operating parameters, including "Typicals" must be specifications each customer application by customer's technical experts. SCILLC does not convey any license under its patent rights nor the rights of others. SCILLC products are not designed, intended, or authorized for use as components in systems intended for surgical implant into the body, or other applications intended to support or sustain life, or for any other application in which the failure of the SCILLC product could create a situation where personal injury or death may occur. Should Buyer purchase or use SCILLC products for any such unintended or unauthorized application, Buyer shall indemnify and hold SCILLC and its officers, employees, subsidiaries, affiliates, and distributors harmless against all claims, costs, damages, and expenses, and reasonable attorney fees arising out of, directly or indirectly, any claim of personal injury or death associated with such unintended or unauthorized use, even if such claim alleges that SCILLC was negligent regarding the design or manufacture of the part. SCILLC is an Equal Opportunity/Affirmative Action Employer.

#### **PUBLICATION ORDERING INFORMATION**

NORTH AMERICA Literature Fulfillment:

Literature Distribution Center for ON Semiconductor P.O. Box 5163, Denver, Colorado 80217 USA Phone: 303-675-2175 or 800-344-3860 Toll Free USA/Canada Fax: 303-675-2176 or 800-344-3867 Toll Free USA/Canada Email: ONlit@hibbertco.com

Fax Response Line: 303–675–2167 or 800–344–3810 Toll Free USA/Canada

N. American Technical Support: 800-282-9855 Toll Free USA/Canada

EUROPE: LDC for ON Semiconductor - European Support German Phone: (+1) 303–308–7140 (M–F 1:00pm to 5:00pm Munich Time)

Email: ONlit-german@hibbertco.com

French Phone: (+1) 303–308–7141 (M–F 1:00pm to 5:00pm Toulouse Time) Email: ONlit-french@hibbertco.com

English Phone: (+1) 303-308-7142 (M-F 12:00pm to 5:00pm UK Time)

EUROPEAN TOLL-FREE ACCESS\*: 00-800-4422-3781

Available from Germany, France, Italy, England, Ireland

CENTRAL/SOUTH AMERICA: Spanish Phone: 303–308–7143 (Mon–Fri 8:00am to 5:00pm MST) Email: ONlit-spanish@hibbertco.com

ASIA/PACIFIC: LDC for ON Semiconductor - Asia Support Phone: 303–675–2121 (Tue–Fri 9:00am to 1:00pm, Hong Kong Time)
Toll Free from Hong Kong & Singapore:

001-800-4422-3781

Email: ONlit-asia@hibbertco.com

JAPAN: ON Semiconductor, Japan Customer Focus Center 4-32-1 Nishi-Gotanda, Shinagawa-ku, Tokyo, Japan 141-8549 Phone: 81–3–5740–2745

Email: r14525@onsemi.com

ON Semiconductor Website: http://onsemi.com

For additional information, please contact your local Sales Representative.

MC74HC595A/D



# NTE3078 & NTE3079 0.56" Single Digit Numeric Display Seven Segment, RHDP

### **Description:**

The NTE3078 (Common Anode) and NTE3079 (Common Cathode) are 0.56 inch (14.2mm) height single digit displays utilizing LED chips which are made from GaAsP on a GaAs substrate.

#### Features:

- 0.56 Inch (14.2mm) Digit Height
- Low Power Requirement
- Excellent Characters Appearance
- Catagorized for Luminous Intensity
- IC Compatible
- Easy Mounting on PC Board or Socket

| Absolute Maximum Ratings: (T <sub>A</sub> = +25°C unless otherwise specified)                     |
|---------------------------------------------------------------------------------------------------|
| Power Dissipation (Per Segment), P <sub>T</sub>                                                   |
| Peak Forward Current (Per Segment, 1/10 Duty Cycle, 0.1ms Pulse Width), I <sub>F</sub> peak 160mA |
| Continuous Forward Current (Per Segment), I <sub>F</sub>                                          |
| Reverse Voltage (Per Segment), V <sub>R</sub>                                                     |
| Operating Temperature Range, T <sub>opr</sub> –25° to +85°C                                       |
| Storage Temperature Range, T <sub>stq</sub>                                                       |
| Lead Temperatue (During Solder, 1/16" Below Seating Plane, 3sec max), T <sub>L</sub> +260°C       |

# **<u>Electrical/Optical Characteristics:</u>** (T<sub>A</sub> = +25°C unless otherwise specified)

| Parameter                            | Symbol             | Test Conditions       | Min | Тур | Max | Unit |
|--------------------------------------|--------------------|-----------------------|-----|-----|-----|------|
| Average Luminous Intensity           | I <sub>v</sub>     | I <sub>F</sub> = 10mA | 200 | 500 | _   | μcd  |
| Peak Emission Wavelength             | λ <sub>P</sub>     | I <sub>F</sub> = 20mA | _   | 655 | _   | nm   |
| Spectral Line Half-Width             | $\Delta_{\lambda}$ | I <sub>F</sub> = 20mA | -   | 24  | _   | nm   |
| Forward Voltage, Any Segment or D.P. | V <sub>F</sub>     | I <sub>F</sub> = 20mA | -   | 1.7 | 2.0 | V    |
| Reverse Current, Any Segment or D.P. | I <sub>R</sub>     | V <sub>R</sub> = 5V   | -   | _   | 100 | μΑ   |
| Luminous Intensity Matching Ratio    | I <sub>v-m</sub>   | I <sub>F</sub> = 20mA | _   | _   | 2:1 |      |



# Referencias

[1] Matthew B Akanle and Victoria Oguntosin. A digital indicator system with 7-segment display. In *Journal of Physics: Conference Series*, volume 1299, page 012139. IOP Publishing, 2019. 2.2