

DEPARTAMENTO DE ARQUITECTURA Y TECNOLOGÍA DE COMPUTADORES

## TECNOLOGÍA Y ORGANIZACIÓN DE COMPUTADORES

1º Grado en Ingeniería Informática.

**GRANADA, 4 de Septiembre de 2013 EXAMEN DE TEORÍA Y PROBLEMAS** 

| Apellidos : |         |  |
|-------------|---------|--|
| Nombre :    | Grupo : |  |
| D.N.I. :    |         |  |
|             |         |  |

## **EJERCICIOS:**

**1. (1,00 pto.)** Suponga que un computador trabaja con datos enteros y con longitud de palabra n = 8 bits. Dados los datos de la columna de la izquierda en representación interna, indique su valor en decimal en la columna de la derecha. Para representación sesgada (el sesgo es S = 2<sup>n-1</sup>, donde n=8 es el número de bits).

|                  | Representación interna | Valor decimal que representa |
|------------------|------------------------|------------------------------|
| (Signo Magnitud) | 1000 0101              |                              |
| (Complemento 1)  | 0000 0111              |                              |
| (Complemento 2)  | 1111 1110              |                              |
| (Sesgada)        | 1000 0100              |                              |

- 2. (1,50 pto.) Un procesador dispone, entre otros, de los siguientes elementos: Registro de Dirección (AR) de 32 bits, Registro de Datos (DR) de 16 bits y Contador de Programa (PC). El procesador funciona con un reloj de frecuencia 8 MHz y está conectado mediante el bus de datos con la memoria y para cada transferencia de un dato se requieren 3 ciclos de reloj. Indicar:
  - a. Número de bits del bus de datos (DB).
  - b. Número de bits del bus de direcciones (AB).
  - c. Tamaño en bits del registro Contador de Programa (PC).
  - d. Tamaño máximo posible de la memoria principal (en MB o GB).
  - e. Velocidad de transferencia de datos entre el procesador y la memoria.
- **3. (1,00 pto.)** Analice el circuito de la figura y obtenga razonadamente: a) la tabla de verdad de la función de conmutación f(a,b,c), b) una realización equivalente del circuito con estructura AND/OR, y c) una realización utilizando un único multiplexor de tamaño adecuado.



- **4. (1,00 pto.)** Diseñe un circuito combinacional con estructura NAND/NAND que implemente la multiplicación de dos números binarios enteros positivos de 2 bits, X=(x1 x0) e Y=(y1 y0), tal que genere la salida de 4 bits, Z=(z3 z2 z1 z0), requeridas para representar el resultado de la multiplicación. Para ello, realice lo siguiente:
  - a) Tabla de verdad y mapas de Karnaugh de las salidas.
  - b) Minimización con mapas de Karnaugh de las funciones de salida.
  - c) Dibujar el circuito resultante con estructura NAND/NAND.

**5. (1,00 pto.)** Complete el siguiente diagrama de tiempos para el circuito de la figura.



**6. (1,00 pto.)** Un sistema secuencial síncrono tiene dos entradas  $(X_1 y X_0)$ , y una salida (Z). Su función es comparar las secuencias que recibe por ambas entradas. Si  $X_1 = X_0$  durante **al menos** tres ciclos de reloj consecutivos, el circuito genera Z=1 a partir del tercer ciclo (**mientras**  $X_1 = X_0$ ); en cualquier otro caso, produce Z=0, tal como se refleja en el siguiente ejemplo:

Z = 0001100011110...

Obtenga el diagrama de estados y la tabla de estados del sistema secuencial síncrono.

7. (1,00 pto.) Para la unidad de procesamiento de la figura:



Tabla de Operaciones de la ALU

| S1 | S0 | Z       |
|----|----|---------|
| 0  | 0  | X MAS Y |
| 0  | 1  | Y       |
| 1  | 0  | X·Y     |
| 1  | 1  | Y MAS 1 |

Complete la siguiente tabla indicando la operación RT que se realiza tras el flanco de subida de la señal de reloj. En la primera fila se ha proporcionado un ejemplo.

| LD_A | LD_B | Μ0 | S1 | S0 | Operación RT                         |  |  |
|------|------|----|----|----|--------------------------------------|--|--|
| 1    | 0    | 1  | 1  | 1  | $A \leftarrow B MAS 1$ , B no cambia |  |  |
| 1    | 0    | 1  | 0  | 1  |                                      |  |  |
| 1    | 1    | 0  | 0  | 0  |                                      |  |  |
| 0    | 1    | 1  | 1  | 0  |                                      |  |  |
| 1    | 1    | 0  | 0  | 1  |                                      |  |  |



DEPARTAMENTO DE ARQUITECTURA Y TECNOLOGÍA DE COMPUTADORES

TECNOLOGÍA Y ORGANIZACIÓN DE COMPUTADORES

1º Grado en Ingeniería Informática.

**GRANADA, 4 de Septiembre de 2013 EXAMEN DE PRÁCTICAS.** 

| Apellidos : |         |  |
|-------------|---------|--|
| Nombre :    | Grupo : |  |
| D.N.I. :    |         |  |

**1. (0,50 pto.)** En la figura se muestra un registro de desplazamiento con posibilidad de carga en paralelo. Para ello, se añaden circuitos que permiten configurar las conexiones de las entradas de los biestables D, bien para conectar en cascada los biestables (operación de desplazamiento) o bien para conectar entradas externas con las entradas D de los biestables (carga paralelo síncrona).



Para dicho circuito, complete el siguiente cronograma.



**2. (0,50 pto.)** En la tabla de la figura siguiente se indica el repertorio de las 4 instrucciones del computador simple CS1, indicando sus nombres en ensamblador, el resultado de su ejecución descrita a nivel de transferencia a registros (RT) y su formato en binario.

| Ensamblador                   |                        | Formato de la Instrucción en binario |                                                                                           |  |  |
|-------------------------------|------------------------|--------------------------------------|-------------------------------------------------------------------------------------------|--|--|
| (\$DirDato en<br>hexadecimal) | Descripción RT         | со                                   | Dirección del Dato en binario                                                             |  |  |
| STOP                          | Fin ejecución          | 00                                   | XXXXXX                                                                                    |  |  |
| ADD \$DirDato                 | AC ← AC + M(\$DirDato) | 01                                   | $A_5 A_4 A_3 A_2 A_1 A_0$                                                                 |  |  |
| SUB \$DirDato                 | AC ← AC - M(\$DirDato) | 10                                   | A <sub>5</sub> A <sub>4</sub> A <sub>3</sub> A <sub>2</sub> A <sub>1</sub> A <sub>0</sub> |  |  |
| STA \$DirDato                 | M(\$DirDato) ← AC      | 11                                   | $A_5 A_4 A_3 A_2 A_1 A_0$                                                                 |  |  |

Tabla P2a

| DIRECCIONES<br>DE<br>MEMORIA | OM Synthesizer |    |    |    |    |    |    |    |
|------------------------------|----------------|----|----|----|----|----|----|----|
| <b>→</b> 00 − 07             | 00             | 00 | FF | ВС | 7D | 7E | ΑO | E0 |
| → 08 – 0F                    | 00             | 00 | 00 | 00 | 00 | 00 | 00 | 00 |
| <b>→</b> 10 − 17             | 00             | 00 | 00 | 00 | 00 | 00 | 00 | 00 |
| → 18 – 1F                    | 00             | 00 | 00 | 00 | 00 | 00 | 00 | 00 |
| <b>→</b> 20 – 27             | 00             | 00 | 00 | 00 | 00 | 00 | 00 | 0D |
| $\rightarrow$ 28 – 2F        | 00             | 00 | 00 | 00 | 00 | 00 | 00 | 00 |
| <b>→</b> 30 – 37             | 00             | 00 | 00 | 00 | 00 | 00 | 00 | 00 |
| →38 – 3F                     | 00             | 06 | 0A | 03 | 00 | 00 | 00 | F8 |

- Dada la **Tabla P2b** correspondiente al contenido inicial de la memoria RAM del CS1, donde se almacenan las instrucciones de un programa y datos, ambos en formato hexadecimal, junto con una columna que indica el rango de direcciones de memoria en hexadecimal, correspondiente a cada fila. Realice lo siguiente:
- a) Copiar la notación en hexadecimal de las instrucciones del programa almacenado en memoria (de la dirección 0 a la 6, es decir la primera fila de la PROM, Tabla P2b) en la última columna de la *Tabla P2c*. A partir de esta información completar el resto de la *Tabla P2c*, indicando para cada instrucción:

  1) su notación en ensamblador, 2) su descripción RT, 3) su notación en binario.

Tabla P2b

**b)** Sabiendo que antes de ejecutar el programa, el contenido de la memoria es el de la *Tabla P2b* y que el acumulador *AC* contiene el valor *FF* en hexadecimal. Indicar los datos en hexadecimal que se verían en la memoria RAM, correspondientes a las direcciones de memoria: \$20 , \$38, \$3C, \$3D, \$3E, \$3F, después de ejecutar el programa.

| Programa en                                  |                             | Instr        | ucción en binario                              | Instrucción       |
|----------------------------------------------|-----------------------------|--------------|------------------------------------------------|-------------------|
| ensamblador<br>(\$DirDato en<br>hexadecimal) | Descripción RT del programa | CO<br>2 bits | Dirección del dato<br>en binario<br>con 6 bits | en<br>hexadecimal |
| STA \$20                                     | M(\$20) ← AC                | 11           | 10 0000                                        | EO                |
|                                              |                             |              |                                                |                   |
|                                              |                             |              |                                                |                   |
|                                              |                             |              |                                                |                   |
|                                              |                             |              |                                                |                   |
|                                              |                             |              |                                                |                   |
|                                              |                             |              |                                                |                   |

Tabla P2c