

DEPARTAMENTO DE

## **TECNOLOGÍA ORGANIZACIÓN** DE **COMPUTADORES** 1º Grado en Ingeniería Informática.

GRANADA, 11 de Sentiembre de 2014

| E ARQUITECTURA Y TECNOLOGÍA DE COMPUTADORES | EXAMEN DE TEORÍA Y PROBLEMAS |
|---------------------------------------------|------------------------------|
|                                             |                              |

| Apellidos : |         |
|-------------|---------|
| Nombre:     | Grupo : |
| D.N.I. :    |         |
| Diff.I.     |         |

## EJERCICIOS (Temas 1º y 2º):

1. (0,75 pto.) Suponga que un computador trabaja con datos enteros y con longitud de palabra n = 8 bits. Dados los datos de la columna de la izquierda en representación interna, indique su valor en decimal en la columna de la derecha. Para representación sesgada (el sesgo es  $S=2^7=128$ ).

| Representación     | Representación interna | Valor decimal que representa |
|--------------------|------------------------|------------------------------|
| (Signo Magnitud)   | 1000 0101              |                              |
| (Complemento 1)    | 0000 0111              |                              |
| (Complemento 2)    | 1111 1110              |                              |
| (Sesgada)          | 1000 0100              |                              |
| (Entero sin signo) | 1111 1110              |                              |

- 2. (0,25 pto.) Suponiendo que tenemos el número N = 1011 1110 de 8 bits en representación complemento a 2. Indique qué representación en complemento a 2 tendría en una representación utilizando 16 bits.
- 3. (1,50 pto.) Un procesador dispone, entre otros, de los siguientes elementos: Registro de Dirección (AR) de 32 bits, Registro de Datos (DR) de 16 bits y Contador de Programa (PC). El procesador funciona con un reloj de frecuencia 10 MHz y está conectado mediante el bus de datos con la memoria y para cada transferencia de un dato se requieren 4 ciclos de reloj. Indicar:
  - a. Número de bits del bus de datos (DB).
  - b. Número de bits del bus de direcciones (AB).
  - c. Número de bits del registro de instrucciones (IR).
  - d. Tamaño en bits del registro Contador de Programa (PC).
  - e. Tamaño máximo posible de la memoria principal (en MB o GB).
  - f. Velocidad de transferencia de datos entre el procesador y la memoria.

## EJERCICIOS (Temas 3º, 4º y 5º):

**4. (1,00 pto.)** Analice el circuito de la figura y obtenga razonadamente la tabla de verdad de la función de conmutación f(a,b,c).



- **5. (1,00 pto.)** Se desea diseñar un circuito combinacional tal que, dadas dos entradas de dos números binarios enteros positivos de 2 bits, X=(x1 x0) e Y=(y1 y0), genere la salida de 4 bits, Z=(z3 z2 z1 z0), donde Z = (X\*Y), siendo "\*" la operación de multiplicación aritmética. Para ello, realice lo siguiente:
  - a. Tablas de verdad de cada función z3, z2, z1, z0.
  - b. Se quiere realizar el diseño con una memoria ROM de tamaño mínimo. ¿Cuál es el tamaño de dicha memoria ROM? Dibuje explícitamente la estructura de la ROM, indicando las conexiones requeridas en el plano OR.
- **6. (1,00 pto.)** Complete el siguiente diagrama de tiempos para el circuito de la figura.



- **7. (1,00 pto.)** Empleando biestables de tipo D y las puertas lógicas que se necesiten, diseñe un generador de secuencia síncrono con 2 salidas binarias (z1 y z0), que genere la siguiente secuencia de valores de salida Z=(z1,z0)={ **1, 3, 2, 2, 0, 3**; 1, 3, 2, 2, 0, 3,...}.
- 8. (1,00 pto.) Para la unidad de procesamiento de la figura:



| Tabla de Operaciones de la ALL |    |    |         |  |  |  |  |  |
|--------------------------------|----|----|---------|--|--|--|--|--|
|                                | S1 | S0 | Z       |  |  |  |  |  |
|                                | 0  | 0  | X·Y     |  |  |  |  |  |
|                                | 0  | 1  | Y MAS 1 |  |  |  |  |  |
|                                | 1  | 0  | X MAS Y |  |  |  |  |  |
|                                | 1  | 1  | Υ       |  |  |  |  |  |

Complete la siguiente tabla indicando la operación RT que se realiza tras el flanco de subida de la señal de reloj. En la primera fila se ha proporcionado un ejemplo.

| LD_A | LD_B | M0 | S1 | S0 | Operación RT                         |  |  |  |
|------|------|----|----|----|--------------------------------------|--|--|--|
| 1    | 0    | 1  | 1  | 1  | $A \leftarrow B MAS 1$ , B no cambia |  |  |  |
| 1    | 0    | 1  | 0  | 1  |                                      |  |  |  |
| 1    | 1    | 0  | 0  | 0  |                                      |  |  |  |
| 0    | 1    | 1  | 1  | 0  |                                      |  |  |  |
| 1    | 1    | 0  | 0  | 1  |                                      |  |  |  |



DEPARTAMENTO DE ARQUITECTURA Y TECNOLOGÍA DE COMPUTADORES

TECNOLOGÍA Y ORGANIZACIÓN DE COMPUTADORES 1º Grado en Ingeniería Informática.

**GRANADA, 11 de Septiembre de 2014 EXAMEN DE SEMINARIOS Y PRÁCTICAS.** 

| Apellidos : |         |
|-------------|---------|
| Nombre :    | Grupo : |
| D.N.I. :    |         |

- **1. (0,50 pto.)** Qué tiempo de música en calidad radio FM estéreo (frecuencia de muestreo fs=22,05KHz, 2 Bytes/muestra, 2 canales) se puede almacenar en un USB de 4 GB?
  - a. Indicar el tiempo en horas si se almacena el fichero sin comprimir.
  - b. Indicar el tiempo en horas si se almacena el fichero comprimido con una compresión 4:1.
- **2. (0,50 pto.)** Dada la función:  $f(A, B, C, D) = \sum m(0, 7, 8, 10, 12, 15) + d(2, 5)$  y considerando D la variable menos significativa, obtenga su implementación mínima con estructura AND/OR y NAND/NAND. Para ello:
  - a) Rellene los unos e indiferencias del mapa de Karnaugh indicando explícitamente las variables correspondientes a cada eje (en la parte superior izquierda del mapa de Karnaugh)
  - b) Obtenga la expresión algebraica mínima como suma de productos. Marque los cubos utilizados para la minimización (cubos o adyacencias de mayor orden).
  - c) Dibujar el circuito de dos niveles de puertas lógicas AND/OR,
  - d) Dibujar el circuito de dos niveles de puertas lógicas **NAND/NAND**.



**3. (0,50 pto.)** Los biestables del laboratorio de prácticas son del tipo JK. En prácticas se utilizaron este tipo de biestables configurados debidamente para que funcionaran como biestables de tipo T o D. Dibuje explícitamente las conexiones y/o componentes necesarios para configurar un biestable de tipo JK como un tipo T o tipo D e indique la entrada que actuaría como entrada T ó D en el circuito correspondiente. Para el biestable de tipo T suponiendo que su entrada es T=1 constantemente, su estado inicial es Q=0 y que los biestables sean activos por flanco de subida, dibuje un cronograma con una duración de la señal de reloj de 5 ciclos que ilustre el funcionamiento de la salida Q del biestable tipo T.

**4. (1,00 pto.)** En la tabla de la figura P4a se indica el repertorio de las 4 instrucciones del computador simple CS1, indicando sus nombres en ensamblador, el resultado de su ejecución descrita a nivel de transferencia a registros (RT) y su formato en binario.

| Ensamblador                   |                        | Formato de la Instrucción en binario |                                                                                           |  |  |
|-------------------------------|------------------------|--------------------------------------|-------------------------------------------------------------------------------------------|--|--|
| (\$DirDato en<br>hexadecimal) |                        |                                      | Dirección del Dato en binario                                                             |  |  |
| STOP                          | Fin ejecución          | 00                                   | XXXXXX                                                                                    |  |  |
| ADD \$DirDato                 | AC ← AC + M(\$DirDato) | 01                                   | A <sub>5</sub> A <sub>4</sub> A <sub>3</sub> A <sub>2</sub> A <sub>1</sub> A <sub>0</sub> |  |  |
| SUB \$DirDato                 | AC ← AC - M(\$DirDato) | 10                                   | A <sub>5</sub> A <sub>4</sub> A <sub>3</sub> A <sub>2</sub> A <sub>1</sub> A <sub>0</sub> |  |  |
| STA \$DirDato                 | M(\$DirDato) ← AC      | 11                                   | A <sub>5</sub> A <sub>4</sub> A <sub>3</sub> A <sub>2</sub> A <sub>1</sub> A <sub>0</sub> |  |  |

Tabla P4a

|   | RAM |   |    |    |     |    |    | DIRECCIONES<br>DE<br>MEMORIA |    |                       |
|---|-----|---|----|----|-----|----|----|------------------------------|----|-----------------------|
| L | F   | 0 | 71 | F2 | B1  | 73 | F4 | 00                           | 00 | <b>→</b> 00 − 07      |
| ı | 0   | 0 | 00 | 00 | 00  | 00 | 00 | 00                           | 00 | → 08 - 0F             |
| ı | 0   | 0 | 00 | 00 | 00  | 00 | 00 | 00                           | 00 | <b>→</b> 10 − 17      |
| L | 0   | 0 | 00 | 00 | 00  | 00 | 00 | 00                           | 00 | → 18 – 1F             |
| ı | 0   | 0 | 00 | 00 | 00  | 00 | 00 | 00                           | 00 | <b>→</b> 20 − 27      |
| ı | 0   | 0 | 00 | 00 | 00  | 00 | 00 | 00                           | 00 | → 28 – 2F             |
| ı | 0   | 0 | 07 | 00 | OA. | 00 | 00 | 00                           | 00 | <b>→</b> 30 − 37      |
|   | 0   | 0 | 00 | 00 | 00  | 00 | 00 | 00                           | 00 | $\rightarrow$ 38 – 3F |

Dada la **Tabla P4b** correspondiente al contenido inicial de la memoria RAM del CS1, donde se almacenan las instrucciones de un programa y datos, ambos en formato hexadecimal, junto con una columna que indica el rango de direcciones de memoria en hexadecimal, correspondiente a cada fila. Realice lo siguiente:

a) Copiar la notación en hexadecimal de las instrucciones del programa almacenado en memoria (de la dirección 0 a la 6, es decir la primera fila de la RAM, Tabla P4b) en la última columna de la *Tabla P4c*. A partir de esta información completar el resto de la *Tabla P4c*, indicando para cada instrucción:

1) su notación en ensamblador, 2) su descripción RT, 3) su notación en binario.

Tabla P4b

**b)** Sabiendo que antes de ejecutar el programa, el contenido de la memoria es el de la *Tabla P4b* y que el acumulador *AC* contiene el valor *FF* en hexadecimal. Indicar los datos en hexadecimal que se verían en la memoria RAM, correspondientes a las direcciones de memoria: \$30, \$31, \$32, \$33, \$34, después de ejecutar el programa.

| Programa en                                  |                             | Instr        | ucción en binario                              | Instrucción       |
|----------------------------------------------|-----------------------------|--------------|------------------------------------------------|-------------------|
| ensamblador<br>(\$DirDato en<br>hexadecimal) | Descripción RT del programa | CO<br>2 bits | Dirección del dato<br>en binario<br>con 6 bits | en<br>hexadecimal |
| STA \$30                                     | M(\$30) ← AC                | 11           | 11 0000                                        | F0                |
|                                              |                             |              |                                                |                   |
|                                              |                             |              |                                                |                   |
|                                              |                             |              |                                                |                   |
|                                              |                             |              |                                                |                   |
|                                              |                             |              |                                                |                   |
|                                              |                             |              |                                                |                   |

Tabla P4c