

Estudiante: 🙎 Valentín

7 notificaciones

/ UGR / plataforma de apoyo a la docencia

Buscar...

diciembre

Plataforma

> España

> ugr.es

> ETSIIT

> Db.Gr.Ing.Inf./Matem.

>

EC



Estructura de Computadores FC



Inicio



Asignatura



Evaluación



Archivos



Usuarios



Comunicación



Análisis



Perfil



https://swad.ugr.es/es 1/8

```
30 1 2 3 4 5 6
7 8 9 10 11 12 13
14 15 16 17 18 19 20
21 22 23 24 25 26 27
28 29 30 31 1 2 3
4 5 6 7 8 9 10
```

2020-12-17 09:26

Curso 2020-2021.

Examen tipo test. Fe...

Ignacio Rojas Ruiz

2020-12-10 14:00

Curso 2020-2021.

Examen tipo test. Fe...

Ignacio Rojas Ruiz

2020-11-24 16:24

Ya se pueden ver los resultados del e...

Ignacio Rojas Ruiz

2020-11-12

18:07

Curso 2020-2021. Examen tipo test.

Re...

Ignacio Rojas Ruiz

2020-11-06

13:03

Curso 2020-2021.

Examen tipo test. F...

Ignacio Rojas Ruiz

2020-10-22 12:46

CURSO 2020-2021. Practica 2.

La fech...

•••

Ignacio Rojas Ruiz

2020-01-28

11:12

NOTA IMPORTANTE: MODIFICACION HORA IN...

...

Ignacio Rojas Ruiz

2020-01-09

13:15

Estimados estudiantes de EC,

Mañana,...

•••

Ignacio Rojas Ruiz

2019-12-09

23:13

Estimados estudiantes de EC,

Debido ...

•••

Ignacio Rojas Ruiz

2019-09-16

14:45

Ya estan abiertos los grupos de pract...

•••

https://swad.ugr.es/es

Ignacio Rojas Ruiz

2019-01-24

14:18

Ya se han enviado las calificaciones ...

...

Ignacio Rojas Ruiz

2019-01-08

11:06

Mediante este correo quiero anunciar ...

•••

Ignacio Rojas Ruiz

2018-01-17

11:48

Nanoprogramació Informacion actuali...

•••

Ignacio Rojas Ruiz

2017-01-17

09:47

Desactivar el fichero Bomba\_NBA\_201

•••

Ignacio Rojas Ruiz

2014-12-15

13:17

// Versión SSSE3 (pshufb) web http:/w...

•••

Ignacio Rojas Ruiz

**2** 



https://swad.ugr.es/es 4/8

| 55 de EC<br>55 estudiantes |                     |       |
|----------------------------|---------------------|-------|
|                            |                     |       |
|                            | María S<br>Pérez    | 1'21" |
|                            | Federico<br>Cabrer  | 1'31" |
| 9                          | Alvaro<br>Luna R    | 2'23" |
|                            | Rocío<br>Barrag     | 3'29" |
|                            | Álvaro<br>Rodríg…   | 3'55" |
|                            | María d<br>Izquier  | 4'16" |
|                            | Maxim<br>Samod…     | 4'35" |
|                            | Mario<br>Rodríg…    | 5'46" |
|                            | Beatriz<br>Jalón V… | 6'07" |
|                            | •••                 |       |

Sistema Actividades Proyectos Convocatorias Exámenes Juegos Encuestas Test

# Resultado



Universidad de Granada - Doble Grado en Ingeniería Informática y Matemáticas Estructura de Computadores



Test nº 24 que realiza usted en esta asignatura

Elección

¿Cuál de las siguientes afirmaciones respecto a la memoria RDRAM no es cierta? Usuario Profesores

única

- a) La interfaz entre el procesador y la memoria es muy diferente a la de las memorias DDR
- b) Funciona de forma síncrona y a muy alta velocidad

- c) El bus de datos suele ser muy ancho.
- d) Las direcciones de fila y columna son enviadas en el mismo ciclo de reloj por buses separados

Puntuación: 1,00

Elección única

Se dispone de un computador cuyo tiempo medio de acceso al sistema de memoria caché y memoria principal es de 18 ns. Si la tasa de fallo de la caché es de 0,2 y el tiempo de acceso a la memoria principal es 50 ns. ¿Cuál es el tiempo de acceso a la caché?

Usuario Profesores

- a) 6 ns
- b) 24,4 ns

https://swad.ugr.es/es 5/8

- c) 10 ns d) 8 ns
- Puntuación: 1.00
- Cada celda de un chip de memoria DRAM de 1M x 1, organizada en una matriz de 512 filas x 2048 columnas, necesita ser refrescada cada 16 ms. ¿Cada cuánto tiempo ha de Elección realizarse una operación de refresco en el chip? única

Usuario Profesores

- a) 32,768 segundos
- b) 7,8125 microsegundos
- c) 8192 milisegundos
- d) 31,25 microsegundos
- Puntuación: 1,00
- ¿En qué tipo de ciclo de refresco se hace RAS# = 0? Usuario Profesores

Elección única

- a) Sólo RAS#
- b) CAS# antes de RAS#
- c) Refresco transparente
- d) En todos los anteriores

Puntuación: -0.33

X

[T6.1] La cache es gestionada por:

Elección única

Usuario Profesores

- a) el programador
- b) el sistema operativo
- c) unidades de "manejo" (gestión) hardware
  - d) ninguna es cierta

Puntuación: 1,00

Elección única

¿Cuál de los siguientes métodos para incrementar el ancho de banda de memoria es más económico?

Usuario Profesores

- a) Organizar la memoria jerárquicamente
- b) Utilizar memorias asociativas
- c) Utilizar memorias de alta velocidad
- d) Duplicar el tamaño de la memoria

Puntuación: 1,00

Elección única

Aunque en general el entrelazado de memoria de orden inferior provoca menos conflictos en el acceso a memoria, ¿en cuál de los siguientes casos un entrelazado de orden superior provocaría menos conflictos?

 $N = 2^n$  palabras,  $M = 2^m$  módulos, módulo i,  $0 \le i \le M$ 

Usuario Profesores

- a) Información distribuida en posiciones consecutivas X
  - b) En ningún caso
  - c) Información distribuida en posiciones i \* 2^(n-m)

https://swad.ugr.es/es 6/8

#### d) En cualquier caso

Puntuación: -0,33

8 Elección

única

[T6.1]

¿Cuál de las siguientes afirmaciones acerca de una jerarquía de memoria es cierta? Usuario Profesores

 $\checkmark$ 

- a) Para aumentar la eficiencia se transfieren bloques completos
- b) Toda la información que la CPU necesita está en el nivel 1
- c) Si una palabra no se encuentra en el tercer nivel entonces se busca en el segundo nivel
- d) Todas las afirmaciones anteriores son falsas

Puntuación: 1,00

**9** Elección

única

Un computador con 10 bits en el bus de direcciones puede direccionar como máximo:

Usuario Profesores

- a) 1000 palabras
  - b) 65535 palabras
  - c) 65536 palabras
- ✓
- d) 1024 palabras

Puntuación: 1,00

10

[T6.2]

¿Cuál de las siguientes afirmaciones es falsa?

Elección única

Usuario Profesores

- a) Las memorias DRAM son en general mucho más rápidas que las SRAM
- b) Una celda DRAM sólo necesita un transistor y un condensador
- c) La operación de lectura de una celda DRAM es destructiva

Χ

d) Las memorias DRAM presentan generalmente una capacidad de almacenamiento mucho mayor que las SRAM

Puntuación: -0,33

Puntuación: 6,00 Nota: 6,00/10,00

#### Información DocumentadUGR

## CommunitySoftware lilAndroid iOS

¿Qué es SWADManual breve [Condiciones legTwitter Source code SWADroid GoogliSWAD App Stown What is SWAD?Brief manual [EProtección de da Facebook Publicaciones Guía usuario [ETwitter SWAD UWikipedia Funcionalidad User guide [ENEstadísticas Google+ Database SWADroid Google SWADroid Googl

Difusión PresentacionesPóster YouTube Translation SWADroid GitHub
Prensa Videotutoriales Servidor alternativeTo API SWADroid Open HUB

Logos Encuentro startupRANKI/Changelog
Capterra Roadmap

SourceForge Authors

GitHub Implementación

https://swad.ugr.es/es 7/8

### Open HUB



Universidad de Granada Consultas y problemas: swad@ugr.es Acerca de SWAD 20.8 (2020-12-15) Página generada en 59 ms y enviada en 514 µs

8/8 https://swad.ugr.es/es