# **TEMA 3:**

| 1                      | El registro MDR/MBR |            |       |             |                                                                                                                 |  |  |
|------------------------|---------------------|------------|-------|-------------|-----------------------------------------------------------------------------------------------------------------|--|--|
| Elección<br>única      | Usuario             | Profesores |       |             |                                                                                                                 |  |  |
|                        | ✓                   | •          | a)    | alma<br>usa | iene el valor que va a ser<br>acenado en la memoria, o bien se<br>para recibir un valor procedente de<br>emoria |  |  |
|                        |                     |            | b)    |             | iene la dirección de la próxima<br>ucción que va a ser captada de<br>noria                                      |  |  |
|                        |                     |            | c)    |             | ene el código de operación de la<br>ucción que se está ejecutando                                               |  |  |
|                        |                     |            | d)    | •           | ecifica la dirección en memoria de<br>labra que va a ser escrita o leída                                        |  |  |
|                        | Puntuación          | : 1,00     |       |             |                                                                                                                 |  |  |
| 2<br>Elección<br>única | instrucción         |            | cciór | de c        | aducir el código de operación de una<br>omienzo en la memoria de control del                                    |  |  |
|                        | Coddiio             | •          |       | a)          | Una memoria.                                                                                                    |  |  |
|                        | V                   |            |       | ŕ           |                                                                                                                 |  |  |
|                        | X                   |            |       | b)          | Un multiplexor.                                                                                                 |  |  |
|                        |                     |            |       | c)          | Un registro.                                                                                                    |  |  |
|                        |                     |            |       | d)          | Un contador.                                                                                                    |  |  |
|                        | Puntuación          | : -0,33    |       |             |                                                                                                                 |  |  |

| 3<br>Elección          | Para conectar las salidas de dos registros hacia un bus común en el datapath       |                |        |                                                                    |  |  |  |  |
|------------------------|------------------------------------------------------------------------------------|----------------|--------|--------------------------------------------------------------------|--|--|--|--|
| única                  | Usuari<br>o                                                                        | Profesore<br>s |        |                                                                    |  |  |  |  |
|                        |                                                                                    |                | a)     | se puede realizar una conexión directa.                            |  |  |  |  |
|                        |                                                                                    |                | b)     | no se puede usar un multiplexor.                                   |  |  |  |  |
|                        |                                                                                    |                | c)     | se puede usar un demultiplexor.                                    |  |  |  |  |
|                        | <b>√</b>                                                                           | •              | d)     | se pueden usar dos buffers<br>triestado.                           |  |  |  |  |
|                        | Puntuación: 1,00                                                                   |                |        |                                                                    |  |  |  |  |
| 4<br>Elección<br>única | [T3.2] ¿Cuál de los siguientes grupos de señales son entradas a la unidad control? |                |        |                                                                    |  |  |  |  |
|                        | Usuari<br>o                                                                        | Profesor<br>es |        |                                                                    |  |  |  |  |
|                        | X                                                                                  |                | a<br>) | Las señales de carga/incremento/desplazamie nto de registros       |  |  |  |  |
|                        |                                                                                    |                | b<br>) | Las señales de selección de entradas de multiplexores del datapath |  |  |  |  |
|                        |                                                                                    | •              | c<br>) | Los bits del registro de indicadores (flags)                       |  |  |  |  |
|                        |                                                                                    |                | d<br>) | Los bits de las opciones b y c                                     |  |  |  |  |

5 Flagsián [T3.3]

Elección única Un procesador con una unidad de control microprogramada tiene una memoria de control de 340 palabras de 16 bits, de las que 180 son diferentes. ¿Qué ahorro en número de bits obtendríamos si usáramos nanoprogramación?

Usuario Profesores

- a) 5260 bits
- X b) 2560 bits
  - c) 19440 bits
  - d) No se produce ahorro

Puntuación: -0,33

6 Elección única Una posible codificación en microinstrucciones de la instrucción CALL X es:

Usua Profes rio ores

```
a PC=X; SP=SP-1;
) m[SP]=PC
```

d SP=SP-1; m[SP]=PC;
) PC=PC+1

Puntuación: -0,33

Elección única [T3.3]

Sea un formato de microinstrucción que incluye dos campos independientes de 9 bits cada uno. Si se rediseña de modo que se solapen los dos campos, ¿cuántos bits se ahorran en cada microinstrucción?

| Usuario | Profesores |    |   |
|---------|------------|----|---|
|         |            | a) | 9 |
| X       |            | b) | 1 |
|         |            | c) | 4 |
|         | •          | d) | 8 |

8 Respecto a las unidades de control nanoprogramadas:

Elección única

Usu Profe ario sores

) memoria de nanoprograma es la misma que la de memoria de microprograma en

a La anchura de la

- microprograma en un diseño de la misma unidad de control que no usara nanoprogramación.
- b El diseño de las
- ) unidades de control nanoprogramadas debe ser vertical.
- X c Suponiendo una
  - ) memoria de microprograma con n microinstrucciones de w bits cada una, de las cuales 2^m son distintas, el ahorro en bits si se utiliza nanoprogramación es (n m + 2^m w) n w.
  - d La realización
  - nanoprogramada de una unidad de control es más rápida que la microprogramada.

¿Cuál de los siguientes grupos de señales son entradas a la unidad de control?

Us Prof uar esor io es

Χ

- a Las señales de
- ) carga/incremento/ desplazamiento de registros
- b Las señales de
- selección de entradas de multiplexores del datapath
- c Los bits del
  - ) registro de indicadores (flags)
  - d Los bits de las ) opciones b y c

Puntuación: -0,33

10 Elección única Un sistema no segmentado tarda 20 ns en procesar una tarea. La misma tarea puede ser procesada en un cauce (pipeline) de 4 segmentos con un ciclo de reloj de 5 ns. Cuando se procesan muchas tareas, la ganancia máxima de velocidad que se obtiene se aproxima a:

| Usuari | Profesore |    |          |
|--------|-----------|----|----------|
| 0      | S         |    |          |
|        |           | a) | 0,2<br>5 |
| X      |           | b) | 20       |
|        |           | c) | 5        |
|        | •         | d) | 4        |

[T3.3]

Un computador tiene una memoria de control de 640 palabras de 70 bits, de las que 280 son diferentes. ¿Qué ahorro en número de bits obtendríamos si usáramos nanoprogramación en lugar de microprogramación?

Usuario Profesores

a) 19440

b) 42280

c) 9840

Χ

d) ninguno de los anteriores resultados es exacto.

Puntuación: -0,33

2 Elección única Un computador tiene una memoria de control de 16 Kpalabras de 250 bits, de las que 447 son diferentes. ¿Cuántos bits ahorramos usando nanoprogramación en lugar de microprogramación?

| 1  | larrania  | Drofossos  |
|----|-----------|------------|
| ι. | Jsuario - | Profesores |

X a) 3928652

b) 259206

c) 287935

 d) ninguno de los resultados anteriores es exacto

3 [T1.1] Elección Son funciones de la unidad de control: única Usuari Profesore o s a) la codificación de las instrucciones máquina b) la lectura de memoria principal de la instrucción apuntada por el μΡΟ c) el secuenciamiento de las instrucciones máquina Χ d) todas las respuestas son ciertas Puntuación: -0,33 4 [T3.3] Elección Un procesador con una unidad de control microprogramada tiene una única memoria de control de 340 palabras de 16 bits, de las que 180 son diferentes. ¿Qué ahorro en número de bits obtendríamos si usáramos nanoprogramación? Usuario **Profesores** a) 19440 bits 2560 bits b)

c)

d)

Puntuación: 1,00

5260 bits

No se produce ahorro

Para conectar las salidas de dos registros hacia un bus común en el Elección datapath... única Usuar Profeso io res a se puede usar un demultiplexor. b se puede realizar una conexión directa. c se pueden usar dos buffers triestado. d no se puede usar un multiplexor. Puntuación: 1,00 6 [T3.3] Elección Sea un formato de microinstrucción que incluye dos campos independientes de 8 bits cada uno. Si se rediseña de modo que se solapen los dos campos, única ¿cuántos bits se ahorran en cada microinstrucción? Usuario **Profesores** a) 7 b) 1 9 c) Χ d) 8

7 El con

El control residual se utiliza para:

Elección única

Usu Profes ario ores

- a reducir el tiempo de
- ) ejecución de las instrucciones máquina
- b eliminar los bits
- ) residuales de la ejecución de las microinstrucciones
- c reducir el tamaño de la
  - ) memoria de control
- X d ninguna de las
  - ) anteriores es cierta

Puntuación: -0,33

8 Elección única Una unidad de control microprogramada con direccionamiento explícito con dos direcciones por microinstrucción, tiene una memoria de control con 35 bits de longitud de palabra. Si las microinstrucciones emplean 15 bits en total para los campos de control y de tipo y condición de salto, el número máximo de palabras de la memoria de control de esta unidad de control microprogramada es de:

Usuario Profesores

- a) 2<sup>2</sup>0
- b) 2<sup>1</sup>0
- X c) 20
  - d) 10

Puntuación: -0,33

032+++

9 [T3.3]

Elección única Un computador tiene una memoria de control de 16 Kpalabras de 250 bits, de las que 447 son diferentes. ¿Cuántos bits ahorramos usando nanoprogramación en lugar de microprogramación?

```
Us
     Prof
uar
    esor
io
     es
Χ
            a 3928652
            b 259206
            )
            c 287935
            )
            d ninguno de los
            ) resultados
              anteriores es
              exacto
```

Puntuación: -0,33

10 [T3.1]

Elección única La conexión de las salidas de tres registros hacia un bus común en el camino de datos puede realizarse usando...

Us Profua esorrio es

) triestado

a dos buffers

b tres conexiones) directas al bus común

c tres

) demultiplexores

d dos ) multiplexores de 2 a 1

| 1<br>Elección<br>única | En la captación de un ope<br>Usuario Profesores | erand | o que reside en memoria:                                                                                                          |
|------------------------|-------------------------------------------------|-------|-----------------------------------------------------------------------------------------------------------------------------------|
| 3.7.5                  |                                                 | a)    | en MBR indicamos la dirección donde<br>está y en IR lo recogemos                                                                  |
|                        | X                                               | b)    | en MBR indicamos la dirección donde<br>está y en MAR lo recogemos                                                                 |
|                        | •                                               | c)    | en MAR indicamos la dirección donde<br>está y en MBR lo recogemos                                                                 |
|                        |                                                 | d)    | en MAR indicamos la dirección donde<br>está y en IR lo recogemos                                                                  |
|                        | Puntuación: -0,33                               |       |                                                                                                                                   |
| 2<br>Elección<br>única | las que 280 son diferente                       | s. ¿Q | noria de control de 640 palabras de 70 bits, de<br>qué ahorro en número de bits obtendríamos si<br>en lugar de microprogramación? |
|                        | Usuario Profesores                              |       |                                                                                                                                   |

c) 9840

✓ • a) 19440b) 42280

d) ninguno de los anteriores resultados es exacto.

3

[T3.3]

Elección única Un procesador con una unidad de control microprogramada tiene una memoria de control de 340 palabras de 16 bits, de las que 180 son diferentes. ¿Qué ahorro en número de bits obtendríamos si usáramos nanoprogramación?

Usuario Profesores

- a) 19440 bits
- b) 5260 bits
- c) No se produce ahorro
  - d) 2560 bits

Puntuación: 1,00

4 Elección única ¿En qué registro está contenido el último dato (o instrucción) leído de memoria, o el dato que se va a escribir en memoria?

d)

Usuario Profesores

• a) MBR.

b) MAR.

X c) Acumulador.

Puntuación: -0,33

5 Elección única Una unidad de control microprogramada con direccionamiento explícito con dos direcciones por microinstrucción, tiene una memoria de control con 35 bits de longitud de palabra. Si las microinstrucciones emplean 15 bits en total para los campos de control y de tipo y condición de salto, el número máximo de palabras de la memoria de control de esta unidad de control microprogramada es de:

PC.

| Usuario | Profesores |    |      |
|---------|------------|----|------|
|         |            | a) | 20   |
|         |            | b) | 10   |
| ✓       | •          | c) | 2^10 |
|         |            | d) | 2^20 |

Un procesador con una unidad de control microprogramada tiene una memoria de control de 340 palabras de 16 bits, de las que 180 son diferentes. ¿Qué ahorro en número de bits obtendríamos si usáramos nanoprogramación?



Puntuación: 1,00

7 Elección En una arquitectura RISC típica:

Elección única Usu Profes

ario ores

- a la programación
- ) resulta mucho más simple que en una arquitectura CISC.
- b la UC es más compleja
- ) que en una arquitectura CISC.
- c no puede usarse
- ) segmentación.

•

- d se usan muchas
- instrucciones de las disponibles en el conjunto de instrucciones.

Elección camino de datos puede realizarse usando... única Usu Profe ario sores a tres demultiplexores b dos multiplexores de 2 a 1 c tres conexiones ) directas al bus común d dos buffers triestado Puntuación: 1,00 9 [T3.3] Elección ¿Cómo actúa el indicador N del registro de indicadores de estado? única Us Prof uar esor io es a Se pone a 1 ) cuando el resultado es positivo. b Se pone a 0 ) cuando el resultado es negativo. c Se pone a 1 ) cuando el resultado es negativo. Χ d Se pone a 1 ) cuando el resultado de una operación es 0. Puntuación: -0,33

La conexión de las salidas de tres registros hacia un bus común en el

8

## 10 Elección

única

[T3.3]

Un computador tiene una memoria de control de 640 palabras de 70 bits, de las que 280 son diferentes. ¿Qué ahorro en número de bits obtendríamos si usáramos nanoprogramación en lugar de microprogramación?

```
Us Prof
ua esor
rio es

✓ • a 19440
)

b 42280
)

c 9840
)

d ninguno de los
) anteriores
resultados es
exacto.
```

Puntuación: 1,00

#### 1 Elección única

Un computador tiene una memoria de control de 640 palabras de 70 bits, de las que 280 son diferentes. ¿Qué ahorro en número de bits obtendríamos si usáramos nanoprogramación en lugar de microprogramación?

### Usuario Profesores

√ • a) 19440

b) 42280

c) 9840

d) ninguno de los anteriores resultados es exacto.

2 [T3.3] Elección Sea un formato de microinstrucción que incluye dos campos independientes de 8 bits cada uno. Si se rediseña de modo que se solapen los dos campos, única ¿cuántos bits se ahorran en cada microinstrucción? Usuario **Profesores** 8 a) 9 b)  $\checkmark$ 7 c)

Puntuación: 1,00

Puntuación: 1,00

3 Elección única Sea un formato de microinstrucción que incluye dos campos independientes de 9 bits cada uno. Si se rediseña de modo que se solapen los dos campos, ¿cuántos bits se ahorran en cada microinstrucción?

1

d)

| Usuario | Profesores |    |   |
|---------|------------|----|---|
|         |            | a) | 4 |
|         |            | b) | 1 |
|         |            | c) | 9 |
| ✓       | •          | d) | 8 |

4 Sobre la segmentación: Elección Usuari Profesor única

0 es

- La frecuencia de reloj viene
- impuesta por la etapa más
- Existen limitaciones al
  - rendimiento provocadas por las instrucciones de salto y por las dependencias de datos.

Χ Es una técnica para comenzar

- simultáneamente la ejecución ) de varias instrucciones con el fin de reducir el tiempo de ejecución.
- Un procesador superescalar
- no puede estar segmentado.

Puntuación: -0,33

5 Elección única

¿Qué circuito suele utilizarse para traducir el código de operación de una instrucción máquina a dirección de comienzo en la memoria de control del microprograma correspondiente?

**Profesores** Usuario

Una memoria. a)

- Un registro. b)
- Un multiplexor. c)
- Un contador. d)

Un sistema no segmentado tarda 10 ns en procesar una tarea. La misma tarea puede ser procesada en un cauce (pipeline) de 5 segmentos con un ciclo de reloj de 4 ns. Cuando se procesan muchas tareas, la ganancia máxima de velocidad que se obtiene se acerca a:

|                        | máxim                           | máxima de velocidad que se obtiene se a |            |                                                      |                  |                  |  |  |  |
|------------------------|---------------------------------|-----------------------------------------|------------|------------------------------------------------------|------------------|------------------|--|--|--|
|                        | Usuario                         |                                         | Profesores |                                                      |                  |                  |  |  |  |
|                        |                                 |                                         |            |                                                      | a)               | 4                |  |  |  |
|                        |                                 |                                         |            |                                                      | b)               | 5                |  |  |  |
|                        |                                 |                                         |            |                                                      | c)               | 50               |  |  |  |
|                        | ✓                               |                                         | •          |                                                      | d)               | 2,5              |  |  |  |
|                        | Puntua                          | ación: 1                                | ,00        |                                                      |                  |                  |  |  |  |
| 7<br>Elección<br>única | [T1.1]<br>Son fu<br>Usu<br>ario | Profe                                   |            | a unidad d                                           | e contr          | <sup>-</sup> ol: |  |  |  |
|                        |                                 |                                         | a<br>)     | la codifica                                          |                  |                  |  |  |  |
|                        |                                 |                                         | b<br>)     | la lectura<br>principal d<br>instrucció<br>por el µP | de la<br>on apur |                  |  |  |  |
|                        | ✓                               | •                                       | c<br>)     | el secuer<br>las instru<br>máquina                   |                  |                  |  |  |  |
|                        |                                 |                                         | d<br>)     | todas las<br>son cierta                              | -                | estas            |  |  |  |

Sea un formato de microinstrucción que incluye dos campos independientes de 8 bits cada uno. Si se rediseña de modo que se solapen los dos campos, ¿cuántos bits se ahorran en cada microinstrucción?

1

Usuario Profesores

- a)
- b) 8
- c) 7
  - d) 9

Puntuación: 1,00

9 Elección única [T3.3]

 $\checkmark$ 

Respecto a las unidades de control nanoprogramadas:

Us Prof uar esor io es

- a El diseño de las
- ) unidades de control nanoprogramadas debe ser vertical.
- b La realización
- nanoprogramada de una unidad de control es más rápida que la microprogramada.
- c Suponiendo una
- ) memoria de microprograma con n microinstrucciones de w bits cada una, de las cuales 2^m son distintas, el ahorro en bits si se utiliza nanoprogramació n es (n m + 2^m w) n w.

d La anchura de la
 ) memoria de
 nanoprograma es
 la misma que la
 de memoria de
 microprograma en
 un diseño de la
 misma unidad de
 control que no
 usara
 nanoprogramació
 n.

Puntuación: 1,00

10 Un diseño vertical de una unidad de control...

Elección única

Us Prof ua esor rio es

- a siempre supone
- ) un ahorro considerable de bits respecto a uno horizontal
- √ b en general es
  - ) más lento que uno horizontal
  - c siempre es más
  - ) rápido que uno horizontal
  - d en general
  - ) desperdicia bits respecto a uno horizontal

| 1                      | Son funciones de la unidad de control: |                              |        |                                                                               |  |
|------------------------|----------------------------------------|------------------------------|--------|-------------------------------------------------------------------------------|--|
| Elección<br>única      | Usuario                                | Profesores                   |        |                                                                               |  |
|                        |                                        |                              | a)     | la codificación de las instrucciones máquina                                  |  |
|                        |                                        |                              | b)     | la lectura de memoria principal de la instrucción apuntada por el μPC         |  |
|                        | <b>√</b>                               | •                            | c)     | el secuenciamiento de las instrucciones máquina                               |  |
|                        |                                        |                              | d)     | todas las respuestas son ciertas                                              |  |
| Puntuación: 1,00       |                                        |                              |        |                                                                               |  |
| 2<br>Elección<br>única | Un diseño<br>Usuario                   | vertical de ur<br>Profesores | na uni | idad de control                                                               |  |
|                        |                                        |                              | a)     | en general desperdicia bits respecto a uno horizontal                         |  |
|                        | <b>√</b>                               | •                            | b)     | en general es más lento que uno<br>horizontal                                 |  |
|                        |                                        |                              | c)     | siempre es más rápido que uno<br>horizontal                                   |  |
|                        |                                        |                              | d)     | siempre supone un ahorro<br>considerable de bits respecto a uno<br>horizontal |  |
|                        | Puntuaciór                             | n: 1,00                      |        |                                                                               |  |

| 3<br>Elección<br>única | Las instru<br>Usuari<br>o             | icciones de<br>Profesore<br>s | salto  | o                                                                                   |  |  |
|------------------------|---------------------------------------|-------------------------------|--------|-------------------------------------------------------------------------------------|--|--|
|                        |                                       |                               | a)     | son uno de los tipos de instrucciones máquina con menor frecuencia dinámica de uso. |  |  |
|                        | ✓                                     | •                             | b)     | complican el diseño eficiente de los procesadores segmentados.                      |  |  |
|                        |                                       |                               | c)     | siempre utilizan direccionamiento absoluto.                                         |  |  |
|                        |                                       |                               | d)     | Todas las afirmaciones anteriores son ciertas.                                      |  |  |
|                        | Puntuacio                             | ón: 1,00                      |        |                                                                                     |  |  |
| 4                      | Los riesgos de datos consisten en que |                               |        |                                                                                     |  |  |
| Elección<br>única      | Usuari<br>o                           | Profesor<br>es                |        |                                                                                     |  |  |
|                        |                                       |                               | a<br>) | dos instrucciones acceden a la vez al mismo dato                                    |  |  |
|                        |                                       | •                             | b<br>) | una instrucción necesita un<br>dato calculado por otra<br>anterior                  |  |  |
|                        |                                       |                               | c<br>) | dos instrucciones necesitan<br>leer el mismo dato                                   |  |  |
|                        | X                                     |                               | d<br>) | todas las respuestas<br>anteriores son correctas                                    |  |  |

5 Sea un formato de microinstrucción que incluye dos campos independientes de 8 bits cada uno. Si se rediseña de modo que se solapen única los dos campos, ¿cuántos bits se ahorran en cada microinstrucción?

Usuario Profesores

√

•

a) 7

b) 8

Puntuación: 1,00

6 Elección única [T3.3]

Sea un formato de microinstrucción que incluye dos campos independientes de 9 bits cada uno. Si se rediseña de modo que se solapen los dos campos, ¿cuántos bits se ahorran en cada microinstrucción?

1

9

c)

d)

| Usuario | Profesores |    |   |
|---------|------------|----|---|
| ✓       | •          | a) | 8 |
|         |            | b) | 4 |
|         |            | c) | 9 |
|         |            | d) | 1 |

Puntuación: 1,00

7 Elección única [T3.3]

¿Cómo actúa el indicador N del registro de indicadores de estado?

Usu Profes ario ores

a Se pone a 1 cuando elresultado es negativo.

b Se pone a 1 cuando el

) resultado de una operación es 0.

c Se pone a 0 cuando el

) resultado es negativo.

d Se pone a 1 cuando el

) resultado es positivo.

Puntuación: 1,00

### 8 Elección única

¿Cuál de las siguientes características es típica de la microprogramación

horizontal?

Usu Profe ario sores

- a Muchos campos
- ) solapados.
- Χ
- b Escasa capacidad
- para expresar paralelismo entre microoperaciones.
- c Microinstrucciones
- ) cortas.
- d Ninguna o escasa) codificación.

Puntuación: -0,33

## 9

En cuanto al control microprogramado:

Elección única

Us Prof uar esor io es

- a se usa en CISC
  - ) para facilitar el diseño de la UC tan compleja.
  - b se guardan en
     ) una ROM las instrucciones máquina del conjunto de instrucciones.
  - c la lentitud en la
  - ) ejecución de las instrucciones máquina la impone directamente la tecnología hardware usada.

d la UC se

) construye con puertas lógicas, biestables, etc.

Puntuación: 1,00

10 [T3.2]

Elección única ¿Cuál de los siguientes grupos de señales son entradas a la unidad de control?

Us Prof ua esor rio es

- a Las señales de
- ) carga/increment o/desplazamient o de registros
- b Las señales de
- ) selección de entradas de multiplexores del datapath
- ✓ c Los bits del
  - ) registro de indicadores (flags)
  - d Los bits de las
  - ) opciones by c

1 [T3.3] Elección Sea un formato de microinstrucción que incluye dos campos independientes de 9 bits cada uno. Si se rediseña de modo que se solapen los dos campos, única ¿cuántos bits se ahorran en cada microinstrucción? Usuario **Profesores** 1 a) b) 4 9 c)  $\checkmark$ d) 8 Puntuación: 1,00 2 En la ejecución de una instrucción... Elección Usuario Profesores única a) siempre se altera el registro de estado  $\checkmark$ b) la ALU realiza las operaciones aritméticas y lógicas el registro de instrucción se va c) incrementando para apuntar a la siguiente instrucción la UC activa las señales de control d) que envía por el bus de direcciones

[T3.3]

Respecto a las unidades de control nanoprogramadas:

Usuari Profesore o s

- a) La realización nanoprogramada de una unidad de control es más rápida que la microprogramada.
- b) La anchura de la memoria de nanoprograma es la misma que la de memoria de microprograma en un diseño de la misma unidad de control que no usara nanoprogramación.
  - El diseño de las unidades de control nanoprogramadas debe ser vertical.
  - d) Suponiendo una memoria de microprograma con n microinstrucciones de w bits cada una, de las cuales 2<sup>n</sup> son distintas, el ahorro en bits si se utiliza nanoprogramación es (n m + 2<sup>n</sup> w) n w.

Puntuación: 1,00

#### 4 Elección única

Sea un formato de microinstrucción que incluye dos campos independientes de 10 bits cada uno. Si se rediseña de modo que se solapen los dos campos, ¿cuántos bits se ahorran en cada microinstrucción?

| Usuario | Profesores |    |    |
|---------|------------|----|----|
|         |            | a) | 13 |
| ✓       | •          | b) | 9  |
|         |            | c) | 14 |
|         |            | d) | 10 |

Un sistema no segmentado tarda 200 ns en procesar una tarea. La misma tarea puede ser procesada en un cauce segmentado de 20 etapas con un ciclo de reloj de 12 ns. Cuando se procesan muchas tareas, la máxima ganancia de velocidad que podría obtenerse se acerca a:

|                   | Usuario                                |                | Profesores |                                     |       |             |
|-------------------|----------------------------------------|----------------|------------|-------------------------------------|-------|-------------|
|                   |                                        |                |            |                                     | a)    | 20          |
|                   |                                        |                |            |                                     | b)    | 1,2         |
|                   | ✓                                      | •              |            |                                     | c)    | 16,67       |
|                   |                                        |                |            |                                     | d)    | 1,667       |
|                   | Puntua                                 | ción: 1,00     | )          |                                     |       |             |
| 6                 | Son funciones de la unidad de control: |                |            |                                     |       |             |
| Elección<br>única | Usua<br>rio                            | Profes<br>ores |            |                                     |       |             |
|                   |                                        |                | a<br>)     | la codific<br>instruccio            |       |             |
|                   |                                        |                | b<br>)     | la lectura<br>principal<br>apuntada | de la | instrucción |
|                   | ✓                                      | •              | c<br>)     | el secuer<br>las instru<br>máquina  |       |             |
|                   |                                        |                | d<br>)     | todas las<br>ciertas                | respu | uestas son  |
|                   | Puntua                                 | ción: 1,00     | )          |                                     |       |             |

Un computador tiene una memoria de control de 16 Kpalabras de 250 bits, de las que 447 son diferentes. ¿Cuántos bits ahorramos usando nanoprogramación en lugar de microprogramación?

```
Usu Profes
ario ores

a 3928652
)

b 259206
)

c 287935
)

✓ • d ninguno de los
) resultados anteriores es exacto
```

Puntuación: 1,00

8 Elección única Un Pentium 4 a 3,2 GHz dispone de 7 unidades de ejecución en paralelo, con 20 etapas de segmentación, y es capaz de emitir (comenzar a ejecutar) 3 instrucciones en cada ciclo de reloj. ¿Qué velocidad aproximada de ejecución de instrucciones será capaz de alcanzar (MIPS = millones de instrucciones por segundo)?

| Usuari | Profesore |    |               |
|--------|-----------|----|---------------|
| 0      | S         |    |               |
|        |           | a) | 1000 MIPS     |
|        | •         | b) | 9000 MIPS     |
| X      |           | c) | 21000<br>MIPS |
|        |           | d) | 150 MIPS      |

# 9

[T3.3]

Elección única Un computador usa el formato vertical de codificación de instrucciones para parte de las señales de control y el formato horizontal para k señales de control. El formato vertical posee n campos codificados de m bits cada uno. ¿Cuál es el máximo número de señales de control que pueden usarse en este computador?

```
Usu Profe ario sores

a k + n•2^m
)

b k + n^m
)

√ • c k + n•(2^m - 1)
)

d Ninguno de los
) anteriores
```

Puntuación: 1,00

10 Elección En la captación de la instrucción:

Elección
Us Prof
única
ua esor
rio es

- a en MAR
  - ) indicamos la dirección donde está la instrucción y en MBR recogemos la instrucción.

b en MBR

) indicamos la dirección donde está la instrucción y en la ALU recogemos la instrucción.

- c en MAR
- ) indicamos la dirección donde está la instrucción y en la ALU recogemos la instrucción.
- X d en MBR
  - ) indicamos la dirección donde está la instrucción y en MAR recogemos la instrucción.

Puntuación: -0,33

# Elección única

Un procesador con una unidad de control microprogramada tiene una memoria de control de 340 palabras de 16 bits, de las que 180 son diferentes. ¿Qué ahorro en número de bits obtendríamos si usáramos nanoprogramación?

| Usuario | Profesores |    |                      |
|---------|------------|----|----------------------|
| ✓       | •          | a) | No se produce ahorro |
|         |            | b) | 5260 bits            |
|         |            | c) | 19440 bits           |
|         |            | d) | 2560 bits            |
|         |            |    |                      |

Puntuación: 1,00

## Elección Usu única

2

Una posible codificación en microinstrucciones de la instrucción CALL X es:

| Usuario | Profesores |
|---------|------------|
|         |            |

✓ a) SP=SP-1; m[SP]=PC; PC=X

b) SP=SP-1; m[SP]=PC; PC=PC+1

c) SP=PC-1; m[SP]=PC; PC=X

d) PC=X; SP=SP-1; m[SP]=PC

| 3<br>Elección<br>única | Los riesgo<br>Usuari<br>o                                                                                                | os de datos d<br>Profesore<br>s | consi | isten en q            | ue                                             |
|------------------------|--------------------------------------------------------------------------------------------------------------------------|---------------------------------|-------|-----------------------|------------------------------------------------|
|                        |                                                                                                                          |                                 | a)    |                       | ucciones acceden a la<br>ismo dato             |
|                        | ✓                                                                                                                        | •                               | b)    |                       | ucción necesita un dato<br>o por otra anterior |
|                        |                                                                                                                          |                                 | c)    | dos instr<br>el mismo | ucciones necesitan leer<br>o dato              |
|                        |                                                                                                                          |                                 | d)    | todas las             | respuestas anteriores<br>ectas                 |
|                        | Puntuació                                                                                                                | ón: 1,00                        |       |                       |                                                |
| 4<br>Elección          | ¿En qué registro está contenido el último dato (o instrucción) leído memoria, o el dato que se va a escribir en memoria? |                                 |       |                       |                                                |
| única                  | Usuario                                                                                                                  | Profeso                         | res   |                       |                                                |
|                        |                                                                                                                          |                                 |       | a)                    | MAR.                                           |
|                        | ✓                                                                                                                        | •                               |       | b)                    | MBR.                                           |
|                        |                                                                                                                          |                                 |       | c)                    | PC.                                            |
|                        |                                                                                                                          |                                 |       | d)                    | Acumulador.                                    |
|                        | Puntuación: 1,00                                                                                                         |                                 |       |                       |                                                |

5 Elección

única

[T3.3]

Respecto a las unidades de control nanoprogramadas:

Usuar Profeso io res

- a Suponiendo una memoria
- ) de microprograma con n microinstrucciones de w bits cada una, de las cuales 2^m son distintas, el ahorro en bits si se utiliza nanoprogramación es (n • m + 2^m • w) - n • w.

•

- b La anchura de la memoria
- de nanoprograma es la misma que la de memoria de microprograma en un diseño de la misma unidad de control que no usara nanoprogramación.
- c El diseño de las unidades
- ) de control nanoprogramadas debe ser vertical.
- d La realización
- nanoprogramada de una unidad de control es más rápida que la microprogramada.

| 6<br>Elección<br>única | [T3.3]<br>¿Cómo actúa el indicador N del registro de indicadores de estado?<br>Usua Profes<br>rio ores |           |                                                                                                                                                        |  |
|------------------------|--------------------------------------------------------------------------------------------------------|-----------|--------------------------------------------------------------------------------------------------------------------------------------------------------|--|
|                        |                                                                                                        | a<br>)    | '                                                                                                                                                      |  |
|                        |                                                                                                        | b<br>)    |                                                                                                                                                        |  |
|                        |                                                                                                        | c<br>)    |                                                                                                                                                        |  |
|                        | ✓ •                                                                                                    | d<br>)    | ·                                                                                                                                                      |  |
|                        | Puntuación                                                                                             | : 1,00    |                                                                                                                                                        |  |
| 7<br>Elección<br>única | independie                                                                                             | ntes de 9 | microinstrucción que incluye dos campos<br>9 bits cada uno. Si se rediseña de modo que se solapen<br>cuántos bits se ahorran en cada microinstrucción? |  |
|                        | Usuario                                                                                                |           | esores                                                                                                                                                 |  |
|                        |                                                                                                        |           | a) 9                                                                                                                                                   |  |
|                        | <b>√</b>                                                                                               | •         | b) 8                                                                                                                                                   |  |
|                        |                                                                                                        |           | c) 1                                                                                                                                                   |  |
|                        |                                                                                                        |           | d) 4                                                                                                                                                   |  |
|                        | Puntuación                                                                                             | : 1,00    |                                                                                                                                                        |  |
| 8<br>Elección<br>única | La micropro<br>Usu Pro<br>ario sore                                                                    | fe        | ión vertical se caracteriza por tener:                                                                                                                 |  |
|                        |                                                                                                        | ) so      | escaso o ningún<br>olapamiento entre<br>eampos                                                                                                         |  |
|                        | •                                                                                                      | b m<br>)  | nucha codificación                                                                                                                                     |  |

X c capacidad para

) expresar un alto grado de paralelismo en las microoperaciones a ejecutar

d microinstrucciones

) largas

Puntuación: -0,33

9 Respecto a las unidades de control nanoprogramadas:

Elección única

Us Prof uar esor io es

a El diseño de las

 unidades de control nanoprogramadas debe ser vertical.

b Suponiendo una

memoria de
microprograma
con n
microinstrucciones
de w bits cada
una, de las cuales
2^m son distintas,
el ahorro en bits si
se utiliza
nanoprogramació
n es (n • m + 2^m
• w) - n • w.

c La realización

) nanoprogramada de una unidad de control es más rápida que la microprogramada. d La anchura de la
 ) memoria de
 nanoprograma es
 la misma que la
 de memoria de
 microprograma en
 un diseño de la
 misma unidad de
 control que no
 usara
 nanoprogramació
 n.

Puntuación: 1,00

10 Elección única [T3.3]

El control residual se utiliza para:

Us Prof ua esor rio es

- a reducir el
- ) tiempo de ejecución de las instrucciones máquina
- b eliminar los bits
- ) residuales de la ejecución de las microinstruccion es
- c reducir el
  - ) tamaño de la memoria de control
  - d ninguna de las
    ) anteriores es
    cierta



| 4                 | Son funciones de la unidad de control: |                |        |                                                                                  |  |  |
|-------------------|----------------------------------------|----------------|--------|----------------------------------------------------------------------------------|--|--|
| Elección<br>única | Usuari<br>o                            | Profesor<br>es |        |                                                                                  |  |  |
|                   |                                        |                | a<br>) | la codificación de las instrucciones máquina                                     |  |  |
|                   |                                        |                | b<br>) | la lectura de memoria principal<br>de la instrucción apuntada por<br>el μPC      |  |  |
|                   | ✓                                      | •              | c<br>) | el secuenciamiento de las instrucciones máquina                                  |  |  |
|                   |                                        |                | d<br>) | todas las respuestas son ciertas                                                 |  |  |
| Puntuación: 1,00  |                                        |                |        |                                                                                  |  |  |
| 5                 | En una arquitectura RISC típica:       |                |        |                                                                                  |  |  |
| Elección<br>única | Usuar<br>io                            | Profeso<br>res |        |                                                                                  |  |  |
|                   |                                        |                | a<br>) | no puede usarse<br>segmentación.                                                 |  |  |
|                   | <b>√</b>                               | •              | b<br>) | se usan muchas instrucciones de las disponibles en el conjunto de instrucciones. |  |  |
|                   |                                        |                | )<br>) | la programación resulta<br>mucho más simple que en<br>una arquitectura CISC.     |  |  |
|                   |                                        |                | d<br>) | la UC es más compleja que en una arquitectura CISC.                              |  |  |
|                   | Puntuaci                               | ón: 1,00       |        |                                                                                  |  |  |

La conexión de las salidas de tres registros hacia un bus común en el camino de datos puede realizarse usando...

| Usua<br>rio | Profes<br>ores |        |                                       |
|-------------|----------------|--------|---------------------------------------|
| ✓           | •              | a<br>) | dos multiplexores de 2 a<br>1         |
|             |                | b<br>) | tres demultiplexores                  |
|             |                | )<br>C | tres conexiones directas al bus común |
|             |                | d<br>) | dos buffers triestado                 |

Puntuación: 1,00

### r Elección única

Suponga que la micropalabra de una máquina microprogramada tiene 8 bits de ancho y se usan 16 micropalabras diferentes en un microprograma de 256 micropalabras. Si se usa nanoprogramación...

Usu Profes ario ores

Χ

- a no se ahorran bits pero
- ) el funcionamiento es más rápido.
- b se ahorran bits pero el
  - ) funcionamiento es más lento.
  - c no se ahorran bits y
  - ) además el funcionamiento es más lento.
  - d se ahorran bits y el
  - ) funcionamiento es más rápido.

¿En qué pareja de registros están el dato/instrucción que se leerá o escribirá en memoria, y la dirección de memoria?

Usua Profes
rio ores

a IR y
) ACUMULADOR
b MAR y
) ACUMULADOR

✓ • c MBR y MAR
)

d MBR y PC
)

Puntuación: 1,00

9 Elección única Un Pentium 4 a 3,2 GHz dispone de 7 unidades de ejecución en paralelo, con 20 etapas de segmentación, y es capaz de emitir (comenzar a ejecutar) 3 instrucciones en cada ciclo de reloj. ¿Qué velocidad aproximada de ejecución de instrucciones será capaz de alcanzar (MIPS = millones de instrucciones por segundo)?

| Usuari | Profesor |        |               |
|--------|----------|--------|---------------|
| 0      | es       |        |               |
|        |          | a<br>) | 150 MIPS      |
|        |          | b<br>) | 1000<br>MIPS  |
|        |          | c<br>) | 21000<br>MIPS |
| ✓      | •        | d<br>) | 9000<br>MIPS  |

Un sistema no segmentado tarda 200 ns en procesar una tarea. La misma tarea puede ser procesada en un cauce segmentado de 20 etapas con un ciclo de reloj de 12 ns. Cuando se procesan muchas tareas, la máxima ganancia de velocidad que podría obtenerse se acerca a:



Puntuación: 1,00

1 Elección única [T3.3]

¿Cómo actúa el indicador N del registro de indicadores de estado?

Usuario Profesores

✓

- a) Se pone a 1 cuando el resultado es negativo.
- b) Se pone a 1 cuando el resultado es positivo.
- c) Se pone a 1 cuando el resultado de una operación es 0.
- d) Se pone a 0 cuando el resultado es negativo.

Un procesador con una unidad de control microprogramada tiene una memoria de control de 340 palabras de 16 bits, de las que 180 son diferentes. ¿Qué ahorro en número de bits obtendríamos si usáramos nanoprogramación?

Usuario Profesores

- a) 2560 bits
- b) 19440 bits
- c) 5260 bits

✓ d) No se produce ahorro

Puntuación: 1,00

3 Elección única Una CPU con bus de direcciones de 16 bits y bus de datos de 8 bits tiene un registro de 8 bits conectado al bus de datos y a la unidad de control. Puede tratarse del registro

| Usuario | Profesores |    |                      |
|---------|------------|----|----------------------|
| X       |            | a) | Contador de programa |
|         | •          | b) | De instrucción       |
|         |            | c) | Puntero de pila      |
|         |            | d) | De direcciones       |

Puntuación: -0,33

4 Las instrucciones de salto...

Elección única

Usuari Profesor o es

- a son uno de los tipos de
- ) instrucciones máquina con menor frecuencia dinámica de uso.

b complican el diseño eficiente

- ) de los procesadores segmentados.
- c siempre utilizan
- ) direccionamiento absoluto.

- d Todas las afirmaciones
- ) anteriores son ciertas.

Puntuación: 1,00

5 [T3.3]

Elección única Sea un formato de microinstrucción que incluye dos campos independientes de 9 bits cada uno. Si se rediseña de modo que se solapen los dos campos, ¿cuántos bits se ahorran en cada microinstrucción?

Usuario Profesores

- a) 9
- b) 1
- c) 4
- d) 8

Puntuación: 0,00

6 Una posible codificación en microinstrucciones de la instrucción CALL X es:

Elección única

Usua Profes rio ores

a SP=SP-1; m[SP]=PC;
 b SP=SP-1; m[SP]=PC;
 c PC=PC+1
 c PC=X; SP=SP-1;
 m[SP]=PC
 d SP=PC-1; m[SP]=PC;
 PC=X

¿En qué pareja de registros están el dato/instrucción que se leerá o escribirá en memoria, y la dirección de memoria?

Usuar Profesor
io es

a MBR y PC
)

b MBR y MAR
)

c IR y
) ACUMULADOR

d MAR y
) ACUMULADOR

Puntuación: 1,00

8 Elección única En cuanto al control microprogramado:

Usu Profe ario sores

- a se guardan en una
   ) ROM las

   instrucciones
   máquina del
   conjunto de
   instrucciones.
- b la UC se construye
   ) con puertas lógicas, biestables, etc.
- c la lentitud en la
   ) ejecución de las instrucciones máquina la impone directamente la tecnología hardware usada.
- ✓ d se usa en CISC
   ) para facilitar el diseño de la UC tan compleja.

Sea un formato de microinstrucción que incluye dos campos independientes de 9 bits cada uno. Si se rediseña de modo que se solapen los dos campos, ¿cuántos bits se ahorran en cada microinstrucción?

Usuario Profesores

- a) 9
- b) 1
- c) 4

•

d) 8

Puntuación: 1,00

10 Elección única Respecto a las unidades de control nanoprogramadas:

Us Prof ua esor rio es

✓ • a La anchura de

- ) la memoria de nanoprograma es la misma que la de memoria de microprograma en un diseño de la misma unidad de control que no usara nanoprogramaci ón.
- b La realización
   ) nanoprogramad a de una unidad de control es más rápida que la microprogramad a.

- c Suponiendo una
- ) memoria de microprograma con n microinstruccion es de w bits cada una, de las cuales 2<sup>n</sup> son distintas, el ahorro en bits si se utiliza nanoprogramaci ón es (n m + 2<sup>n</sup> w) n w.
- d El diseño de las
  ) unidades de
  control
  nanoprogramad
  as debe ser
  vertical.

Puntuación: 1,00

Puntuación: -0,33

## 1 Elección única

[T3.3]

Un procesador con una unidad de control microprogramada tiene una memoria de control de 256 palabras de 16 bits, de las que 128 son diferentes. ¿Qué ahorro en número de bits obtendríamos si usáramos nanoprogramación?

| Usuario | Profesores |    |                      |
|---------|------------|----|----------------------|
| X       |            | a) | No se produce ahorro |
|         | •          | b) | 256 bits             |
|         |            | c) | 3840 bits            |
|         |            | d) | 4096 bits            |

| 2<br>Elección | [T1.1]<br>Son funciones de la unidad de control: |                |          |                                                                           |  |
|---------------|--------------------------------------------------|----------------|----------|---------------------------------------------------------------------------|--|
| única         | Usuari<br>o                                      | Profesore<br>s | •        |                                                                           |  |
|               |                                                  |                | a)       | la codificación de las instrucciones<br>máquina                           |  |
|               |                                                  |                | b)       | la lectura de memoria principal de la instrucción apuntada por el μPC     |  |
|               | ✓                                                | •              | c)       | el secuenciamiento de las instrucciones<br>máquina                        |  |
|               | Duntuosi                                         | án: 1 00       | d)       | todas las respuestas son ciertas                                          |  |
|               | Puntuación: 1,00                                 |                |          |                                                                           |  |
| 3<br>Elección | El contro                                        | l residual s   | e utiliz | za para:                                                                  |  |
| única         | Usuari<br>o                                      | Profesor<br>es |          |                                                                           |  |
|               |                                                  |                |          | reducir el tiempo de ejecución de las<br>instrucciones máquina            |  |
|               |                                                  |                |          | eliminar los bits residuales de la<br>ejecución de las microinstrucciones |  |
|               |                                                  | •              | ,        | reducir el tamaño de la memoria de<br>control                             |  |
|               | X                                                |                | d 1      | ninguna de las anteriores es cierta                                       |  |
|               | Puntuaci                                         | ón: -0,33      |          |                                                                           |  |
| 4<br>Elección | =                                                |                |          | ciales con unidad de control microprogramada roprogramas                  |  |
| única         | Usuario                                          | Profesor       | es       |                                                                           |  |
|               |                                                  |                | â        | a) en una RAM.                                                            |  |
|               |                                                  |                | k        | o) en un banco de registros.                                              |  |
|               | <b>√</b>                                         | •              | C        | c) en una ROM.                                                            |  |
|               |                                                  |                | C        | d) en una PLA.                                                            |  |
|               | Puntuaci                                         | ón: 1,00       |          |                                                                           |  |

| 5                      | Las instrucciones de salto                                                                                                                                                     |
|------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Elección<br>única      | Usua Profes<br>rio ores                                                                                                                                                        |
|                        | <ul> <li>a son uno de los tipos de</li> <li>) instrucciones máquina con<br/>menor frecuencia dinámica de<br/>uso.</li> </ul>                                                   |
|                        | <ul> <li>b complican el diseño eficiente</li> <li>) de los procesadores<br/>segmentados.</li> </ul>                                                                            |
|                        | <ul><li>c siempre utilizan</li><li>) direccionamiento absoluto.</li></ul>                                                                                                      |
|                        | X d Todas las afirmaciones ) anteriores son ciertas.                                                                                                                           |
|                        | Puntuación: -0,33                                                                                                                                                              |
| 6                      | Los riesgos de datos consisten en que                                                                                                                                          |
| Elección<br>única      | Usu Profes<br>ario ores                                                                                                                                                        |
|                        | <ul><li>a dos instrucciones acceden</li><li>) a la vez al mismo dato</li></ul>                                                                                                 |
|                        | b una instrucción necesita un     dato calculado por otra     anterior                                                                                                         |
|                        | c dos instrucciones necesitan ) leer el mismo dato                                                                                                                             |
|                        | X d todas las respuestas ) anteriores son correctas                                                                                                                            |
|                        | Puntuación: -0,33                                                                                                                                                              |
| 7<br>Elección<br>única | Una CPU con bus de direcciones de 16 bits y bus de datos de 8 bits tiene un registro de 8 bits conectado al bus de datos y a la unidad de control. Puede tratarse del registro |
|                        | Usuar Profesor<br>io es                                                                                                                                                        |
|                        | a Puntero de pila<br>)                                                                                                                                                         |
|                        | √ • b De instrucción                                                                                                                                                           |

De direccionesContador deprograma

Puntuación: 1,00

# 8 [T3.3CtrlUp]

Elección única En una unidad de control microprogramada con formato de microinstrucciones vertical, un subcampo que deba especificar 16 señales de control codificadas de tal forma que pueda activarse sólo una o ninguna habrá de tener una anchura mínima de

#### Usuario Profesores

✓ a) 5 bitsb) 4 bits

c) 16 bits

d) 17 bits

Puntuación: 1,00

9 Elección única Un sistema no segmentado tarda 20 ns en procesar una tarea. La misma tarea puede ser procesada en un cauce (pipeline) de 4 segmentos con un ciclo de reloj de 5 ns. Cuando se procesan muchas tareas, la ganancia máxima de velocidad que se obtiene se aproxima a:

## Usuario Profesores

a) 20

b) 0,25

· c) (

d) 5

## 10 En la captación de la instrucción:

Elección única

U Pro su fes ar ore io s

### a en MAR

) indicamos la dirección donde está la instrucción y en la ALU recogemos la instrucción.

### √ • b en MAR

 indicamos la dirección donde está la instrucción y en MBR recogemos la instrucción.

#### c en MBR

 indicamos la dirección donde está la instrucción y en la ALU recogemos la instrucción.

### d en MBR

) indicamos la dirección donde está la instrucción y en MAR recogemos la instrucción.

En una unidad de control microprogramada con formato de microinstrucciones vertical, un subcampo que deba especificar 16 señales de control codificadas de tal forma que pueda activarse sólo una o ninguna habrá de tener una anchura mínima de

| Usuario      | Profesores |    |         |
|--------------|------------|----|---------|
| $\checkmark$ | •          | a) | 5 bits  |
|              |            | b) | 16 bits |
|              |            | c) | 4 bits  |
|              |            | d) | 17 bits |
| Puntuación   | : 1,00     |    |         |

Ρ

2 En cuanto al control microprogramado:

## Elección única

Usuari Profesore 0 s

Χ

- a) la UC se construye con puertas lógicas, biestables, etc.
- b) se guardan en una ROM zxxxxxxxxas instrucciones máquina del conjunto de instrucciones.
- c) se usa en CISC para facilitar el diseño de la UC tan compleja.
- d) la lentitud en la ejecución de las instrucciones máquina la impone directamente la tecnología hardware usada.

3 Una máquina superescalar es aquella que:

Elección
única Usuari Profesor
o es

- a basa su funcionamiento en la
- ) segmentación software como forma de incrementar el paralelismo.
- b las instrucciones tienen un campo
- ) por cada unidad funcional al realizarse varias operaciones por instrucción.
- c) emite simultáneamente múltiples instrucciones por ciclo de reloj, por ejemplo, una entera y otra de coma flotante.
  - d ninguna respuesta de las anteriores
  - ) es correcta.

Puntuación: 1,00

4 Elección única Un sistema no segmentado tarda 20 ns en procesar una tarea. La misma tarea puede ser procesada en un cauce (pipeline) de 4 segmentos con un ciclo de reloj de 5 ns. Cuando se procesan muchas tareas, la ganancia máxima de velocidad que se obtiene se acerca a:

| Usuario | Profesores |    |     |
|---------|------------|----|-----|
|         |            | a) | 2,5 |
|         |            | b) | 80  |
| ✓       | •          | c) | 4   |
|         |            | d) | 5   |

[T3.3CtrlUp] 5

Elección única

En una unidad de control microprogramada con formato de microinstrucciones vertical, un subcampo que deba especificar 16 señales de control codificadas de tal forma que pueda activarse sólo una o ninguna

|                        |                                |                                     | ener una anchura mínima de                          |                                              |         |                        |          |           |         |  |
|------------------------|--------------------------------|-------------------------------------|-----------------------------------------------------|----------------------------------------------|---------|------------------------|----------|-----------|---------|--|
|                        | Usuar                          | io Pi                               | ofes                                                | sores                                        |         |                        |          |           |         |  |
|                        |                                |                                     |                                                     | a)                                           | 17 bits |                        |          |           |         |  |
|                        | $\checkmark$                   | •                                   |                                                     |                                              | b)      | 5 bits                 |          |           |         |  |
|                        |                                |                                     |                                                     |                                              | c)      | 4 bits                 |          |           |         |  |
|                        |                                |                                     |                                                     |                                              | d)      | 16 bits                |          |           |         |  |
|                        | Puntuación: 1,00               |                                     |                                                     |                                              |         |                        |          |           |         |  |
| 6<br>Elección<br>única | [T3.3]<br>¿Cómo<br>Usu<br>ario | Cómo actúa el indicad<br>Jsu Profes |                                                     |                                              | del re  | egistro de i           | indicado | ores de e | estado? |  |
|                        | X                              |                                     | a<br>)                                              | Se pone a 1 cuando el resultado es positivo. |         |                        |          |           |         |  |
|                        |                                |                                     | b<br>)                                              | ' '                                          |         |                        |          |           |         |  |
|                        |                                |                                     | c Se pone a 0 cuando el<br>) resultado es negativo. |                                              |         |                        |          |           |         |  |
|                        |                                | •                                   | d<br>)                                              | -                                            |         | cuando el<br>negativo. |          |           |         |  |
|                        | Puntua                         | ción: -0,                           | 33                                                  |                                              |         |                        |          |           |         |  |

Una unidad de control microprogramada con direccionamiento explícito con dos direcciones por microinstrucción, tiene una memoria de control con 35 bits de longitud de palabra. Si las microinstrucciones emplean 15 bits en total para los campos de control y de tipo y condición de salto, el número máximo de palabras de la memoria de control de esta unidad de control microprogramada es de:

|                   | Usuario         |                    | Profesores |                                                       |        |       |
|-------------------|-----------------|--------------------|------------|-------------------------------------------------------|--------|-------|
|                   |                 |                    |            |                                                       | a)     | 2^20  |
|                   |                 |                    |            |                                                       | b)     | 10    |
|                   | X               |                    |            |                                                       | c)     | 20    |
|                   |                 |                    | •          |                                                       | d)     | 2^10  |
|                   | Puntu           | ıación:            | -0,3       | 33                                                    |        |       |
| 8                 | Los ri          | esgos              | de d       | latos consis                                          | ten er | n que |
| Elección<br>única | Us<br>uar<br>io | Prof<br>esor<br>es |            |                                                       |        |       |
|                   |                 |                    | a<br>)     | dos instruc<br>acceden a<br>mismo date                | la vez |       |
|                   | ✓               | •                  | b<br>)     | una instruc<br>necesita ui<br>calculado p<br>anterior | n dato |       |
|                   |                 |                    | c<br>)     | dos instruc<br>necesitan I<br>mismo date              | eer el |       |
|                   |                 |                    | d<br>)     | todas las re<br>anteriores<br>correctas               | -      | stas  |
| Puntuación: 1.00  |                 |                    |            |                                                       |        |       |

Para conectar las salidas de dos registros hacia un bus común en el Elección datapath... única Us Prof ua esor rio es a se puede usar un ) demultiplexor. b se pueden usar dos ) buffers triestado. c se puede realizar ) una conexión directa. Χ d no se puede usar ) un multiplexor. Puntuación: -0,33 10 [T3.3CtrlUp] Elección La microprogramación vertical se caracteriza por tener: única U Pro su fes ar ore io s a escaso o ningún ) solapamiento entre campos b microinstruccione ) s largas c mucha ) codificación Χ d capacidad para ) expresar un alto grado de paralelismo en las microoperaciones a ejecutar

1 La segmentación de cauce...
Elección
única Usuario Profesores
a)

- a) permite ejecutar varias instrucciones concurrentemente
- b) acelerar la ejecución de un programa
- c) provoca riesgos debido a datos
- d) todas las respuestas son ciertas

Puntuación: 1,00

2 En la captación de la instrucción:

Elección única

Usuari Profesore o s

- a) en MAR indicamos la dirección donde está la instrucción y en la ALU recogemos la instrucción.
- b) en MAR indicamos la dirección donde está la instrucción y en MBR recogemos la instrucción.
  - en MBR indicamos la dirección donde está la instrucción y en MAR recogemos la instrucción.
  - d) en MBR indicamos la dirección donde está la instrucción y en la ALU recogemos la instrucción.

Puntuación: 1,00

3 Elección única Una unidad de control microprogramada con direccionamiento explícito con dos direcciones por microinstrucción, tiene una memoria de control con 35 bits de longitud de palabra. Si las microinstrucciones emplean 15 bits en total para los campos de control y de tipo y condición de salto, el número máximo de palabras de la memoria de control de esta unidad de control microprogramada es de:

| Usuario | Profesores |    |      |
|---------|------------|----|------|
| ✓       | •          | a) | 2^10 |
|         |            | b) | 2^20 |
|         |            | c) | 10   |

Puntuación: 1,00

## 4 El registro MDR/MBR...

## Elección única

Usua Profeso

- a especifica la dirección en
- ) memoria de la palabra que va a ser escrita o leída

X b contiene la dirección de la

- ) próxima instrucción que va a ser captada de memoria
- c contiene el código de operación
- ) de la instrucción que se está ejecutando
- d contiene el valor que va a ser
- almacenado en la memoria, o bien se usa para recibir un valor procedente de la memoria

Puntuación: -0,33

### 5 Elección

única

[T3.3]

Un computador usa el formato vertical de codificación de instrucciones para parte de las señales de control y el formato horizontal para k señales de control. El formato vertical posee n campos codificados de m bits cada uno. ¿Cuál es el máximo número de señales de control que pueden usarse en este computador?

| Usuari   | Profesore |    |                 |
|----------|-----------|----|-----------------|
| 0        | S         |    |                 |
|          |           | a) | k + n•2^m       |
|          |           | b) | k + n^m         |
| <b>√</b> | •         | c) | k + n•(2^m - 1) |

d) Ninguno de los anteriores

6 [T3.1] Elección La conexión de las salidas de tres registros hacia un bus común en el camino única de datos puede realizarse usando... **Profes** Usu ario ores dos multiplexores de 2 a 1 ) tres conexiones directas al bus común tres demultiplexores Χ dos buffers triestado d Puntuación: -0,33 7 Un procesador con una unidad de control microprogramada tiene una Elección memoria de control de 256 palabras de 16 bits, de las que 128 son única diferentes. ¿Qué ahorro en número de bits obtendríamos si usáramos nanoprogramación? Usuari Profesor 0 es 4096 bits а ) b 3840 bits c) No se produce ahorro 256 bits d ) Puntuación: 1,00 8 No en todas las instrucciones máquina Elección Us Profe única uari sores 0

a hay una fase de) decodificación

b hay una fase de

) ejecución c hay una fase de ) captación d hay una fase de ) captura de operandos Puntuación: 1,00 9 [T3.3] Elección ¿Cómo actúa el indicador N del registro de indicadores de estado? única Us Prof ua esor rio es a Se pone a 1 cuando ) el resultado de una operación es 0. b Se pone a 1 cuando ) el resultado es negativo. c Se pone a 0 cuando ) el resultado es negativo. d Se pone a 1 cuando ) el resultado es positivo. Puntuación: 1,00 10 Para conectar las salidas de dos registros hacia un bus común en el Elección datapath... única U Prof su eso ari res 0 a no se puede usar ) un multiplexor. b se pueden usar ) dos buffers triestado. c se puede usar un ) demultiplexor.

d se puede realizar ) una conexión directa.

Puntuación: 1,00

| 1<br>Elección<br>única | •                                     | •              | e se |                  | l último dato (o instrucción) leído de<br>cribir en memoria? |  |  |
|------------------------|---------------------------------------|----------------|------|------------------|--------------------------------------------------------------|--|--|
|                        | ✓                                     | •              |      | a)               | MBR.                                                         |  |  |
|                        |                                       |                |      | b)               | PC.                                                          |  |  |
|                        |                                       |                |      | c)               | MAR.                                                         |  |  |
|                        |                                       |                |      | d)               | Acumulador.                                                  |  |  |
|                        | Puntuación: 1,00                      |                |      |                  |                                                              |  |  |
| 2                      | Los riesgos de datos consisten en que |                |      |                  |                                                              |  |  |
| Elección<br>única      | Usuari<br>o                           | Profesore<br>s |      |                  |                                                              |  |  |
|                        |                                       |                | a)   | dos ins<br>mismo | strucciones acceden a la vez al<br>dato                      |  |  |
|                        | ✓                                     | •              | b)   |                  | strucción necesita un dato<br>ado por otra anterior          |  |  |
|                        |                                       |                | c)   | dos ins<br>mismo | strucciones necesitan leer el<br>dato                        |  |  |
|                        |                                       |                | d)   | todas l          | as respuestas anteriores son<br>tas                          |  |  |

Suponga que la micropalabra de una máquina microprogramada tiene 8 bits de ancho y se usan 16 micropalabras diferentes en un microprograma de 256 micropalabras. Si se usa nanoprogramación...

Usuari Profesor

- o es
  - a se ahorran bits pero el
    - ) funcionamiento es más lento.
    - b se ahorran bits y el funcionamiento
    - ) es más rápido.
    - c) no se ahorran bits y además el funcionamiento es más lento.

Χ

- d no se ahorran bits pero el
- ) funcionamiento es más rápido.

Puntuación: -0,33

4 [T3.3]

Elección única Respecto a las unidades de control nanoprogramadas:

Usua Profeso rio res

- a Suponiendo una memoria de
- microprograma con n microinstrucciones de w bits cada una, de las cuales 2<sup>n</sup> son distintas, el ahorro en bits si se utiliza nanoprogramación es (n • m + 2<sup>n</sup> • w) - n • w.
- b La anchura de la memoria de
  - nanoprograma es la misma que la de memoria de microprograma en un diseño de la misma unidad de control que no usara nanoprogramación.
  - c El diseño de las unidades de
  - ) control nanoprogramadas debe ser vertical.

Χ

- d La realización nanoprogramada
- ) de una unidad de control es más rápida que la microprogramada.

| 5<br>Elección          | En una arquitectura RISC típica: Usua Profes       |                                                                                                                                                                   |  |
|------------------------|----------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|
| única                  | rio ores                                           |                                                                                                                                                                   |  |
|                        |                                                    | a no puede usarse<br>) segmentación.                                                                                                                              |  |
|                        | X                                                  | <ul> <li>b la programación resulta mucho</li> <li>) más simple que en una<br/>arquitectura CISC.</li> </ul>                                                       |  |
|                        |                                                    | c la UC es más compleja que en ) una arquitectura CISC.                                                                                                           |  |
|                        | •                                                  | <ul><li>d se usan muchas instrucciones</li><li>) de las disponibles en el conjunto de instrucciones.</li></ul>                                                    |  |
|                        | Puntuación: -0                                     | ,33                                                                                                                                                               |  |
| 6<br>Elección<br>única | de 8 bits cada                                     | o de microinstrucción que incluye dos campos independientes<br>uno. Si se rediseña de modo que se solapen los dos campos,<br>se ahorran en cada microinstrucción? |  |
|                        |                                                    | rofesores                                                                                                                                                         |  |
|                        |                                                    | a) 9                                                                                                                                                              |  |
|                        |                                                    | b) 1                                                                                                                                                              |  |
|                        | •                                                  | c) 7                                                                                                                                                              |  |
|                        | X                                                  | d) 8                                                                                                                                                              |  |
|                        | Puntuación: -0                                     | ,                                                                                                                                                                 |  |
| 7<br>Elección<br>única | [T3.1] Para conectar datapath Usu Profe ario sores | las salidas de dos registros hacia un bus común en el                                                                                                             |  |
|                        |                                                    | <ul><li>a no se puede usar un</li><li>) multiplexor.</li></ul>                                                                                                    |  |
|                        |                                                    | <ul><li>b se puede usar un</li><li>) demultiplexor.</li></ul>                                                                                                     |  |
|                        | ✓ •                                                | c se pueden usar dos<br>) buffers triestado.                                                                                                                      |  |

- d se puede realizar una
- ) conexión directa.

Puntuación: 1,00

8 Elección única Un sistema no segmentado tarda 20 ns en procesar una tarea. La misma tarea puede ser procesada en un cauce (pipeline) de 4 segmentos con un ciclo de reloj de 5 ns. Cuando se procesan muchas tareas, la ganancia máxima de velocidad que se obtiene se acerca a:

| 1.1     | Df         |
|---------|------------|
| Usuario | Profesores |

a) 80

• b) 4

c) 2,5

d) 5

Puntuación: 1,00

9 En cuanto al con

Elección única En cuanto al control microprogramado:

Us Prof

ua esor

- a la UC se construye
- ) con puertas lógicas, biestables, etc.
- b se usa en CISC
  - ) para facilitar el diseño de la UC tan compleja.
  - c se guardan en una
  - ) ROM las instrucciones máquina del conjunto de instrucciones.
  - d la lentitud en la
  - ejecución de las instrucciones máquina la impone directamente la tecnología hardware usada.

No en todas las instrucciones máquina
Elección
única

Us Prof
ua eso
rio res

a hay una fase de
) ejecución
b hay una fase de
) captación
c hay una fase de
) decodificación

✓ • d hay una fase de

Puntuación: 1,00

) captura de operandos

Puntuación: 1,00

## 1 Elección única

¿Qué circuito suele utilizarse para traducir el código de operación de una instrucción máquina a dirección de comienzo en la memoria de control del microprograma correspondiente?

| Usuario | Profesores |    |                 |
|---------|------------|----|-----------------|
|         |            | a) | Un multiplexor. |
| ✓       | •          | b) | Una memoria.    |
|         |            | c) | Un contador.    |
|         |            | d) | Un registro.    |
|         |            |    |                 |

| 2<br>Elección<br>única | [T3.3] Sea un formato de microinstrucción que incluye dos campos independientes de 9 bits cada uno. Si se rediseña de modo que se solapen los dos campos, ¿cuántos bits se ahorran en cada microinstrucción?  Usuario Profesores |                |        |                                           |                                          |
|------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------|--------|-------------------------------------------|------------------------------------------|
|                        | $\checkmark$                                                                                                                                                                                                                     | •              |        |                                           | a) 8                                     |
|                        |                                                                                                                                                                                                                                  |                |        |                                           | b) 9                                     |
|                        |                                                                                                                                                                                                                                  |                |        |                                           | c) 4                                     |
|                        |                                                                                                                                                                                                                                  |                |        |                                           | d) 1                                     |
|                        | Puntuaci                                                                                                                                                                                                                         | ón: 1,00       |        |                                           |                                          |
| 3<br>Elección<br>única | <ul><li>[T3.1]</li><li>Para conectar las salidas de dos registros hacia un bus común en el datapath</li><li>Usuari Profesore</li><li>o s</li></ul>                                                                               |                |        | le dos registros hacia un bus común en el |                                          |
|                        |                                                                                                                                                                                                                                  |                | a      | )                                         | se puede usar un demultiplexor.          |
|                        |                                                                                                                                                                                                                                  |                | b      | )                                         | se puede realizar una conexión directa.  |
|                        |                                                                                                                                                                                                                                  |                | c)     | )                                         | no se puede usar un multiplexor.         |
|                        | <b>√</b>                                                                                                                                                                                                                         | •              | ď      | )                                         | se pueden usar dos buffers<br>triestado. |
|                        | Puntuaci                                                                                                                                                                                                                         | ón: 1,00       |        |                                           |                                          |
| 4<br>Elección<br>única | Para conectar las salidas de dos registros hacia un bus común en el datapath                                                                                                                                                     |                |        |                                           |                                          |
|                        | Usuari<br>o                                                                                                                                                                                                                      | Profesor<br>es |        |                                           |                                          |
|                        |                                                                                                                                                                                                                                  |                | a<br>) |                                           | e puede realizar una<br>onexión directa. |
|                        |                                                                                                                                                                                                                                  |                | b<br>) |                                           | e puede usar un<br>emultiplexor.         |
|                        | ✓                                                                                                                                                                                                                                | •              | c<br>) |                                           | e pueden usar dos buffers<br>iestado.    |

multiplexor. Puntuación: 1,00 5 El control residual se utiliza para: Elección Usuar Profeso única io res a reducir el tiempo de ejecución de las instrucciones máquina b eliminar los bits residuales de la ejecución de las microinstrucciones c reducir el tamaño de la memoria de control d ninguna de las anteriores es cierta Puntuación: 1,00 6 [T3.3] Elección Un computador tiene una memoria de control de 16 Kpalabras de 250 bits, de las que 447 son diferentes. ¿Cuántos bits ahorramos usando única nanoprogramación en lugar de microprogramación? Usua Profes

no se puede usar un

rio ores

X a 3928652
)

b 259206
)

c 287935
)

d ninguno de los
) resultados anteriores es exacto

7 Sobre la segmentación:

Elección única

Usu Profes ario ores

- a La frecuencia de reloj
- ) viene impuesta por la etapa más corta.
- b Un procesador
- ) superescalar no puede estar segmentado.
- c Es una técnica para
- ) comenzar simultáneamente la ejecución de varias instrucciones con el fin de reducir el tiempo de ejecución.
- d Existen limitaciones al
  - rendimiento
     provocadas por las
     instrucciones de salto
     y por las dependencias
     de datos.

8 Una máquina superescalar es aquella que:

Elección única

Usu Profe ario sores

Χ

- a basa su
- ) funcionamiento en la segmentación software como forma de incrementar el paralelismo.
- b las instrucciones
- ) tienen un campo por cada unidad funcional al realizarse varias operaciones por instrucción.
- c emite
  - ) simultáneamente múltiples instrucciones por ciclo de reloj, por ejemplo, una entera y otra de coma flotante.
  - d ninguna respuesta
  - ) de las anteriores es correcta.

## 9 [T3.2] Elección ¿Cuál de los siguientes grupos de señales son entradas a la unidad de única control? Us Prof esor uar io es a Las señales de ) carga/incremento/ desplazamiento de registros b Las señales de ) selección de entradas de multiplexores del datapath c Los bits del ) registro de indicadores (flags) d Los bits de las ) opciones by c Puntuación: 1,00 10 ¿Cómo actúa el indicador N del registro de indicadores de estado? Elección Us Prof única ua esor rio es a Se pone a 1 ) cuando el resultado es negativo. b Se pone a 0 ) cuando el resultado es negativo. c Se pone a 1 ) cuando el resultado de una operación

es 0.

d Se pone a 1) cuando el resultado es positivo.

Puntuación: 1,00

La microprogramación vertical se caracteriza por tener:

### Usuari Profesore

a s

**√** 

- a) mucha codificación
  - b) escaso o ningún solapamiento entre campos
  - c) microinstrucciones largas
  - d) capacidad para expresar un alto grado de paralelismo en las microoperaciones a ejecuta

# No en todas las instrucciones máquina Us Prof ua eso ria res ahay ) una fase de captu ra de opera ndos Χ bhay ) una fase de deco difica ción chay ) una fase de

```
capta
ción
dhay
) una
fase
de
ejecu
ción
```

Puntuación: -0,33

Elección única

Un computador tiene una memoria de control de 640 palabras de 70 bits, de las que 280 son diferentes. ¿Qué ahorro en número de bits obtendríamos si usáramos nanoprogramación en lugar de microprogramación?

```
Us Prof
uar esor
ia es

• a 19440
)
b 42280
)
c 9840
)
d ninguno de los
) anteriores resultados es exacto.
```

Puntuación: 0,00

### En la captación de la instrucción:

### Usuari Profesore

a s

 $\checkmark$ 

- a) en MAR indicamos la dirección donde está la instrucción y en MBR recogemos la instrucción.
- b) en MBR indicamos la dirección donde está la instrucción y en la ALU recogemos la instrucción.
- c) en MBR indicamos la dirección donde está la instrucción y en MAR recogemos la instrucción.

d) en MAR indicamos la dirección donde está la instrucción y en la ALU recogemos la instrucción.

En los sistemas con una jerarquía de memoria dividida en varios niveles se da el problema de la consistencia o coherencia de los datos entre los distintos niveles. Si una palabra se modifica en un nivel, en algún momento habrá que traspasar ese cambio a los niveles inferiores (más lejanos al procesador). Para ello hay varias políticas:

Usuar Profesor

io es

- a) Post-escritura: se retrasa la actualización en los niveles inferiores hasta que el bloque modificado tenga que ser reemplazado
  - b) Escritura indirecta: si se modifica una palabra, inmediatamente se modifican los niveles superiores
- X c) Las respuestas a y b son ciertas
  - d) Las respuestas a y b son falsas

Un sistema no segmentado tarda 20 ns en procesar una tarea. La misma tarea puede ser procesada en un cauce (pipeline) de 4 segmentos con un ciclo de reloj de 6 ns. Cuando se procesan muchas tareas, la ganancia máxima de velocidad que se obtiene se aproxima a:

Usuar Profesor

io es

a) 5

b) 3,3

c) 0,3

X d) 4

¿Qué tipo de localidad de las referencias se define como: "si se referencia un elemento, volverá a ser referenciado pronto"?

Usuar Profesor

io es

- a) Localidad espacial
- b) Localidad iterativa
- √ c) Localidad temporal
  - d) Localidad secuencial

Un programa crea en memoria una larga secuencia de números de forma consecutiva. ¿Qué tipo de estrategia de mantenimiento de coherencia es más eficiente para ejecutar este programa en un sistema con jerarquía de memoria? Usuar Profesor

io es

Χ

- a) Escritura directa ("write-through")
- b) Post-escritura ("write-back")
  - c) Tanto a) como b) son igual de eficientes
  - d) No puede saberse qué técnica es mejor

En 8086, los parámetros a las subrutinas se pueden pasar:

Usuar Profesor

io es

- a) a través de variables globales
- b) a través de los registros
- c) a través de la pila
- d) todas las anteriores son ciertas

Cada celda de un chip de memoria DRAM de 1M x 1, organizada en una matriz de 512 filas x 2048 columnas, necesita ser refrescada cada 16 ms. ¿Cada cuánto tiempo ha de realizarse una operación de refresco en el chip?

Usuar Profesor

io es

- a) 32,768 segundos
- b) 7,8125 microsegundos
- c) 8192 milisegundos
- ✓ d) 31,25 microsegundos

¿Cuál de las siguientes listas está correctamente ordenada temporalmente? Usuar Profesor

io es

a) 8086, 486, Pentium MMX, Pentium III, Pentium 4, Core

- b) 8086, 486, Pentium III, Pentium MMX, Core 2, Pentium 4
- c) 486, 8086, Core 2, Pentium III, Pentium 4, Pentium MMX
- d) 486, 8086, Pentium MMX, Core 2, Pentium III, Pentium 4

¿Qué necesitamos para construir una memoria de 1K x 8 bits?

Usuar Profesor

io es

- a) 64 memorias de 128 x 1 bits
- b) 8 memorias de 512 x 2 bits
- c) 8 memorias de 256 x 4 bits y un decodificador de 2 a
  - d) Ninguna de las anteriores respuestas es cierta

¿Cuál de las siguientes secuencias de tipos de memoria está ordenada de menores a mayores prestaciones?

**Usuar Profesor** 

io es

a) DDR, SDRAM, FPM

Χ

- b) EDO, SRAM, FPM
- c) SDRAM, DDR, EDO
- d) FPM, EDO, RDRAM

Si AX = FA50h y ejecutamos XOR AX, 00FFh

**Usuar Profesor** 

io es

**√** 

- a) Se realiza el complemento a 1 de AL.
- b) El registro AH se pone a 0.
- c) Se realiza el complemento a 1 de AH.
- d) El registro AL se pone a 0.

¿Qué política de colocación en cache necesita más comparadores, la correspondencia asociativa por conjuntos o la correspondencia por sectores?

#### Usuar Profesor

- io es
- a) Correspondencia por sectores
- b) Correspondencia asociativa por conjuntos
- c) Depende de si es mayor el número de bloques por conjunto o el número de sectores
  - d) Depende de si es mayor el número de conjuntos o el número de sectores

## Elección única

Un sistema no segmentado tarda 20 ns en procesar una tarea. La misma tarea puede ser procesada en un cauce (pipeline) de 4 segmentos con un ciclo de reloj de 6 ns. Cuando se procesan muchas tareas, la ganancia máxima de velocidad que se obtiene se aproxima a:

| Usuario  | Profesores |    |      |
|----------|------------|----|------|
|          |            | a) | 5    |
|          |            | b) | 0,3  |
|          |            | c) | 4    |
| <b>√</b> | •          | d) | 3,33 |

Puntuación: 1,00

## 2 Elección única

Un sistema no segmentado tarda 200 ns en procesar una tarea. La misma tarea puede ser procesada en un cauce segmentado de 20 etapas con un ciclo de reloj de 12 ns. Cuando se procesan muchas tareas, la máxima ganancia de velocidad que podría obtenerse se acerca a:

| Usuario | Profesores |    |       |
|---------|------------|----|-------|
|         |            | a) | 1,2   |
| ✓       | •          | b) | 16,67 |
|         |            | c) | 1,667 |
|         |            | d) | 20    |
|         |            |    |       |

3 [T4.4] Elección Sobre la segmentación: única Usuari Profesore O s a) Es una técnica para comenzar simultáneamente la ejecución de varias instrucciones con el fin de reducir el tiempo de ejecución. b) La frecuencia de reloj viene impuesta por la etapa más corta.  $\checkmark$ c) Existen limitaciones al rendimiento provocadas por las instrucciones de salto y por las dependencias de datos. d) Un procesador superescalar no puede estar segmentado. Puntuación: 1,00 La segmentación de cauce... Elección Usuari Profesor única 0 es permite ejecutar varias instrucciones concurrentemente acelerar la ejecución de un programa provoca riesgos debido a datos todas las respuestas son ciertas

5 Elección

única

[T4.3]

Un sistema no segmentado tarda 10 ns en procesar una instrucción. Las instrucciones pueden ser procesadas en un cauce (pipeline) de 5 segmentos con un ciclo de reloj de 4 ns. Cuando se procesan muchas instrucciones, la ganancia máxima de velocidad que se obtiene se acerca a:

Usuario Profesores

√

•

a) 2,5

b) 50

c) 4

d) 5

Puntuación: 1,00

6 Elección

única

Las instrucciones de salto...

Usua Profes

- a son uno de los tipos de
- ) instrucciones máquina con menor frecuencia dinámica de uso.
- b complican el diseño
  - ) eficiente de los procesadores segmentados.
  - c siempre utilizan
  - ) direccionamiento absoluto.
  - d Todas las afirmaciones
  - ) anteriores son ciertas.

7 No en todas las instrucciones máquina Elección Usu **Profes** única ario ores  $\checkmark$ a hay una fase de ) captura de operandos b hay una fase de ) ejecución c hay una fase de ) decodificación d hay una fase de ) captación

Puntuación: 1,00

## 8 Elección

única

[T4.3]

Un sistema no segmentado tarda 20 ns en procesar una instrucción. Las instrucciones pueden ser procesadas en un cauce (pipeline) de 4 segmentos con un ciclo de reloj de 5 ns. Cuando se procesan muchas instrucciones, la ganancia máxima de velocidad que se obtiene se aproxima a:

Usuario Profesores

- a) 5
- b) 20
- c) 0,25

/ • d) 4

9 [T4.4]

Elección Las instrucciones de salto... única

Us Prof uar esor io es

- a son las causantes
- ) de los riesgos de tipo RAW y WAW.
- √ b complican el
  - ) diseño eficiente de los procesadores segmentados.
  - c siempre utilizan
  - ) direccionamiento absoluto.
  - d Todas las
  - ) afirmaciones anteriores son ciertas.

Puntuación: 1,00

10 Una máquina superescalar es aquella que:

Elección única

Us Prof ua esor rio es

- a basa su
- ) funcionamiento en la segmentación software como forma de incrementar el paralelismo.
- b las instrucciones
- tienen un campo por cada unidad funcional al realizarse varias operaciones por instrucción.

- √ c emite
  - ) simultáneament e múltiples instrucciones por ciclo de reloj, por ejemplo, una entera y otra de coma flotante.
  - d ninguna
  - ) respuesta de las anteriores es correcta.

Puntuación: 1,00

1 Una máquina superescalar es aquella que:

## Elección única

Usuario Profesores

- a) basa su funcionamiento en la segmentación software como forma de incrementar el paralelismo.
- b) las instrucciones tienen un campo por cada unidad funcional al realizarse varias operaciones por instrucción.
- c) emite simultáneamente múltiples instrucciones por ciclo de reloj, por ejemplo, una entera y otra de coma

flotante.

d) ninguna respuesta de las anteriores es correcta.

2 [T4.4]
Elección Los riesgos de datos consisten en que...
única Usuario Profesores

a) dos instrucciones acceden a la vez al mismo dato

- b) una instrucción necesita un dato calculado por otra anterior
  - c) dos instrucciones necesitan leer el mismo dato
  - d) todas las respuestas anteriores son correctas

Puntuación: 1,00

 $\checkmark$ 

3 Elección única Un sistema no segmentado tarda 200 ns en procesar una tarea. La misma tarea puede ser procesada en un cauce segmentado de 20 etapas con un ciclo de reloj de 12 ns. Cuando se procesan muchas tareas, la máxima ganancia de velocidad que podría obtenerse se acerca a:

| Usuario | Profesores |    |       |
|---------|------------|----|-------|
|         |            | a) | 1,2   |
| ✓       | •          | b) | 16,67 |
|         |            | c) | 20    |
|         |            | d) | 1,667 |

# 4

Elección única Un sistema no segmentado tarda 10 ns en procesar una instrucción. Las instrucciones pueden ser procesadas en un cauce (pipeline) de 5 segmentos con un ciclo de reloj de 4 ns. Cuando se procesan muchas instrucciones, la ganancia máxima de velocidad que se obtiene se acerca a:

| Usuario | Profesores |    |     |
|---------|------------|----|-----|
|         |            | a) | 4   |
| ✓       | •          | b) | 2,5 |
|         |            | c) | 50  |
|         |            | d) | 5   |

Puntuación: 1,00

## 5

## [T4.3]

[T4.3]

Elección única Un sistema no segmentado tarda 20 ns en procesar una instrucción. Las instrucciones pueden ser procesadas en un cauce (pipeline) de 4 segmentos con un ciclo de reloj de 5 ns. Cuando se procesan muchas instrucciones, la ganancia máxima de velocidad que se obtiene se aproxima a:

| Usuario  | Profesores |    |      |
|----------|------------|----|------|
| <b>√</b> | •          | a) | 4    |
|          |            | b) | 0,25 |
|          |            | c) | 5    |
|          |            | d) | 20   |

Un sistema no segmentado tarda 10 ns en procesar una tarea. La misma tarea puede ser procesada en un cauce (pipeline) de 5 segmentos con un ciclo de reloj de 4 ns. Cuando se procesan muchas tareas, la ganancia máxima de velocidad que se obtiene se acerca a:

| Usuario | Profesores |    |     |  |
|---------|------------|----|-----|--|
|         |            | a) | 50  |  |
| ✓       | •          | b) | 2,5 |  |
|         |            | c) | 5   |  |
|         |            | d) | 4   |  |
|         |            |    |     |  |

Puntuación: 1,00

7 En una arquitectura RISC típica:

Elección única . Jsu Profes

Usu Profes ario ores

- a no puede usarse
- ) segmentación.
- b la UC es más compleja
- ) que en una arquitectura CISC.
- √ c se usan muchas
  - instrucciones de las disponibles en el conjunto de instrucciones.
  - d la programación
  - ) resulta mucho más simple que en una arquitectura CISC.

9

Elección

única

[T4.3]

Un sistema no segmentado tarda 200 ns en procesar una instrucción. Las instrucciones pueden ser procesadas en un cauce segmentado de 20 etapas con un ciclo de reloj de 12 ns. Cuando se procesan muchas instrucciones, la máxima ganancia de velocidad que podría obtenerse se acerca a:

| acerc | a a:   |                |        |         |
|-------|--------|----------------|--------|---------|
| Usua  | ario   | Profesores     |        |         |
| ✓     |        | •              | a)     | 16,67   |
|       |        |                | b)     | 20      |
|       |        |                | c)     | 1,667   |
|       |        |                | d)     | 1,2     |
| Puntu | ación: | 1,00           |        |         |
| No er | todas  | las instruccio | ones m | náquina |
| Us    | Prof   |                |        |         |

a hay una fase de

) ejecución

b hay una fase de

) captación

c hay una fase de

) captura de operandos

d hay una fase de

) decodificación

Puntuación: 1,00

uar esor

es

io

Un sistema no segmentado tarda 20 ns en procesar una tarea. La misma tarea puede ser procesada en un cauce (pipeline) de 4 segmentos con un ciclo de reloj de 5 ns. Cuando se procesan muchas tareas, la ganancia máxima de velocidad que se obtiene se aproxima a:

| Usuari | Profesore |    |    |
|--------|-----------|----|----|
| 0      | S         |    |    |
| ✓      | •         | a) | 4  |
|        |           | b) | 20 |

c) 0,25

d) 5

Puntuación: 1,00

Sobre la segmentación: Elección Usuario **Profesores** única

- a) Un procesador superescalar no puede estar segmentado.
- Es una técnica para comenzar simultáneamente la ejecución de varias instrucciones con el fin de reducir el tiempo de ejecución.
- Existen limitaciones al rendimiento c) provocadas por las instrucciones de salto y por las dependencias de datos.
- d) La frecuencia de reloj viene impuesta por la etapa más corta.

2

[T4.3]

Elección única Si un procesador no segmentado necesita 5 ns para leer una instrucción de memoria, 2 ns para decodificar la instrucción, 3 ns para leer del banco de registros, 3 ns para realizar el cálculo requerido por la instrucción, y 2 ns para escribir el resultado en el banco de registros, ¿cuál es la frecuencia de reloj máxima del procesador?

| Usuario | Profesores |    |           |
|---------|------------|----|-----------|
| ✓       | •          | a) | 66,67 MHz |
|         |            | b) | 40 MHz    |
|         |            | c) | 500 MHz   |
|         |            | d) | 200 MHz   |

Puntuación: 1,00

3 Una máquina superescalar es aquella que:

Elección única

Usuari Profesore

0 S

- a) basa su funcionamiento en la segmentación software como forma de incrementar el paralelismo.
- b) las instrucciones tienen un campo por cada unidad funcional al realizarse varias operaciones por instrucción.
- c) emite simultáneamente múltiples instrucciones por ciclo de reloj, por ejemplo, una entera y otra de coma flotante.
  - d) ninguna respuesta de las anteriores es correcta.

4 En una arquitectura RISC típica: Elección Usuari Profesor única

0 es

a se usan muchas instrucciones

- de las disponibles en el conjunto de instrucciones.
- no puede usarse
- segmentación.
- la programación resulta
- mucho más simple que en una arquitectura CISC.
- d la UC es más compleja que en
- una arquitectura CISC.

Puntuación: 0,00

5 Elección única

Un Pentium 4 a 3,2 GHz dispone de 7 unidades de ejecución en paralelo, con 20 etapas de segmentación, y es capaz de emitir (comenzar a ejecutar) 3 instrucciones en cada ciclo de reloj. ¿Qué velocidad aproximada de ejecución de instrucciones será capaz de alcanzar (MIPS = millones de instrucciones por segundo)?

Usuario **Profesores** 

- 21000 MIPS a)
- 1000 MIPS b)
- c) **150 MIPS**

9000 MIPS d)

[T4.4] 6 Elección Las instrucciones de salto... única Usua Profes rio ores a son las causantes de los ) riesgos de tipo RAW y WAW. b complican el diseño eficiente de los procesadores segmentados. c siempre utilizan direccionamiento absoluto. d Todas las afirmaciones anteriores son ciertas. Puntuación: 1,00 7 La segmentación de cauce... Elección Usu **Profes** única ario ores a permite ejecutar varias instrucciones concurrentemente b acelerar la ejecución de un programa c provoca riesgos debido a datos d todas las respuestas

Puntuación: 1,00

son ciertas

Un sistema no segmentado tarda 10 ns en procesar una tarea. La misma tarea puede ser procesada en un cauce (pipeline) de 5 segmentos con un ciclo de reloj de 4 ns. Cuando se procesan muchas tareas, la ganancia máxima de velocidad que se obtiene se acerca a:

Usuario Profesores

a) 50

b) 4

√ • c) 2,5

d) 5

Puntuación: 1,00

9 Elección única Si un procesador no segmentado necesita 5 ns para leer una instrucción de memoria, 2 ns para decodificar la instrucción, 3 ns para leer del banco de registros, 3 ns para realizar el cálculo requerido por la instrucción, y 2 ns para escribir el resultado en el banco de registros, ¿cuál es la frecuencia de reloj máxima del procesador?

```
Usuari Profesor o es

a 40 MHz
)

b 500 MHz
)

√ c 66,67
) MHz
d 200 MHz
)
```

10 [T4.4] Elección La segmentación de cauce... única Us Prof esor ua rio es a permite ejecutar ) varias instrucciones concurrentemen te b acelera la ) ejecución de un programa c provoca riesgos ) debido a datos d todas las ) respuestas son ciertas

La "postescritura (write-back) marcada"

Puntuación: 1,00

**Usuar Profesor** 

io es

- a) provoca una menor tasa de faltas que la "postescritura siempre"
- b) requiere más bits de modificación ("bits sucios") cuando aumenta el número de vías
  - c) es más eficiente que la "postescritura siempre"
    - d) requiere menos hardware que la "postescritura siempre"

En una caché con 64 bytes de longitud de línea, ¿cuál es la dirección de memoria de la primera palabra de la línea de caché que contenga la posición de memoria 0xBEE3DE72?

**Usuar Profesor** 

io es

a) 0xBEE3DE6 E

X b) 0xBEE3DE70

c) 0xBEE3DE40

### d) 0x0EE3DE72

¿Cuántas líneas de dirección son necesarias en un memoria RAM de 64 K palabras dinámica? ¿Y estática?

Usuar Profesor

io es

- a) 16 / 16
- b) 8/8
- c) 8/16
- X d) 16/8

¿Cuál de las siguientes afirmaciones es falsa?

**Usuar Profesor** 

io es

- a) Las memorias DRAM presentan generalmente una capacidad de almacenamiento mucho mayor que las SRAM
- b) Las memorias DRAM son en general mucho más rápidas que las SRAM
  - c) Una celda DRAM sólo necesita un transistor y un condensador
  - d) La operación de lectura de una celda DRAM es destructiva

¿Qué tipo de información no contiene una entrada de la tabla de páginas cuando utilizamos memoria virtual paginada?

Usuar Profesor

io es

- a) Bit indicador de si la página es valida
- b) Tipo de acceso permitido
- C) Dirección del marco de página que ocupa
  - d) Longitud de la página

Respecto al entrelazado de memoria:

Usuar Profesor

io es

 a) Empleando entrelazado de orden superior las direcciones de memoria se reparten de forma consecutiva dentro de un módulo

- b) El entrelazado de orden inferior permite el acceso simultáneo a palabras consecutivas
- c) La cantidad de conflictos en el acceso a la memoria suele ser menor en los sistemas que emplean entrelazado de orden inferior
- d) Todas las respuestas anteriores son ciertas

¿Cuántas líneas de dirección son necesarias en un memoria RAM dinámica de 256 K palabras? ¿Y en una estática?

Usuar Profesor

io es

X a) 18/9

b) 18/1 8

• c) 9/18

d) 9/9

¿En qué tipo de refresco de memoria DRAM CAS# permanece a 0 después del ciclo de lectura o escritura precedente?

Usuar Profesor

io es

X

a) RAS# antes de CAS#

b) Sólo RAS#

- c) Refresco transparente
  - d) Ninguna de las anteriores respuestas es correcta

Se tiene una memoria que emplea entrelazado. Si fallan varias celdas contiguas de uno de sus chips de memoria, ¿con qué tipo de entrelazado de memoria sería más fácil poder utilizarla?

Usuar Profesor

io es

X

a) Entrelazado de orden superior

b) Entrelazado de orden inferior

- c) En ningún caso podremos reutilizar la memoria
- d) Es igual de difícil en ambos casos

El direccionamiento directo a memoria utiliza...

## Usuar Profesor

io es

- a) dos desplazamientos contenidos en la propia instrucción.
- b) un registro.
- ✓ c) un desplazamiento.
  - d) un registro y un desplazamiento contenidos en la propia instrucción.

Una memoria que está estructurada en palabras de 16 bits tiene una capacidad de 64 Kbits. ¿Cuántas palabras tiene?

#### Usuar Profesor

io es

a) 4096

X

- b) 4000
- c) 6400

0

d) 6553

6

¿Cuál de las siguientes afirmaciones es falsa?

#### Usuar Profesor

io es

/

- a) la anchura del bus de datos es siempre de 16 bytes
  - b) el bus de datos es bidireccional
  - c) el bus de direcciones es unidireccional
  - d) el bus de control puede transportar señales de estado

Un sistema de memoria tiene un tiempo medio de acceso de 10 ns por operación de lectura o escritura y un ancho de datos de 32 bits. ¿Cuál es el ancho de banda del sistema de memoria?

## Usuar Profesor

io es

- a) 2,5 ns
- b) 32 Mbytes por segundo
- c) 400 millones de bytes por segundo
  - d) 32 bits

¿Cuál de las siguientes afirmaciones acerca de las memorias RAM estáticas es falsa?

Usuar Profesor

io es

- a) Las operaciones de lectura no son destructivas
- b) El número de transistores necesario para implementar cada celda es menor que en las memorias RAM dinámicas
  - c) Los datos almacenados se mantienen por un tiempo indefinido
  - d) Son más veloces que las memorias RAM dinámicas

En las políticas anticipativas de extracción de caché, ¿cuál de ellas se caracteriza por preextraer el bloque i+1 si se referencia al bloque i y se produce falta de bloque? Usuar Profesor

io es

- a) Preextracción indexada
- b) Preextracción por falta
- X c) Preextracción siempre
  - d) Preextracción marcada

¿Cuál de las siguientes afirmaciones respecto a la memoria RDRAM no es cierta?
Usuar Profesor

io es

- a) Funciona de forma síncrona y a muy alta velocidad
- b) El bus de datos suele ser muy ancho.
  - c) Las direcciones de fila y columna son enviadas en el mismo ciclo de reloj por buses separados
  - d) La interfaz entre el procesador y la memoria es muy diferente a la de las memorias DDR

Se dispone de un computador cuyo tiempo medio de acceso al sistema de memoria cache y memoria principal es de 18 ns. Si la tasa de fallo de la cache es de 0,2 y el tiempo de acceso a la memoria principal es 50 ns. ¿Cuál es el tiempo de acceso a la cache?

Usuar Profesor

io es

- a) 6 ns
- b) 10 ns
- c) 8 ns

d) 24,4 ns

En un sistema con memoria de bytes y líneas de cache de 64 bytes, ¿dónde empieza el bloque de memoria que contiene la posición 0xBEE3DE72?

Usuar Profesor

io es

a) 0xBEE3DE6

E

b) 0xBEE3DE70

✓ c) 0xBEE3DE40

d) 0x0EE3DE72

Una memoria que está estructurada en palabras de 8 bits tiene una capacidad de 32 Kbits. ¿Cuántas líneas de dirección tiene dicha memoria?

**Usuar Profesor** 

io es

a) 8

• b) 1

2

c) 3

d) 4

2

Las celdas de memoria estática...

Usuar Profesor

X

io es

- a) son más pequeñas y lentas que las celdas de memoria dinámica
- b) almacenan la información en un condensador

 c) mantienen las información almacenada por tiempo indefinido mientras se mantenga la alimentación

d) Ninguna de las respuestas anteriores es cierta

Las señales BHE# y A0(=BLE#) son necesarias para seleccionar direcciones pares e impares en el procesador

Usuar Profesor

io es

- a) 8088
- b) 8086

- c) 80386
- d) Pentiu m

En un sistema con memoria de bytes y líneas de cache de 32 bytes, ¿dónde empieza el bloque de memoria que contiene la posición 0xAC72?

Usuar Profesor

io es

a) 0xAC60

X

b) 0xAC6

Ε

- c) 0xAC70
- d) 0xAC72

En una cache asociativa por conjuntos, la vía i está constituida por:

Usuar Profesor

io es

- a) todos los bloques i-ésimos de cada conjunto
  - b) todos los bloques del conjunto i

Χ

- c) todos los conjuntos del bloque i
- d) ninguna de las anteriores es cierta

Una placa madre de un 486 con un único SIMM de 30 contactos con 8 chips de 1M x 1...

Usuar Profesor

io es

- a) tiene 8 M palabras de memoria principal
- b) no funciona correctamente

Χ

- c) tiene 1 M palabras de memoria principal
- d) tiene 256 K palabras de memoria principal

¿En qué tipo de ciclo de refresco se hace RAS# = 0?

Usuar Profesor

io es

X

a) Sólo RAS#

- b) CAS# antes de RAS#
- c) Refresco transparente
- d) En todos los anteriores

| 1<br>Elección | La "posteso | critura (write-back) marcada" |    |                                                                                          |  |
|---------------|-------------|-------------------------------|----|------------------------------------------------------------------------------------------|--|
| única         | Usuario     | Profesores                    |    |                                                                                          |  |
|               |             |                               | a) | requiere menos hardware que la<br>"postescritura siempre"                                |  |
|               | ✓           | •                             | b) | es más eficiente que la "postescritura<br>siempre"                                       |  |
|               |             |                               | c) | provoca una menor tasa de faltas que la "postescritura siempre"                          |  |
|               |             |                               | d) | requiere más bits de modificación ("bits<br>sucios") cuando aumenta el número de<br>vías |  |

Puntuación: 1,00

## 2 Elección única

Si se necesitan 60 ns para escribir una palabra de datos de caché en memoria principal y cada bloque de caché tiene 8 palabras, ¿cuántas veces seguidas se tiene que escribir en un mismo bloque para que una caché de postescritura sea más eficiente que una de escritura inmediata?

| Usuario | Profesores |    |                                                                                           |
|---------|------------|----|-------------------------------------------------------------------------------------------|
| X       |            | a) | Más de 8 veces.                                                                           |
|         | •          | b) | Depende de la tasa de aciertos.                                                           |
|         |            | c) | La caché de postescritura no puede<br>ser más eficiente que la de escritura<br>inmediata. |
|         |            | d) | La caché de postescritura siempre<br>será más eficiente que la de<br>escritura inmediata. |

Puntuación: -0,33

El espacio direccionable de memoria de un computador depende del diseño del:

Usuari Profesore

o s

✓ a) Bus de direcciones

- b) Bus de datos
- c) Ninguna de las otras es correcta
- d) a) y b) son correctas

Puntuación: 1,00

# Elección única

Un sistema de memoria utiliza una caché con bloques de 8 palabras y memorias DRAM trabajando en modo página. ¿Cuántos ciclos se necesitan para copiar un bloque de memoria en la caché?

| Usuari<br>o | Profesor<br>es |        |                                              |
|-------------|----------------|--------|----------------------------------------------|
| X           |                | a<br>) | 4 ciclos completos RAS-CAS y<br>4 ciclos CAS |
|             |                | b<br>) | 7 ciclos completos RAS-CAS y<br>1 ciclo CAS  |
|             |                | c<br>) | 8 ciclos completos RAS-CAS                   |
|             | •              | d<br>) | 1 ciclo completo RAS-CAS y 7 ciclos CAS      |

Puntuación: -0,33

¿Cuál es el tamaño de la marca de caché en un ordenador capaz de direccionar 1 MB de memoria principal y 32 KB de memoria caché, que emplea un tamaño de palabra de 32 bits y correspondencia asociativa por conjuntos con 16 palabras por bloque y 8 bloques por conjunto, suponiendo que las direcciones de memoria utilizan 20 bits?

| que las amesones de memoria alim <u>a</u> m <b>20</b> ano. |            |    |         |  |  |  |  |
|------------------------------------------------------------|------------|----|---------|--|--|--|--|
| Usuario                                                    | Profesores |    |         |  |  |  |  |
|                                                            |            |    |         |  |  |  |  |
| $\checkmark$                                               | •          | a) | 8 bits  |  |  |  |  |
|                                                            |            |    |         |  |  |  |  |
|                                                            |            | b) | 7 bits  |  |  |  |  |
|                                                            |            |    |         |  |  |  |  |
|                                                            |            | c) | 6 bits  |  |  |  |  |
|                                                            |            | d) | 10 bits |  |  |  |  |
|                                                            |            | u) | 10 bits |  |  |  |  |
| Puntuación: 1,00                                           |            |    |         |  |  |  |  |
|                                                            |            |    |         |  |  |  |  |

6 Elección única Las señales BHE# y A0(=BLE#) son necesarias para seleccionar direcciones pares e impares en el procesador

| Usuario | Profesores |    |         |
|---------|------------|----|---------|
|         |            | a) | 8088    |
| ✓       | •          | b) | 8086    |
|         |            | c) | 80386   |
|         |            | d) | Pentium |

Puntuación: 1,00

7 Elección única En una caché con 64 bytes de longitud de línea, ¿qué bits de una dirección de memoria se utilizan para determinar a qué byte dentro de la línea se refiere dicha dirección?

| Usu<br>ario | Profes<br>ores |        |                                  |
|-------------|----------------|--------|----------------------------------|
|             | •              | a<br>) | Los 6 bits menos significativos  |
|             |                | b<br>) | Los 6 bits más<br>significativos |
| X           |                | c<br>) | Los 4 bits menos significativos  |
|             |                | d<br>) | Los 4 bits más<br>significativos |

Puntuación: -0,33

8 [T6.2]

Elección única Una memoria que está organizada en palabras de 16 bits tiene una capacidad de 64 Kbits. ¿Cuántas palabras tiene?

Usuario Profesores

- a) 4000
- b) 4096
  - c) 65536

X d) 64000

Puntuación: -0,33

9 [T6.1]

Elección única ¿Qué dice la ley de Moore?

Us Prof uar esor io es

X a Que el tamaño de

- ) los transistores se duplica cada 18 meses.
- b Que la memoria
- ) de los ordenadores se duplica cada 18 meses.
- c Que las
  - ) prestaciones de los transistores en un chip se duplican cada 18 meses.
  - d Todas las
  - ) respuestas son ciertas.

Puntuación: -0,33

A medida que nos acercamos a la CPU en una memoria organizada en forma jerárquica, ¿qué suele ocurrir con respecto al tamaño de las unidades de transferencia entre niveles?

```
Us Prof
ua esor
rio es

X a Aumenta
)

• b Disminuye
)

c Permanece
) constante

d Todas las
) posibilidades
anteriores
suelen darse
```

Puntuación: -0,33

Con 8 circuitos de memoria RAM de 1K x 8 se puede crear un memoria de:

Usuar Profesor

io es

- a) 1K x 64
- b) 8K x 8
- c) 2K x 32

 $\checkmark$ 

 d) Todas las combinaciones anteriores son posibles

Una memoria que está estructurada en palabras de 8 bits tiene una capacidad de 32 Kbits. ¿Cuántas líneas de dirección tiene dicha memoria?

Usuar Profesor

io es

- a) 4
- b) 3
  - 2

 $\checkmark$ 

- c) 1
  - 2
- d) 8

En una jerarquía de memoria, a medida que nos alejamos del procesador...

#### Usuar Profesor

io es

- a) El tamaño de la memoria disminuye.
- b) La velocidad de transferencia aumenta.
- c) El coste por byte aumenta.
- d) El tamaño de la unidad de transferencia entre dos niveles aumenta

Cuál de los siguientes métodos para incrementar el ancho de banda de memoria es más económico?

#### Usuar Profesor

io es

 a) Organizar la memoria jerárquicamente

- b) Utilizar memorias asociativas
- c) Utilizar memorias de alta velocidad
- d) Duplicar el tamaño de la memoria

#### Un TLB suele tener:

#### Usuar Profesor

io es

- a) tantas entradas como número de páginas la memoria física
- •
- b) un número de entradas o elementos mucho menor que el número de páginas de la memoria virtual
- c) más entradas que el número de páginas de la memoria virtual
- d) una única entrada correspondiente a la última página accedida

Supongamos una memoria asociativa con un registro indicador de x bits y otro de máscara de y bits. ¿Cuántas palabras puede almacenar dicha memoria?

#### **Usuar Profesor**

io es

/ • a) x

- b) y
- c) x + y
- d) Ninguna de las anteriores respuesta es

#### cierta

Un computador emplea un sistema de memoria principal de 128 palabras y una memoria caché de 32 palabras. La organización de la memoria caché es totalmente asociativa y el tamaño de bloque es de 8 palabras. Se emplea el algoritmo de reemplzao FIFO. Si inicialmente la memoria caché está totalmente vacía, calcule el número de fallos cuando se lee la secuencia de direcciones de la memoria principal: 0000100, 1000001, 0000101, 0010011, 0100010, 1000100, 0000111.

Usuar Profesor

io es

- a) 4 fallos
  - b) 6 fallos
  - c) 5 fallos
  - d) 3 fallos

¿Qué tipo de localidad de las referencias a memoria se define como: "si se referencia un elemento, volverá a ser referenciado pronto"?

**Usuar Profesor** 

io es

√ • a) I

- a) Localidad temporal
- b) Localidad secuencial
- c) Localidad iterativa
- d) Localidad espacial

¿Cuál de los siguientes métodos para incrementar el ancho de banda de Elección memoria es más económico? única Usuario **Profesores** Duplicar el tamaño de la memoria a) Utilizar memorias asociativas b) Utilizar memorias de alta velocidad c) Organizar la memoria jerárquicamente d) Puntuación: 1,00 2 Un sistema de memoria tiene un tiempo medio de acceso de 10 ns por Elección operación de lectura o escritura y un ancho de datos de 32 bits. ¿Cuál es el ancho de banda del sistema de memoria? única Usuario Profesores a) 2,5 ns 32 Mbytes por segundo c) 400 millones de bytes por segundo 32 bits d)

4

Elección única Un programa crea en memoria una larga secuencia de números de forma consecutiva. ¿Qué tipo de estrategia de mantenimiento de coherencia es más eficiente para ejecutar este programa en un sistema con jerarquía de memoria?

| memoria     | ?              |        |     |                                                        |  |
|-------------|----------------|--------|-----|--------------------------------------------------------|--|
| Usuari      | Profesore      | )      |     |                                                        |  |
| 0           | S              |        |     |                                                        |  |
|             |                | а      | 1)  | Escritura directa ("write-through")                    |  |
| ✓           | •              | b      | )   | Post-escritura ("write-back")                          |  |
|             |                | С      | :)  | Tanto a) como b) son igual de eficientes               |  |
|             |                | d      | l)  | No puede saberse qué técnica es mejor                  |  |
| Puntuaci    | ón: 1,00       |        |     |                                                        |  |
| Un Penti    | um funciona    | ando   | e e | n modo protegido                                       |  |
| Usuari<br>o | Profesor<br>es |        |     |                                                        |  |
| <b>√</b>    | •              | a<br>) |     | siempre tiene activa la unidad<br>de segmentación      |  |
|             |                | b<br>) |     | iempre tiene activa la unidad<br>e paginación          |  |
|             |                | c<br>) |     | iempre tiene activas la<br>egmentación y la paginación |  |
|             |                | d      | р   | uede tener desactivadas la                             |  |

segmentación o la paginación

¿Cuál de las siguientes afirmaciones acerca de una jerarquía de memoria es cierta?

| Usuar<br>io | Profeso<br>res |        |                                                                                                  |
|-------------|----------------|--------|--------------------------------------------------------------------------------------------------|
|             | •              | a<br>) | Para aumentar la eficiencia<br>se transfieren bloques<br>completos                               |
|             |                | b<br>) | Todas las otras<br>afirmaciones son falsas                                                       |
| X           |                | )      | Toda la información que la<br>CPU necesita está en el<br>nivel 1                                 |
|             |                | d<br>) | Si una palabra no se<br>encuentra en el tercer nivel<br>entonces se busca en el<br>segundo nivel |
| Duntuaci    | ón: ₋0 33      |        |                                                                                                  |

Puntuación: -0,33

6 Elección única Un computador emplea un sistema de memoria principal de 128 palabras y una memoria caché de 32 palabras. La organización de la memoria caché es totalmente asociativa y el tamaño de bloque es de 8 palabras. Se emplea el algoritmo de reemplzao FIFO. Si inicialmente la memoria caché está totalmente vacía, calcule el número de fallos cuando se lee la secuencia de direcciones de la memoria principal: 0000100, 1000001, 0000101, 0010011, 0100010, 1000100, 0000111.

| Usuario | Profesores |    |          |
|---------|------------|----|----------|
|         |            | a) | 3 fallos |
| ✓       | •          | b) | 4 fallos |
|         |            | c) | 5 fallos |
|         |            | d) | 6 fallos |



Puntuación: 1,00 10 El tamaño del registro indicador de una memoria asociativa de n palabras Elección de m bits es... única Usuari Profesor es 1 bit ) Χ n/m bits m bits ) d n bits

Cuando un operando se encuentra almacenado en un registro, se trata de un direccionamiento...

**Usuar Profesor** 

io es

a) directo a registro

Puntuación: -0,33

X b) a registro inmediato

c) a registro literal

d) ninguno de los anteriores

En las instrucciones aritméticas con dos operandos de un procesador con arquitectura de pila, los dos operandos...

**Usuar Profesor** 

io es

 a) son la cima de la pila y el elemento siguiente de la cima de la pila.

- b) pueden estar en cualquier posición de la pila.
- c) se introducen en la pila tras realizar la operación.
- d) son dos registros del procesador.

Sobre la segmentación:

#### Usuar Profesor

io es

- $\checkmark$
- a) Existen limitaciones al rendimiento provocadas por las instrucciones de salto y por las dependencias de datos.
- b) La frecuencia de reloj viene impuesta por la etapa más corta.
- c) Un procesador superescalar no puede estar segmentado.
- d) Es una técnica para comenzar simultáneamente la ejecución de varias instrucciones con el fin de reducir el tiempo de ejecución.

# ¿Cuál de las siguientes afirmaciones es falsa?

Usuar Profesor

io es

 $\checkmark$ 

- a) el bus de datos es bidireccional
- b) la anchura del bus de datos es de 16 bits
  - c) el bus de direcciones es unidireccional
  - d) el bus de control transporta señales de estado

¿Cuál de las siguientes instrucciones de IA32 (en sintaxis Intel) no es una instrucción de transferencia?

Usuar Profesor

io es

- a) lea eax, etiqueta
- ✓ •
- b) cmp eax, 15h
- c) push eax
- d) mov eax, 15h

¿Cuál es la característica tecnológica principal de la segunda generación de computadores?

Usuar Profesor

- a) Las válvulas
- b) La gran integración de los circuitos (VLSI)
- $\checkmark$
- c) Los transistores
  - d) Los circuitos integrados

¿En qué generación, dentro de la historia de los computadores digitales, aparece la

| segmentació            |                          |                                          | u uo 10  | o compatadores digitales, aparese la         |
|------------------------|--------------------------|------------------------------------------|----------|----------------------------------------------|
| Usuar Profe            | sor                      |                                          |          |                                              |
| io es                  |                          |                                          |          |                                              |
|                        | a) prin                  | nera                                     |          |                                              |
| X                      | b) seg<br>a              | und                                      |          |                                              |
| •                      | c) terc                  | era                                      |          |                                              |
|                        | d) cua                   | rta                                      |          |                                              |
|                        |                          |                                          |          |                                              |
| 1<br>Elección          | El tamaño<br>de m bits e |                                          | dor de ι | una memoria asociativa de n palabras         |
| única                  | Usuario                  | Profesores                               |          |                                              |
|                        |                          |                                          | a)       | n/m bits                                     |
|                        | $\checkmark$             | •                                        | b)       | n bits                                       |
|                        |                          |                                          | c)       | m bits                                       |
|                        |                          |                                          | d)       | 1 bit                                        |
|                        | Puntuaciór               | n: 1,00                                  |          |                                              |
| 2<br>Elección<br>única | -                        | líneas de direcciór<br>alabras? ¿Y en ur |          | ecesarias en un memoria RAM dinámica<br>ica? |
|                        | Usuario                  | Profesores                               |          |                                              |
|                        |                          |                                          | a)       | 18/9                                         |

b) 9/18 c) 18/18 d) 9/9

| 3<br>Elección     | ¿Cuál de las siguientes afirmaciones es falsa? Usuari Profesore |                |    |                                                                                               |  |  |
|-------------------|-----------------------------------------------------------------|----------------|----|-----------------------------------------------------------------------------------------------|--|--|
| única             | 0                                                               | s              |    |                                                                                               |  |  |
|                   |                                                                 |                | a) | el bus de datos es bidireccional                                                              |  |  |
|                   |                                                                 |                | b) | el bus de control puede<br>transportar señales de estado                                      |  |  |
|                   | <b>√</b>                                                        | •              | c) | la anchura del bus de datos es<br>siempre de 16 bytes                                         |  |  |
|                   |                                                                 |                | d) | el bus de direcciones es<br>unidireccional                                                    |  |  |
|                   | Puntuacio                                                       | ón: 1,00       |    |                                                                                               |  |  |
| 4<br>Elección     |                                                                 |                |    | a palabra de 16 bits 0x8965 en memoria según<br>nacenada a partir de la posición 0x1000 como: |  |  |
| Elección<br>única | Usuari<br>o                                                     | Profesor<br>es |    |                                                                                               |  |  |
|                   | X                                                               |                | а  | en el byte 0x1000 se guarda                                                                   |  |  |
|                   |                                                                 |                | )  | 0x91 y en el 0x1001 0xA6                                                                      |  |  |
|                   |                                                                 | •              | b  | en el byte 0x1000 se guarda                                                                   |  |  |
|                   |                                                                 |                |    | 0x89 y en el 0x1001 0x65                                                                      |  |  |
|                   |                                                                 |                | С  | en el byte 0x1000 se guarda                                                                   |  |  |
|                   |                                                                 |                |    | 0xA6 y en el 0x1001 0x91                                                                      |  |  |
|                   |                                                                 |                |    | en el byte 0x1000 se guarda<br>0x65 y en el 0x1001 0x89                                       |  |  |
|                   | Puntuacio                                                       | ón: -0,33      |    |                                                                                               |  |  |

5 Elección única El primer nivel de una jerarquía de memoria tiene una tasa de aciertos del 75% y las peticiones de memoria tardan 12 ns en completarse si dicha posición se encuentra en ese nivel y 100 ns si no es así. ¿Cuál es el tiempo medio de acceso de la jerarquía?

| Usuario | Profesores |    |        |
|---------|------------|----|--------|
|         |            | a) | 25 ns  |
|         | •          | b) | 34 ns  |
|         |            | c) | 88 ns  |
| X       |            | d) | 112 ns |
|         |            |    |        |

Puntuación: -0,33

6 Elección única Una memoria que está estructurada en palabras de 8 bits tiene una capacidad de 32 Kbits. ¿Cuántas líneas de dirección tiene dicha memoria?

Usuario Profesores

√

•

a) 12

b) 4

c) 32

d) 8

Puntuación: 1,00

7 Elección única ¿Qué política de colocación en caché necesita más comparadores, la correspondencia asociativa por conjuntos o la correspondencia por sectores?

Usu Profes ario ores

- a Depende de si es
  - mayor el número de bloques por conjunto o el número de sectores
  - b Depende de si es
  - ) mayor el número de conjuntos o el número de sectores
  - c Correspondencia por
  - ) sectores

- d Correspondencia
- ) asociativa por conjuntos

Puntuación: 1,00

8 Elección única En una caché con bloques de 32 bytes, ¿cuál es la dirección de memoria del primer byte del marco de bloque que contiene la dirección AC72 (en hexadecimal)?

| Usuario | Profesores |    |      |
|---------|------------|----|------|
|         | •          | a) | AC60 |
| X       |            | b) | AC6E |
|         |            | c) | AC70 |
|         |            | d) | AC72 |

Puntuación: -0,33

9 Elección única [T6.5]

En las políticas anticipativas de extracción de cache, ¿cuál de ellas se caracteriza por preextraer el bloque i+1 si se referencia al bloque i y se produce falta de bloque?

Usu Profes ario ores

- a Preextracción
- ) indexada
- b Preextracción
- ) siempre
- c Preextracción
- ) marcada

✓ • d Preextracción) por falta

10 Con 8 circuitos de memoria RAM de 1K x 8 se puede crear un memoria de:

Elección 
única

Us Prof 
ua esor 
rio es

a 1K x 64 
)

b 8K x 8 
)

c 2K x 32 
)

✓ • d Todas las 
) combinaciones 
anteriores son

posibles

Puntuación: 1,00

1 Elección única [T6.3]

Un computador con 10 bits en el bus de direcciones puede direccionar como máximo:

| Usuario     | Profesores |    |                |
|-------------|------------|----|----------------|
|             |            | a) | 1000 palabras  |
|             |            | b) | 65536 palabras |
| ✓           | •          | c) | 1024 palabras  |
|             |            | d) | 65535 palabras |
| Puntuación: | 1,00       |    |                |

2 Elección única Con respecto a la memoria virtual, ¿cómo deben ser las páginas para evitar tener tablas de páginas de gran tamaño?

Usuario Profesores

- a) Medianas
- b) Pequeñas

Χ

- c) Las tablas de páginas tiene un tamaño fijo e independiente del tamaño de las páginas
- d) Grandes

Puntuación: -0,33

3 Elección única Los valores de los registros Argumento y Máscara de una memoria asociativa son los siguientes:

Argumento: 010010 Máscara: 101011

Si en la primera posición de la memoria está almacenado el valor 0, y las siguientes celdas de memoria tienen el valor de la celda inmediatamente anterior incrementado en 1, siendo el valor de la última celda el 7, ¿cuál sería el valor del registro indicador o de marca?

Usuario Profesores

a) 00100010

b) 01001011

c) 10101100

X d) Ninguno de los anteriores

Puntuación: -0,33

4 Una caché de 64 palabras y correspondencia por sectores utiliza bloques Elección de una palabra. Si las direcciones de memoria principal son de 24 bits y única cada sector está constituido por 32 bloques, el campo etiqueta debe tener: Usuario **Profesores** a) 19 bits 18 bits b) c) 20 bits Χ d) 21 bits Puntuación: -0,33 5 El tamaño del registro de salida de una memoria asociativa de n palabras y Elección m bits/palabra es: única Usuario **Profesores** a) n+m bits n bits b) m bits c) Χ n\*m bits d) Puntuación: -0,33 6 A medida que nos acercamos a la CPU en una memoria organizada en Elección forma jerárquica, ¿qué suele ocurrir con respecto al tamaño de las única unidades de transferencia entre niveles? Usua Profes rio ores

a Aumenta
)

✓ • b Disminuye
)

c Permanece constante
)

d Todas las posibilidades
) anteriores suelen darse

7 ¿Cuál de las siguientes afirmaciones es falsa? Elección

Elección Usu Profes única ario ores

- a Las memorias DRAM
- ) presentan generalmente una capacidad de almacenamiento mucho mayor que las SRAM
- b Las memorias DRAM) son en general mucho
  - más rápidas que las SRAM
  - c La operación de
  - ) lectura de una celda DRAM es destructiva
  - d Una celda DRAM sólo
  - ) necesita un transistor y un condensador

Puntuación: 1,00

8 [T6.1]

Elección única En una memoria organizada en forma jerárquica, ¿qué suele ocurrir con respecto al tamaño de las unidades de transferencia entre niveles, conforme se baja de nivel hacia el procesador?

Usu Profe ario sores

a Aumenta

b Disminuye)

- c Aumenta en algunos
- ) niveles y disminuye en otros
- d Todas las
- ) posibilidades anteriores suelen darse

# 9 En el contexto de las DRAM, RAS significa: Elección Us Prof única uar esor io es a Refresh After ) Select (refresco después de selección de la memoria) b Row Access ) Strobe (impulso de acceso a filas) c Random Access ) Strobe (impulso de acceso aleatorio) d Random Access ) Shot (disparo de acceso aleatorio) Puntuación: 1,00 10 La caché es gestionada por: Elección Usu Profe única ario sores a el programador b el sistema ) operativo c algoritmos hardware

Χ

Puntuación: -0,33

d ninguna es ) cierta

| 1<br>Elección          | El tamaño del registro indicador de una memoria asociativa de n palabras x m bits/palabra es: |                             |    |                  |                                                                          |  |
|------------------------|-----------------------------------------------------------------------------------------------|-----------------------------|----|------------------|--------------------------------------------------------------------------|--|
| única                  | Usuario                                                                                       | Profesore                   | es |                  |                                                                          |  |
|                        |                                                                                               | •                           |    | a)               | n bits                                                                   |  |
|                        |                                                                                               |                             |    | b)               | un bit                                                                   |  |
|                        |                                                                                               |                             |    | c)               | m bits                                                                   |  |
|                        | X                                                                                             |                             |    | d)               | n/m bits                                                                 |  |
|                        | Puntuación                                                                                    | -0,33                       |    |                  |                                                                          |  |
| 2<br>Elección<br>única | -                                                                                             |                             |    |                  | ne necesita más comparadores, la<br>untos o la correspondencia por       |  |
|                        | Usuario                                                                                       | Profesores                  |    |                  |                                                                          |  |
|                        |                                                                                               | •                           | a) | de blo           | nde de si es mayor el número<br>ques por conjunto o el<br>ro de sectores |  |
|                        |                                                                                               |                             | b) | Corres<br>conjur | spondencia asociativa por<br>ntos                                        |  |
|                        | X                                                                                             |                             | c) | =                | nde de si es mayor el número<br>njuntos o el número de<br>res            |  |
|                        |                                                                                               |                             | d) | Corre            | spondencia por sectores                                                  |  |
|                        | Puntuación                                                                                    | -0,33                       |    |                  |                                                                          |  |
| 3<br>Elección          | -                                                                                             | s siguientes<br>mayores pre |    |                  | de tipos de memoria está ordenada de                                     |  |
| única                  | Usuario                                                                                       | Profesores                  | S  |                  |                                                                          |  |
|                        | ✓                                                                                             | •                           |    | a) F             | FPM, EDO, RDRAM                                                          |  |
|                        |                                                                                               |                             |    | b) E             | EDO, SRAM, FPM                                                           |  |
|                        |                                                                                               |                             |    | c) S             | SDRAM, DDR, EDO                                                          |  |
|                        |                                                                                               |                             |    | d) [             | DDR, SDRAM, FPM                                                          |  |
|                        |                                                                                               |                             |    |                  |                                                                          |  |

Puntuación: 1,00

Elección única ¿A qué tipo de localidad de memoria hace referencia la siguiente afirmación: "si se referencia un elemento, los elementos cercanos a él serán referenciados pronto"?

| Usuari<br>o | Profesor<br>es |        |                                             |
|-------------|----------------|--------|---------------------------------------------|
| X           |                | a<br>) | Ninguna de las otras respuestas es correcta |
|             |                | b<br>) | Localidad temporal                          |
|             |                | c<br>) | Localidad secuencial                        |
|             | •              | d<br>) | Localidad espacial                          |

Puntuación: -0,33

5 Elección única ¿Cuál de las siguientes afirmaciones acerca de las memorias RAM estáticas es falsa?

| Usuar<br>io | Profeso<br>res |        |                                                                                                                        |
|-------------|----------------|--------|------------------------------------------------------------------------------------------------------------------------|
| ✓           | •              | a<br>) | El número de transistores<br>necesario para implementar<br>cada celda es menor que<br>en las memorias RAM<br>dinámicas |
|             |                | b<br>) | Los datos almacenados se<br>mantienen por un tiempo<br>indefinido                                                      |
|             |                | c<br>) | Las operaciones de lectura no son destructivas                                                                         |
|             |                | d<br>) | Son más veloces que las memorias RAM dinámicas                                                                         |

6 Elección única En una caché con 64 bytes de longitud de línea, ¿cuál es la dirección de memoria de la primera palabra de la línea de caché que contenga la posición de memoria 0xBEE3DE72?

Usuario Profesores

- a) 0xBEE3DE6E
- b) 0xBEE3DE70
- c) 0xBEE3DE40
  - d) 0x0EE3DE72

Puntuación: 1,00

# 7 Elección única

En una caché con 64 bytes de longitud de línea, ¿qué bits de una dirección de memoria se utilizan para determinar a qué byte dentro de la línea se refiere dicha dirección?

Usu Profes ario ores

- a Los 6 bits menos
  - ) significativos
  - b Los 6 bits más
  - ) significativos
  - c Los 4 bits menos
  - ) significativos
  - d Los 4 bits más
  - ) significativos

Puntuación: 1,00

# 8 Elección única

¿Cuántas líneas de dirección son necesarias en un memoria RAM de 64 K palabras dinámica? ¿Y estática?

Usuario Profesores

- a) 8/8
- b) 16/8
- c) 16 / 16

/ • d) 8/16



- b) 32 bits
- c) 8 bits
- d) 64 bits

Puntuación: 1,00

| 7<br>Elección | Sobre un sistema que utiliza un esquema de memoria virtual con segmentación paginada podemos decir que:                        |            |    |                                                                                                   |  |  |  |
|---------------|--------------------------------------------------------------------------------------------------------------------------------|------------|----|---------------------------------------------------------------------------------------------------|--|--|--|
| única         | Usuario                                                                                                                        | Profesores |    |                                                                                                   |  |  |  |
|               | X                                                                                                                              |            | a) | Es un sistema de correspondencia<br>entre direcciones virtuales y<br>direcciones en memoria caché |  |  |  |
|               |                                                                                                                                |            | b) | Entre disco y memoria principal se transfieren segmentos completos                                |  |  |  |
|               |                                                                                                                                |            | c) | Las respuestas a y b son ciertas                                                                  |  |  |  |
|               |                                                                                                                                | •          | d) | Las respuestas a y b son falsas                                                                   |  |  |  |
|               | Puntuación                                                                                                                     | : -0,33    |    |                                                                                                   |  |  |  |
| 8<br>Elección | A medida que aumenta el tamaño de página en un sistema de memoria virtual, ¿qué ocurre con el tamaño de las tablas de páginas? |            |    |                                                                                                   |  |  |  |
| única         | Usuario                                                                                                                        | Profesores |    |                                                                                                   |  |  |  |
|               |                                                                                                                                |            | a) | Aumenta                                                                                           |  |  |  |
|               | $\checkmark$                                                                                                                   | •          | b) | Disminuye                                                                                         |  |  |  |
|               |                                                                                                                                |            | c) | Permanece constante                                                                               |  |  |  |
|               |                                                                                                                                |            | d) | Ninguna de las anteriores                                                                         |  |  |  |
|               | Puntuación                                                                                                                     | : 1,00     |    |                                                                                                   |  |  |  |

¿En cuál de los siguientes casos es más adecuado utilizar DRAM que SRAM? Usuar Profesor

- a) Un sistema de memoria en el que el precio es el factor más importante.
- X b) Una memoria caché.
  - c) Un diseño en el que es importante que los datos se puedan almacenar durante una gran cantidad de tiempo sin que se realice ninguna acción por parte del procesador.
  - d) Un sistema de memoria en el que las prestaciones son el objetivo más importante

En una jerarquía de memoria, a medida que nos alejamos de la CPU:

Usuar Profesor

io es

- a) el tiempo de transferencia disminuye
- b) el tamaño de la unidad de transferencia entre dos niveles aumenta
  - c) el tamaño de la memoria disminuye
  - d) el coste por byte aumenta

¿En qué tipo de traducción de memoria virtual se utilizan los campos base y límite? Usuar Profesor

- a) Segmentación
- X b) Paginación
  - c) Tanto en a) como en b)
  - d) Ni en a) ni en b)

Elección única

[T6.1]

El ancho de banda de memoria es:

| Usuario | Profesores |    |                                                                                                                               |
|---------|------------|----|-------------------------------------------------------------------------------------------------------------------------------|
| X       |            | a) | el número de bits que se pueden transferir entre ésta y<br>la CPU en paralelo en una sola operación de lectura o<br>escritura |
|         |            | b) | el tiempo que se tarda en transferir una palabra entre<br>memoria y CPU                                                       |
|         |            | c) | el intervalo de frecuencias de reloj permitidas entre<br>memoria y CPU                                                        |
|         | •          | d) | ninguna de las anteriores es cierta                                                                                           |

Puntuación: -0,33

¿En qué tipo de ciclo de refresco RAS# permanece a 1?

Usuar Profesor

io es

- a) Sólo RAS#
- b) CAS# antes de RAS#
- X c) Refresco transparente
  - d) En ninguno de los anteriores

¿Cuántas líneas de dirección son necesarias en un memoria RAM de 256 K palabras dinámica? ¿Y estática?

| diriarriiod. C | r cotation: |    |       |
|----------------|-------------|----|-------|
| Usuario        | Profesores  |    |       |
| X              |             | a) | 18/9  |
|                |             | b) | 18/18 |
|                |             | c) | 9/9   |
|                | •           | d) | 9/18  |

¿Cuál de las siguientes afirmaciones acerca de las memorias RAM dinámicas es cierta?

# Usuario Profesores

- X a) Las operaciones de lectura no son destructivas
  - b) Las operaciones de escritura sirven como operaciones de refresco
    - c) Las celdas de almacenamiento son complejas
    - d) Los datos permanecen en cada celda indefinidamente

El objetivo de un diseño CISC es...

Usuar Profesor

io es

- X a) disminuir el tamaño medio de instrucción.
  - b) disminuir el número medio de ciclos por instrucción.
  - c) disminuir la frecuencia de reloj.
  - d) disminuir el número de instrucciones a ejecutar por un programa.

¿En qué tipo de memoria virtual es un problema la fragmentación externa?

| Usuario | Profesores |    |                                   |
|---------|------------|----|-----------------------------------|
| X       |            | a) | Memoria paginada                  |
|         | •          | b) | Memoria segmentada                |
|         |            | c) | Memoria con segmentación paginada |
|         |            | d) | En ninguno de ellos               |

La memoria virtual del computador es:

Usuario Profesores

- a) Más rápida que la memoria principal.
- b) De menor capacidad que la memoria principal.
- c) a) y b) son correctas.
- d) Ninguna de las anteriores es correcta.

¿En qué pareja de registros están el dato/instrucción que se leerá o escribirá en memoria, y la dirección de memoria?

Usuar Profesor

 $\checkmark$ 

io es

 $\checkmark$ 

- a) MBR y PC
- b) MBR y MAR
  - c) MAR y ACUMULADOR
  - d) IR y ACUMULADOR

El ancho de palabra de una memoria corresponde a:

Usuar Profesor

io es

- a) El número que identifica unívocamente cada posición de la memoria.
- b) El número de posiciones que la componen.
- X c) La longitud del registro de direcciones de la memoria.
  - d) La longitud del registro de datos de la memoria.

Un programa crea en memoria una larga secuencia de números de forma consecutiva. ¿Qué tipo de estrategia de mantenimiento de coherencia es más eficiente para ejecutar este programa en un sistema con jerarquía de memoria? Usuar Profesor

- a) Escritura directa ("write-through")
- b) Post-escritura ("write-back")
  - c) Tanto a) como b) son igual de eficientes
  - d) No puede saberse qué técnica es mejor

Una sentencia en C del tipo "while (test) body;" puede transformarse en código "goto" como:

## Usuar Profesor

io es

Χ

- a) if (test) goto true; goto done; true: body; done:
- b) if (!test) goto done; loop: body; if (test) goto loop; done:
  - c) loop: body; if (test) goto loop;
  - d) loop: if (test) goto done; body; goto loop; done:

Si un byte puede agrupar píxeles consecutivos, un modo de vídeo de 512 x 256 píxeles y 16 colores por píxel ocupa una memoria de:

| Usuario | Profesores |    |        |
|---------|------------|----|--------|
| ✓       | •          | a) | 64 KB  |
|         |            | b) | 8 KB   |
|         |            | c) | 128 KB |
|         |            | d) | 2 MB   |

¿Cuál de los siguientes microprocesadores no es de 64 bits?

Usuari Profesor

o es

- a) Pentium III
  - b) Core i7
  - c) Core 2

X d) Itanium

Si usamos una estructura de bus con DMA:

**Usuar Profesor** 

io es

Χ

- a) podemos prescindir de controladores de E/S ya que el controlador de DMA se ocupa de controlar las transferencias hacia/desde los periféricos.
- b) la CPU puede dejar las transferencias entre MP y periféricos en manos de este controlador (DMA) y seguir ejecutando otras instrucciones.
  - c) la velocidad de este controlador establece la velocidad del bus

del sistema.

d) al bus del sistema sólo se conecta la CPU y la MP, ya que el DMA se conecta directamente a MP para realizar las transferencias de datos.

En IA32, el registro contador de programa se denomina:



io es

- a) EIP
  - b) PC
- X c) RIP
  - d) PC R

La memoria virtual del computador es:

#### **Usuar Profesor**

io es

- a) Más rápida que la memoria principal.
- b) De menor capacidad que la memoria principal.
- c) a) y b) son correctas.
- ✓ d) Ninguna de las anteriores es correcta.

La memoria caché del computador es:

Usuario Profesores

- a) Más rápida que la memoria principal
- b) De menor capacidad que la memoria principal
- ✓ a) y b) son correctas
  - d) Ninguna de las anteriores es correcta

¿Qué política de memoria virtual para colocar nuevos segmentos en los huecos libres de la memoria principal evita el que se generen huecos pequeños?

| Usuario | Profesores |    |                          |
|---------|------------|----|--------------------------|
| X       |            | a) | Mejor ajuste             |
|         | •          | b) | Peor ajuste              |
|         |            | c) | Primer ajuste            |
|         |            | d) | Ninguna de las anteriore |
|         |            |    |                          |

En el Pentium, el TLB permite buscar rápidamente...

| Usuario                | Profesores                                                                                                                                          |              |                                                |  |
|------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------|--------------|------------------------------------------------|--|
| X                      | a)                                                                                                                                                  | El descripto | r de un segmento a partir de un selector       |  |
|                        | b)                                                                                                                                                  | La direcciór | n lineal a partir de la dirección virtual      |  |
|                        | c)                                                                                                                                                  | El contenido | o de un registro caché a partir de un selector |  |
|                        | • d)                                                                                                                                                | La direcciór | n física a partir de la dirección lineal       |  |
| 4<br>Elección<br>única | [T6.5] ¿En qué se diferencian las estrategias de mantenimiento de coherencia el memoria "escritura directa" y "post-escritura"?  Usuario Profesores |              |                                                |  |
|                        | •                                                                                                                                                   | a)           | En cuándo tiene lugar la actualización         |  |
|                        |                                                                                                                                                     | b)           | En cómo tiene lugar la actualización           |  |
|                        |                                                                                                                                                     | c)           | Tanto en a) como en b)                         |  |
|                        | X                                                                                                                                                   | d)           | Ni en a) ni en b)                              |  |
|                        | Puntuación: -0,33                                                                                                                                   |              |                                                |  |

| 5                 | [T6.5]                                                                                                                                                                                        |            |    |                                 |  |
|-------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------|----|---------------------------------|--|
| Elección<br>única | En un sistema con memoria de bytes y líneas de cache de 64 bytes, ¿qué bits de una dirección de memoria se utilizan para determinar a qué byte dentro de la línea se refiere dicha dirección? |            |    |                                 |  |
|                   |                                                                                                                                                                                               |            |    |                                 |  |
|                   | Usuario                                                                                                                                                                                       | Profesores |    |                                 |  |
|                   | $\checkmark$                                                                                                                                                                                  | •          | a) | Los 6 bits menos significativos |  |
|                   |                                                                                                                                                                                               |            | b) | Los 6 bits más significativos   |  |
|                   |                                                                                                                                                                                               |            | c) | Los 4 bits menos significativos |  |
|                   |                                                                                                                                                                                               |            | d) | Los 4 bits más significativos   |  |
|                   | Puntuació                                                                                                                                                                                     | n: 1,00    |    |                                 |  |

¿Cuántas líneas de dirección son necesarias en un memoria RAM dinámica de 64 K palabras? ¿Y en una estática?

| Usuario | Profesores |    |         |
|---------|------------|----|---------|
| X       |            | a) | 8 / 8   |
|         | •          | b) | 8 / 16  |
|         |            | c) | 16 / 8  |
|         |            | d) | 16 / 16 |

Una memoria SRAM tiene una capacidad de 64 Kbits y precisa 12 líneas de dirección para su manejo. Indique cuál es el tamaño de palabra de dicha memoria:

| Usuario | Profesores |    |         |
|---------|------------|----|---------|
| X       |            | a) | 8 bits  |
|         | •          | b) | 16 bits |
|         |            | c) | 32 bits |
|         |            | d) | 64 bits |

¿Cuál de las siguientes afirmaciones es falsa?

Usuario Profesores

- La lectura de un bit de la matriz de almacenamiento de una memoria DRAM proporciona una señal mucho más débil que la suministrada por los inversores de una celda de memoria SRAM.
- X b) Una celda DRAM sólo necesita un transistor y un condensador.
  - Las memorias DRAM presentan generalmente una capacidad de almacenamiento mucho mayor que las SRAM.
  - d) Las memorias DRAM son en general mucho más rápidas que las SRAM

¿Cuál es el tamaño de la marca de cache en un microprocesador con 32 KB de memoria cache asociativa por conjuntos con 16 palabras de 32 bits por bloque y 8 bloques por conjunto, si el microprocesador es capaz de direccionar 1 MB de memoria principal (memoria de bytes)?

| (       | , , .      |    |         |  |
|---------|------------|----|---------|--|
| Usuario | Profesores |    |         |  |
| X       |            | a) | 10 bits |  |
|         |            | b) | 6 bits  |  |
|         | •          | c) | 8 bits  |  |
|         |            | d) | 7 bits  |  |

¿En qué se diferencian las estrategias de mantenimiento de coherencia en memoria escritura directa y post-escritura?

**Usuar Profesor** 

io es

- a) En cuándo tiene lugar la actualización
- X b) En cómo tiene lugar la actualización
  - c) Tanto en a) como en b)
  - d) Ni en a) ni en b)

¿Cuál de los siguientes grupos de señales son entradas a la unidad de control?

#### Usuar Profesor

io es

Χ

- a) Las señales de carga/incremento/desplazamiento de registros
- b) Las señales de selección de entradas de multiplexores del datapath
- c) Los bits del registro de indicadores (flags)
  - d) Los bits de las opciones b y c

Son funciones de la unidad de control:

#### Usuar Profesor

io es

- a) la codificación de las instrucciones máquina
- b) la lectura de memoria principal de la instrucción apuntada por el μPC
  - c) el secuenciamiento de las instrucciones máquina
    - d) todas las respuestas son ciertas

Un sistema no segmentado tarda 10 ns en procesar una instrucción. Las instrucciones pueden ser procesadas en un cauce (pipeline) de 5 segmentos con un ciclo de reloj de 4 ns. Cuando se procesan muchas instrucciones, la ganancia máxima de velocidad que se obtiene se acerca a:

# Usuar Profesor

io es

• a) 2, 5

Χ

- b) 5
- c) 50
- d) 4

Una memoria que está organizada en palabras de 8 bits tiene una capacidad de 32 Kbits. ¿Cuántas líneas de dirección tiene dicha memoria?

# **Usuar Profesor**

io es

- a) 8
- b) 4

√ • c) 1

2

d) 3

2

Una unidad de control microprogramada con direccionamiento explícito con dos direcciones por microinstrucción, tiene una memoria de control con 35 bits de longitud de palabra. Si las microinstrucciones emplean 15 bits en total para los campos de control y de tipo y condición de salto, el número máximo de palabras de la memoria de control de esta unidad de control microprogramada es de:

#### Usuar Profesor



La microprogramación vertical se caracteriza por tener:

# Usuar Profesor

io es

- a) microinstrucciones largas
- b) capacidad para expresar un alto grado de paralelismo en las microoperaciones a ejecutar
- c) escaso o ningún solapamiento entre campos
- ✓ d) mucha codificación

d) 20

¿De qué depende el tamaño del contador de programa?

#### Usuar Profesor

io es

- a) de la longitud del código de operación
- b) del ancho del bus de datos
- c) el tamaño no importa
- d) ninguna de las anteriores es cierta

Si queremos almacenar la palabra de 16 bits 9660h en memoria según "little-endian", quedará almacenada a partir de la posición 1000h como:

#### Usuar Profesor

- a) en el byte 1000h se guarda 60h y en el 1001h se guarda
  96h
- b) en el byte 1000h se guarda 96h y en el 1001h se guarda 60h

- c) en el byte 1000h se guarda 69h y en el 1001h se guarda 06h
- d) en el byte 1000h se guarda 06h y en el 1001h se guarda 69h

El direccionamiento relativo a registro base utiliza...

# Usuar Profesor

io es

Χ

- a) un registro.
- b) dos registros.
- c) dos desplazamientos contenidos en la propia instrucción.
- d) un registro y un desplazamiento.

Con 8 circuitos de memoria RAM de 1K x 8 se puede crear un memoria de:

#### **Usuar Profesor**

io es

a) 1K x 64

X

- b) 8K x 8
- c) 2K x 32
- d) Todas las combinaciones anteriores son posibles

# 8. Si el registro EAX contiene X, la sentencia en C x &= 0x1;

se traducirá a ensamblador como:

#### Usuar Profesor

io es

- a) sarl %eax
- b) orl \$0x1, %eax

/

- c) andl \$1, %eax
  - d) shrl %eax

Una unidad de control microprogramada con secuenciamiento explícito con dos direcciones por microinstrucción, tiene una memoria de control con 35 bits de longitud de palabra. Si las microinstrucciones emplean 15 bits en total para los campos de control y de tipo y condición de salto, el número máximo de palabras de la memoria de control de esta unidad de control microprogramada es de:

| Usuario | Profesores |    |      |
|---------|------------|----|------|
|         |            | a) | 20   |
| ✓       | •          | b) | 2^10 |
|         |            | c) | 2^20 |
|         |            | d) | 10   |

El sufijo I de la instrucción movl significa:

#### **Usuar Profesor**

io es

a) Que la instrucción usa ordenación de bytes little-endian en lugar de big-endian.

X

- b) Que la instrucción afecta a la parte de 16 bits más a la izquierda de los operandos (left word).
- c) Que la instrucción trabaja con operandos de 32 bits (long word).
  - d) Que la instrucción afecta a los 16 bits menos significativos de los operandos (low word).

En una arquitectura RISC típica:

#### Usuar Profesor

io es

- a) no puede usarse segmentación.
- b) la programación resulta mucho más simple que en una arquitectura CISC.
- c) se usa un porcentaje elevado de las instrucciones del repertorio.
- d) la UC es más compleja que en una arquitectura CISC.

Son funciones de la unidad de control:

Usuar Profesor

- a) la codificación de las instrucciones máquina
- b) la lectura de memoria principal de la instrucción apuntada por el μPC

- c) el secuenciamiento de las instrucciones máquina
  - d) todas las respuestas son ciertas

Un computador tiene una memoria de control de 640 palabras de 70 bits, de las que 280 son diferentes. ¿Qué ahorro en número de bits obtendríamos si usáramos nanoprogramación en lugar de microprogramación?

#### Usuar Profesor

io es

- a) 19440
  - b) 42280
  - c) 9840
- X d) ninguno de los anteriores resultados es exacto.

La idea de desarrollar máquinas CISC surgió para:

#### Usuar Profesor

io es

- X a) simplificar el diseño hardware de la UC.
  - b) tener instrucciones cercanas al lenguaje de alto nivel.
    - c) conseguir un conjunto de instrucciones cortas y sencillas de decodificar.
    - d) ninguna de las respuestas anteriores es cierta.

En el RISC-I, una ventana de registros contiene, entre otros registros,...

# **Usuar Profesor**

io es

- a) registros para recibir parámetros del procedimiento llamador
  - b) registros para almacenar matrices de enteros
  - c) registros para enviar parámetros a otros procesos
- X d) todas las respuestas son falsas

En 8086, los parámetros a las subrutinas se pueden pasar:

#### Usuar Profesor

- a) a través de variables globales
- X b) a través de los registros
  - c) a través de la pila
  - d) todas las anteriores son ciertas

En el direccionamiento indirecto a través de registro, la dirección efectiva...

Usuar Profesor

io es

- X a) se encuentra en una dirección de memoria.
  - b) se encuentra en un registro general del procesador.
    - c) se calcula como la suma del contenido de dos registros.
    - d) se encuentra en el registro de instrucción.

Una dirección de memoria se refiere siempre a:

Usuar Profesor

io es

- a) una palabra
- b) 16 bits
- c) un byte
- d) ninguna de las anteriores

Aunque en general el entrelazado de memoria de orden inferior provoca menos conflictos en el acceso a memoria, ¿en cuál de los siguientes casos un entrelazado de orden superior provocaría menos conflictos?

N = 2<sup>n</sup> palabras, M = 2<sup>n</sup> módulos, módulo i, 0 <= i <= M

Usuari Profesore

a s

- a) Información distribuida en posiciones i \* 2<sup>n</sup>(n-m)
  - b) En cualquier caso
  - c) En ningún caso
  - d) Información distribuida en posiciones consecutivas

¿Cuál de las siguientes parejas de microprocesadores representa mejor los conceptos RISC?

Usuar Profesor

io

es

- a) Pentium, Athlon
- 1
- b) MIPS, SPARC
- c) Itanium, Alpha
- d) PA-RISC, PowerPC

Para direccionar una memoria de bytes en la que quepan 2G palabras de 32 bits se necesitarán:

# Usuar Profesor

- io es
- a) 31 bits como mínimo
- Χ
- b) 32 bits exactamente
- c) 21 bits como máximo
- d) 33 bits como mínimo

# ¿Cuántas entradas suele tener un TLB?

| Usuario | Profesores |    |                                                               |
|---------|------------|----|---------------------------------------------------------------|
| X       |            | a) | Más que el número de páginas de la memoria virtual            |
|         |            | b) | Una única entrada correspondiente a la última página accedida |
|         |            | c) | Tantas como número de páginas tenga la memoria física         |
|         | •          | d) | Muchas menos que el número de página de la memoria virtual    |

El microprocesador de la familia x86 usado en los primeros IBM PC originales fue el: Usuar Profesor

io es
a) Pentiu
m

b) 80486

X c) 8085

• d) 8088

1 [T1.2]
Elección En la captación de la instrucción:
única Usuario Profesores

- a) en MAR indicamos la dirección donde está la instrucción y en MBR recogemos la instrucción.
- en MAR indicamos la dirección donde está la instrucción y en la ALU recogemos la instrucción.
- en MBR indicamos la dirección donde está la instrucción y en MAR recogemos la instrucción.
- d) en MBR indicamos la dirección donde está la instrucción y en la ALU recogemos la instrucción.

| 2<br>Elección<br>única | ¿Cuál de las siguientes no es una característica de los computadores RISC?  Usuario Profesores                                  |    |
|------------------------|---------------------------------------------------------------------------------------------------------------------------------|----|
|                        | a) Un computador RISC no debe<br>emplear microprogramación.                                                                     |    |
|                        | b) Las funciones que realizan los computadores RISC deben ser lo más complejas y potentes que sea posible.                      |    |
|                        | X c) La decodificación de las instrucciones debe ser simple: un computador RISC debería emplear un único formato de instrucción |    |
|                        | d) Para acelerar el computador RISC se emplean técnicas de pipelining.                                                          |    |
|                        | Puntuación: -0,33                                                                                                               |    |
| 3<br>Elección<br>única | [T1.2]<br>¿Qué arquitectura se caracteriza por presentar una gran variación en l<br>longitud de las instrucciones?              | la |
|                        | Usuari Profesore<br>o s                                                                                                         |    |
|                        | X a) registro-registro                                                                                                          |    |
|                        | b) registro-memoria                                                                                                             |    |
|                        | • c) memoria-memoria                                                                                                            |    |

d) ninguna de las anteriores es

cierta

Puntuación: -0,33

4 Elección única [T1.3]

Un computador con 13 líneas de direcciones utiliza E/S mapeada a memoria. Si se supone que cada uno de los periféricos ocupa 4 direcciones y que el número de periféricos que se planea conectar es de 2^10, ¿qué tamaño de memoria admite el computador?

#### Usuario Profesores

Χ

- a) 2<sup>10</sup> palabras
- b) 2^12 palabras
  - c) 2<sup>13</sup> palabras
  - d) Ninguna de las anteriores

Puntuación: -0,33

Elección única ¿De qué depende el tamaño del contador de programa?

Usuar Profeso io res

Χ

- a De la longitud del código de
- operación de las instrucciones.
- b Del número de
- instrucciones diferentes y de los tipos de direccionamiento posibles.
- c Del número de direcciones
  - ) de memoria.
  - Del ancho del bus de datos.

Puntuación: -0,33

6 Si queremos almacenar la palabra de 16 bits 0x8965 en memoria según "big-endian", quedará almacenada a partir de la posición 0x1000 como: Elección única Usua Profes rio ores a en el byte 0x1000 se ) guarda 0x91 y en el 0x1001 0xA6 b en el byte 0x1000 se guarda 0xA6 y en el 0x1001 0x91 c en el byte 0x1000 se ) guarda 0x65 y en el 0x1001 0x89 d en el byte 0x1000 se guarda 0x89 y en el 0x1001 0x65 Puntuación: 1,00 7 Elección memoria, o el dato que se va a escribir en memoria?

única

¿En qué registro está contenido el último dato (o instrucción) leído de

Usuario Profesores

- Acumulador. a)
- b) PC.
- MBR. c)
  - d) MAR.

8 [T1]

Elección En una arquitectura RISC típica: única

Usu Profe ario sores

- a se usa un porcentaje
  - ) elevado de las instrucciones del repertorio.
  - b la UC es más
  - ) compleja que en una arquitectura CISC.
  - c no puede usarse
  - ) segmentación.
  - d la programación
  - ) resulta mucho más simple que en una arquitectura CISC.

Puntuación: 1,00

9 [T1.2]

Elección única ¿Cuál de las siguientes afirmaciones es incorrecta?

Us Prof uar esor io es

- a El modo de
- ) direccionamiento permite determinar un operando o la ubicación del operando.
- b El repertorio de
- ) instrucciones es el conjunto de operaciones que es capaz de interpretar la unidad de control.
- c Los operandos
  - ) siempre están almacenados en

memoria.

d El repertorio de
 ) instrucciones
 debe ser capaz de realizar una tarea en un tiempo finito.

Puntuación: 1,00

10 Elección única ¿En qué generación, dentro de la historia de los computadores digitales, aparecen las memorias de semiconductores?

Usu Profe ario sores

- a Cuarta
  - ) generación.

X b Segunda

- ) generación.
- c Quinta
- ) generación.
- d Tercera
- ) generación.

Puntuación: -0,33

| 1<br>Elección<br>única | El registro<br>Usuario                                                       | MDR/MBR Profesores |        |                                                                                                                                |  |  |
|------------------------|------------------------------------------------------------------------------|--------------------|--------|--------------------------------------------------------------------------------------------------------------------------------|--|--|
|                        | ✓                                                                            | •                  | a)     | contiene el valor que va a ser<br>almacenado en la memoria, o bien se<br>usa para recibir un valor procedente de<br>la memoria |  |  |
|                        |                                                                              |                    | b)     | contiene el código de operación de la instrucción que se está ejecutando                                                       |  |  |
|                        |                                                                              |                    | c)     | especifica la dirección en memoria de<br>la palabra que va a ser escrita o leída                                               |  |  |
|                        |                                                                              |                    | d)     | contiene la dirección de la próxima instrucción que va a ser captada de memoria                                                |  |  |
|                        | Puntuació                                                                    | n: 1,00            |        |                                                                                                                                |  |  |
| 2<br>Elección<br>única | El programador de lenguaje ensamblador necesita conocer:  Usuario Profesores |                    |        |                                                                                                                                |  |  |
| arnoa                  | <b>√</b>                                                                     | •                  | a) la  | a arquitectura del ordenador.                                                                                                  |  |  |
|                        |                                                                              |                    | b) 6   | el diseño RTL del procesador.                                                                                                  |  |  |
|                        |                                                                              |                    | c) la  | a microarquitectura del procesador.                                                                                            |  |  |
|                        |                                                                              |                    | d) t   | odas las respuestas son ciertas.                                                                                               |  |  |
|                        | Puntuació                                                                    | n: 1,00            |        |                                                                                                                                |  |  |
| 3<br>Elección          | El espacio direccionable de memoria de un computador depende del diseño del: |                    |        |                                                                                                                                |  |  |
| única                  | Usuari<br>o                                                                  | Profesore<br>s     |        |                                                                                                                                |  |  |
|                        | X                                                                            |                    | a) Nir | nguna de las otras es correcta                                                                                                 |  |  |
|                        |                                                                              |                    | b) Bu  | s de datos                                                                                                                     |  |  |
|                        |                                                                              |                    | c) a)  | y b) son correctas                                                                                                             |  |  |

## d) Bus de direcciones

Puntuación: -0,33

Elección única

Usuari Profesor

- o es
- a la programación resulta
- ) mucho más simple que en una arquitectura CISC.
- b la UC es más compleja que en
- ) una arquitectura CISC.
- c no puede usarse
- ) segmentación.
- ✓ •
- d se usan muchas instrucciones
- ) de las disponibles en el conjunto de instrucciones.

Puntuación: 1,00

5 [T1.2]

Elección única En el direccionamiento inmediato, tras captarse completamente la instrucción:

Usuar Profeso io res

- a se accede al operando, que
- ) se encuentra almacenado en uno de los registros programables.
- se accede al operando, que
- está contenido en una posición de memoria principal.
- c el código de operación
- ) contiene el operando.

d se accede al operando, que

) es una constante contenida en la propia instrucción.

# 6 [T1.4] Elección Si un computador X ejecuta un programa de 450 millones de instrucciones en 26 segundos y un computador Y tarda 14 segundos en ejecutar ese única mismo programa, ¿cuántas veces es más rápido el computador Y que el X? Usuario **Profesores** a) 1,857 b) 1,538 0,538 c) 12 d) Puntuación: 0,00 7 [T1.5] Elección La primera generación de computadores se caracteriza por el uso de: única Usuari Profesor 0 es Tubos de vacío. b Transistores. ) Fibra óptica. С ) Microprocesador es. Puntuación: 1,00 8 [T1.3] Elección El espacio direccionable de memoria de un computador depende del diseño única del: Usu Profe ario sores a Bus de direcciones b Bus de datos Χ c a) y b) son correctas

)

- d Ninguna de las
- ) anteriores es correcta

Puntuación: -0,33

9 [T1.3]

Elección única En un sistema con dos buses separados, uno para el subsistema de memoria y otro para la E/S...

Us Prof uar esor io es

- a el bus que une la
  - ) memoria y el procesador suele funcionar a la velocidad de la memoria
- X b el bus de E/S
  - ) funciona a la velocidad del periférico más rápido
  - c ambos buses
  - ) tienen que tener el mismo ancho de banda
  - d Ninguna de las
  - ) respuesta anteriores es cierta

Puntuación: -0,33

10 [T1.2]

Elección En la captación de la instrucción: única

Us Prof ua esor rio es

✓ • a en MAR

) indicamos la dirección donde está la instrucción y en MBR recogemos la instrucción.

### b en MBR

) indicamos la dirección donde está la instrucción y en la ALU recogemos la instrucción.

## c en MBR

 indicamos la dirección donde está la instrucción y en MAR recogemos la instrucción.

# d en MAR

) indicamos la dirección donde está la instrucción y en la ALU recogemos la instrucción.

| 1<br>Elección<br>única | ¿Qué modelo de programa se ejecuta en las arquitecturas Von Neumann?<br>Usuario Profesores |                              |      |                   |                                                                                                            |  |
|------------------------|--------------------------------------------------------------------------------------------|------------------------------|------|-------------------|------------------------------------------------------------------------------------------------------------|--|
|                        |                                                                                            |                              |      | a)                | Externo.                                                                                                   |  |
|                        |                                                                                            |                              |      | b)                | Cableado.                                                                                                  |  |
|                        | X                                                                                          |                              |      | c)                | Microprogramado.                                                                                           |  |
|                        |                                                                                            | •                            |      | d)                | Almacenado.                                                                                                |  |
|                        | Puntuación                                                                                 | n: -0,33                     |      |                   |                                                                                                            |  |
| 2<br>Elección<br>única | [T1.3]<br>En una est<br>Usuario                                                            | tructura de co<br>Profesores | mput | ador de           | bus único (bus del sistema):                                                                               |  |
|                        |                                                                                            |                              | a)   |                   | concede el acceso al bus, por<br>éste funciona a la velocidad<br>CPU                                       |  |
|                        | ✓                                                                                          | •                            | b)   |                   | na unidad funcional puede<br>el control del bus en cada<br>nto                                             |  |
|                        |                                                                                            |                              | c)   | maestr<br>suficie | esario el arbitraje entre los<br>ros potenciales, no es<br>nte la técnica de robo de<br>i otras similares. |  |
|                        |                                                                                            |                              | d)   | es la e<br>PC act | structura más usada en los<br>uales                                                                        |  |
|                        | Puntuaciór                                                                                 | n: 1,00                      |      |                   |                                                                                                            |  |

3 Elección única

[T1.1]

Un computador que utilice el sistema big-endian, almacena el número 0x2143 a partir de la dirección 0 como:

Usuario **Profesores** 

- a) M[0]=0x12 y M[1]=0x34
- M[0]=0x43 y M[1]=0x21

 $\checkmark$ c) M[0]=0x21 y M[1]=0x43

> M[0]=0x34 y M[1]=0x12 d)

Puntuación: 1,00

En la captación de la instrucción:

Elección única

Usuari Profesor

0 es

- en MBR indicamos la а
- dirección donde está la instrucción y en MAR recogemos la instrucción.
- en MBR indicamos la
- dirección donde está la instrucción y en la ALU recogemos la instrucción.
- en MAR indicamos la
- dirección donde está la instrucción y en la ALU recogemos la instrucción.

- en MAR indicamos la d
- ) dirección donde está la instrucción y en MBR recogemos la instrucción.

5 [T1.4] Elección ¿ Cuál

Eleccior única ¿Cuál de las siguientes no es una característica de los computadores RISC?

Usuar Profeso io res

- a Las funciones que realizan
  - ) los computadores RISC deben ser lo más complejas y potentes que sea posible.
  - b Un computador RISC no
  - ) debe emplear microprogramación.
  - c Para acelerar el
  - computador RISC se emplean técnicas de pipelining.

Χ

- d La decodificación de las
- ) instrucciones debe ser simple: un computador RISC debería emplear un único formato de

instrucción

Puntuación: -0,33

6 Elección única [T1.3]

Un computador con 8 bits en el bus de direcciones puede direccionar como máximo:

Usuario Profesores

Χ

- a) 1024 palabras
- b) 8192 palabras
- c) 16384 palabras
- d) 256 palabras

Puntuación: -0,33

| 7<br>Elección<br>única | <ul><li>[T1.1]</li><li>El programador de lenguaje ensamblador necesita conocer:</li><li>Usu Profes</li><li>ario ores</li></ul>                            |
|------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------|
|                        | <ul><li>a la microarquitectura</li><li>) del procesador.</li></ul>                                                                                        |
|                        | <ul><li>b la arquitectura del</li><li>) ordenador.</li></ul>                                                                                              |
|                        | c el diseño RTL del<br>) procesador.                                                                                                                      |
|                        | d todas las anteriores<br>) son ciertas.                                                                                                                  |
|                        | Puntuación: 1,00                                                                                                                                          |
| 8<br>Elección<br>única | <ul><li>[T1.2]</li><li>Para direccionar una memoria de bytes en la que quepan 1G palabras de 32 bits se necesitarán:</li><li>Usuario Profesores</li></ul> |
|                        | a) 21 bits                                                                                                                                                |
|                        | X b) 33 bits                                                                                                                                              |
|                        | c) 31 bits                                                                                                                                                |
|                        | • d) 32 bits                                                                                                                                              |
|                        | Puntuación: -0,33                                                                                                                                         |
| 9                      | La primera generación de computadores se caracteriza por el uso de:                                                                                       |
| Elección<br>única      | Usu Profes<br>ario ores                                                                                                                                   |
|                        | a Transistores.                                                                                                                                           |
|                        | ✓ • b Tubos de ) vacío.                                                                                                                                   |
|                        | c Microprocesa<br>) dores.                                                                                                                                |
|                        | d Fibra óptica.<br>)                                                                                                                                      |

Puntuación: 1,00

10 Elección única [T1.4]

Una máquina superescalar es aquella que:

Us Prof ua esor rio es

- a basa su
- ) funcionamiento en la segmentación software como forma de incrementar el paralelismo.
- b las
- ) instrucciones tienen un campo por cada unidad funcional al realizarse varias operaciones por instrucción.
- √ c emite
  - ) simultáneament e múltiples instrucciones por ciclo de reloj, por ejemplo, una entera y otra de coma flotante.
    - d ninguna) respuesta de las anteriores es correcta.

| 1<br>Elección<br>única | [T1.1]<br>La idea de<br>Usuario | desarrollar m<br>Profesores | náqui | nas CISC surgió para:                                                     |
|------------------------|---------------------------------|-----------------------------|-------|---------------------------------------------------------------------------|
|                        |                                 |                             | a)    | simplificar el diseño hardware de la UC.                                  |
|                        | ✓                               | •                           | b)    | tener instrucciones cercanas al lenguaje de alto nivel.                   |
|                        |                                 |                             | c)    | conseguir un conjunto de instrucciones cortas y sencillas de decodificar. |
|                        |                                 |                             | d)    | ninguna de las respuestas anteriores es cierta.                           |
|                        | Puntuación                      | : 1,00                      |       |                                                                           |
| 2<br>Elección<br>única | •                               | de un diseño<br>Profesores  | CIS   | C es                                                                      |
|                        | Usuano                          | Profesores                  |       |                                                                           |
|                        |                                 |                             | a)    | disminuir la frecuencia de reloj.                                         |
|                        |                                 |                             | b)    | disminuir el tamaño medio de instrucción.                                 |
|                        | ✓                               | •                           | c)    | disminuir el número de instrucciones a ejecutar por un programa.          |
|                        |                                 |                             | d)    | disminuir el número medio de ciclos por instrucción.                      |

3 [T1.3]

Elección única En un sistema con dos buses separados, uno para el subsistema de memoria y otro para la E/S...

Usuari Profesore

0

- a) el bus que une la memoria y el procesador suele funcionar a la velocidad de la memoria
  - b) el bus de E/S funciona a la velocidad del periférico más rápido
  - c) ambos buses tienen que tener el mismo ancho de banda

Χ

d) Ninguna de las respuesta anteriores es cierta

Puntuación: -0,33

4 [T1.4]

Elección única Una máquina superescalar es aquella que:

Usuari Profesor o es

- a basa su funcionamiento en la
- ) segmentación software como forma de incrementar el paralelismo.
- b las instrucciones tienen un
- campo por cada unidad funcional al realizarse varias operaciones por instrucción.

c emite simultáneamente

- múltiples instrucciones por ciclo de reloj, por ejemplo, una entera y otra de coma flotante.
- d ninguna respuesta de las
- ) anteriores es correcta.

| 5<br>Elección<br>única | •                                         | eccionamiento se usa para el registro destino en la<br>add array(,%ebx,4), %edx? |
|------------------------|-------------------------------------------|----------------------------------------------------------------------------------|
|                        |                                           | a Direccionamiento inmediato                                                     |
|                        |                                           | <ul><li>b Direccionamiento relativo a</li><li>) registro base</li></ul>          |
|                        | X                                         | c Direccionamiento indexado )                                                    |
|                        | •                                         | d Direccionamiento a registro )                                                  |
|                        | Puntuación: -0,3                          | 3                                                                                |
| 6<br>Elección<br>única | ¿De qué depend<br>Usua Profes<br>rio ores | e el tamaño del contador de programa?                                            |
|                        |                                           | a el tamaño no importa<br>)                                                      |
|                        | •                                         | <ul><li>b ninguna de las otras</li><li>) respuestas es cierta</li></ul>          |
|                        | X                                         | c de la longitud del código<br>) de operación                                    |
|                        |                                           | d del ancho del bus de<br>) datos                                                |
|                        | Puntuación: -0,3                          | 3                                                                                |

| 7<br>Elección<br>única | <ul><li>[T1.1]</li><li>En el contexto del lenguaje máquina, el acrónimo ISA suele referirse a:</li><li>Usu Profes</li><li>ario ores</li></ul> |
|------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------|
|                        | a Intel Standard<br>) Architecture                                                                                                            |
|                        | <ul><li>b Instruction Set</li><li>Architecture</li></ul>                                                                                      |
|                        | c Information Security ) Architecture                                                                                                         |
|                        | d Industry Standard<br>) Architecture                                                                                                         |
|                        | Puntuación: 1,00                                                                                                                              |
| 8<br>Elección          | [T1.2]<br>¿De qué depende el tamaño del contador de programa?                                                                                 |
| única                  | Usu Profe<br>ario sores                                                                                                                       |
|                        | X a de la longitud del<br>) código de operación                                                                                               |
|                        | <ul><li>b del ancho del bus</li><li>) de datos</li></ul>                                                                                      |
|                        | c el tamaño no<br>) importa                                                                                                                   |
|                        | d ninguna de las ) anteriores es cierta                                                                                                       |
|                        | Puntuación: -0,33                                                                                                                             |
| 9                      | La primera generación de computadores se caracteriza por el uso de:                                                                           |
| Elección<br>única      | Usu Profes<br>ario ores                                                                                                                       |
|                        | ✓ • a Tubos de<br>) vacío.                                                                                                                    |
|                        | <ul><li>b Transistores.</li><li>)</li></ul>                                                                                                   |
|                        | c Fibra óptica.                                                                                                                               |

|                         |             |                    | )      |                                                             |
|-------------------------|-------------|--------------------|--------|-------------------------------------------------------------|
|                         |             |                    |        | croprocesa<br>res.                                          |
|                         | Puntuac     | ión: 1,00          |        |                                                             |
| 10<br>Elección<br>única | _           | generac<br>la memo |        | entro de la historia de los computadores digitales,<br>che? |
|                         | Usuar<br>io | Profeso<br>es      | r      |                                                             |
|                         |             |                    | a<br>) | primer<br>a                                                 |
|                         |             |                    | b<br>) | segun<br>da                                                 |
|                         | ✓           | •                  | c<br>) | tercer<br>a                                                 |
|                         |             |                    | d<br>) | cuarta                                                      |
|                         | Puntuac     | ión: 1,00          |        |                                                             |
| ¿Cuál de las s          | siguientes  | afirmacio          | nes e  | s incorrecta?                                               |
| Usuario                 | Profesores  | ;                  |        |                                                             |
|                         |             | a)                 |        | as arquitecturas CISC hay más instrucciones que en<br>RISC. |
|                         |             | b)                 | Las    | arquitecturas RISC simplifican la decodificación.           |
|                         |             | c)                 | Las    | arquitecturas RISC son del tipo registro-registro.          |
| <b>√</b>                | •           | d)                 | El ta  | amaño de una instrucción en lenguaje máquina                |

siempre ocupa dos bytes en los procesadores RISC.

Si un procesador no segmentado necesita 5 ns para leer una instrucción de memoria, 2 ns para decodificar la instrucción, 3 ns para leer del banco de registros, 3 ns para realizar el cálculo requerido por la instrucción, y 2 ns para escribir el resultado en el banco de registros, ¿cuál es la frecuencia de reloj máxima del procesador?

| Usuario | Profesores |    |           |
|---------|------------|----|-----------|
|         |            | a) | 500 MHz   |
|         |            | b) | 200 MHz   |
|         |            | c) | 40 MHz    |
|         | •          | d) | 66,67 MHz |

Una computadora puede funcionar prescindiendo de:

| Usuario | Profesores |    |                                |
|---------|------------|----|--------------------------------|
| ✓       | •          | a) | de un acumulador               |
|         |            | b) | del PC                         |
|         |            | c) | del IR                         |
|         |            | d) | de los biestables de condición |

¿Qué parámetro es más importante para comparar la velocidad de dos ordenadores diferentes?

| Usuario  | Profesores |    |                                                                     |
|----------|------------|----|---------------------------------------------------------------------|
| <b>√</b> | •          | a) | El resultado de la ejecución de un conjunto de programas de prueba. |
|          |            | b) | El número medio de ciclos de reloj por instrucción.                 |
|          |            | c) | La frecuencia de reloj del procesador.                              |
|          |            | d) | La arquitectura del procesador.                                     |
|          |            | u) | La arquitectura dei procesador.                                     |

¿Cuál de las siguientes características es posterior a la segunda generación de computadores?

Usuario Profesores

a) Memoria de núcleos de ferrita.

b) Lenguaje ensamblador.c) RISC.Xd) Transistor.

Un modo de direccionamiento en el que se especifica un registro y una dirección de memoria cuyo contenido se suma al contenido del registro base para obtener la dirección efectiva, se conoce como:

| Usuario     | Profesores     |       |        |                                                                                                        |
|-------------|----------------|-------|--------|--------------------------------------------------------------------------------------------------------|
|             |                |       | a)     | base con desplazamiento                                                                                |
|             |                |       | b)     | directo o absoluto                                                                                     |
| X           |                |       | c)     | indirecto a registro través de memoria                                                                 |
|             | •              |       | d)     | ninguno de los anteriores                                                                              |
| ¿Cuál de la | s siguientes a | firma | ciones | s acerca de las memorias RAM estáticas es falsa?                                                       |
| Usuario     | Profesores     |       |        |                                                                                                        |
|             |                | a)    | Las    | operaciones de lectura no son destructivas                                                             |
| X           |                | b)    |        | datos almacenados se mantienen por un tiempo<br>finido                                                 |
|             |                | c)    | Son    | más veloces que las memorias RAM dinámicas                                                             |
|             | •              | d)    |        | úmero de transistores necesario para implementar<br>a celda es menor que en las memorias RAM dinámicas |
|             |                |       |        |                                                                                                        |

¿En qué tipo de ciclo de refresco RAS# permanece a 1?

Usuario Profesores

- a) Sólo RAS#
- b) CAS# antes de RAS#
- c) Refresco transparente
- d) En ninguno de los anteriores

En una cache asociativa por conjuntos, la vía i está constituida por:

#### Usuario Profesores

- a) todos los bloques i-ésimos de cada conjunto
  - b) todos los bloques del conjunto i
  - c) todos los conjuntos del bloque i
  - d) ninguna de las anteriores es cierta

La "postescritura (write-back) marcada"

## Usuario Profesores

- a) es más eficiente que la "postescritura siempre"
  - b) requiere más bits de modificación ("bits sucios") cuando aumenta el número de vías
  - c) requiere menos hardware que la "postescritura siempre"
  - d) provoca una menor tasa de faltas que la "postescritura siempre"

En un sistema con memoria de bytes y líneas de caché de 64 bytes, ¿qué bits de una dirección de memoria se utilizan para determinar a qué byte dentro de la línea se refiere dicha dirección?

### Usuario Profesores

- a) Los 6 bits menos significativos
  - b) Los 6 bits más significativos
  - c) Los 4 bits menos significativos
  - d) Los 4 bits más significativos

En una arquitectura de registros de propósito general (a nivel de lenguaje máquina):

## Usuario Profesores

Χ

- a) operar usando registros es más rápido.
  - b) la generación de código resulta más simple que en arquitecturas de pila o acumulador.

|                        | •                                                      | d)   | todas las respuestas anteriores son ciertas.                       |
|------------------------|--------------------------------------------------------|------|--------------------------------------------------------------------|
| El ancho de<br>Usuario | palabra de una l<br>Profesores                         | memo | oria corresponde a:                                                |
|                        |                                                        | a)   | La longitud del registro de direcciones de la memoria.             |
|                        |                                                        | b)   | El número que identifica unívocamente cada posición de la memoria. |
|                        | •                                                      | c)   | La cantidad de bits que caben en una sola posición                 |
| X                      |                                                        | d)   | El número de posiciones que la componen.                           |
|                        | contenido de la posición de una arquited profesores  • |      | 4, 7, 48                                                           |

c)

se evita el cuello de botella (por ejemplo, pila, o

evaluar expresiones aritméticas complejas

acumulador) que otras arquitecturas presentan al

¿En qué se diferencian las estrategias de mantenimiento de coherencia en memoria "escritura directa" y "post-escritura"?

Usuario Profesores

- a) En cuándo tiene lugar la actualización
  - b) En cómo tiene lugar la actualización
  - c) Tanto en a) como en b)
  - d) Ni en a) ni en b)

En las últimas generaciones de computadores la mejora de prestaciones viene dada por:

Usuario Profesores

- a) avances en la estructura y arquitectura del computador.
- b) avances en las tecnologías de fabricación.
- c) avances en tecnología y avances en la estructura y arquitectura del computador.
  - d) avances en los sistemas operativos y aplicaciones.

Si queremos almacenar la palabra de 16 bits 0x9660 en una memoria de bytes según "little-endian", quedará almacenada a partir de la posición 0x1000 como:

Usuario Profesores

- a) M[0x1000]=0x06 y M[0x1001]=0x69
- b) M[0x1000]=0x60 y M[0x1001]=0x96
  - c) M[0x1000]=0x69 y M[0x1001]=0x06
  - d) M[0x1000]=0x96 y M[0x1001]

¿Qué medida de prestaciones es la más fiable de todas las posibles?

Usuario Profesores

- a) MFLOPS
- X b) MIPS

- c) ninguna de las otras respuestas es correcta
  - d) MIPS equivalentes

[T1.5] ¿Cuál es la característica tecnológica principal de la tercera generación de computadores?

¿Qué tipo de instrucciones se emplean más en una arquitectura de acumulador?

| Usuario | Profesores |    |                                           |
|---------|------------|----|-------------------------------------------|
|         |            | a) | de transferencia de datos entre registros |
|         |            | b) | aritmético-lógicas                        |
| ✓       | •          | c) | de transferencia de datos con memoria     |
|         |            | d) | de desplazamiento y rotación              |

¿En qué generación, dentro de la historia de los computadores digitales, aparecen los sistemas operativos multiusuario?

| Usuario | Profesores |    |         |
|---------|------------|----|---------|
|         |            | a) | primera |
| X       |            | b) | segunda |
|         | •          | c) | tercera |
|         |            | d) | cuarta  |

¿Cuál de las siguientes afirmaciones acerca de la arquitectura Von Neumann es cierta? Usuario **Profesores** a) Existe un consenso general en considerar justo el término "arquitectura von Neumann", ya que las ideas de esta arquitectura fueron completamente originales de John Von Neumann y no influenciadas por sus colaboradores o predecesores. La arquitectura Von Neumann es un diseño que sitúa el b) programa en un almacenamiento distinto al de los datos. La separación entre almacenamiento y unidad de c) procesamiento es una de los ideas contempladas en la arquitectura Von Neumann. Para ejecutar un programa en una máquina Von d) Neumann, es necesario volver a cablear o incluso rediseñar la máquina. Respecto a los dispositivos activos y pasivos en un bus podemos decir que: Usuario **Profesores** Los dispositivos pasivos sólo pueden convertirse en a) esclavos b) Sólo los dispositivos activos pueden convertirse en maestros Las respuestas a y b son ciertas c) d) Las respuestas a y b son fals ¿En qué generación, dentro de la historia de los computadores digitales, aparece la microprogramación? Usuario **Profesores** a) primera segunda b)



d) 10

| Indique cuál | de las siguiente | s afirn | naciones sobre el ENIAC no es correcta:                                                                                                                                                                |
|--------------|------------------|---------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Usuario      | Profesores       |         |                                                                                                                                                                                                        |
| X            |                  | a)      | La idea del programa almacenado surgió durante el desarrollo del ENIAC, pero no fue implementada en este computador.                                                                                   |
|              | •                | b)      | Como los computadores actuales, era una máquina<br>binaria, es decir, los números estaban representados en<br>forma binaria y los cálculos aritméticos se realizaban<br>también en el sistema binario. |

- c) Contaba con más de 17000 tubos de vacío.
- Un inconveniente era que tenía que ser programado d) manualmente mediante conmutadores, y conectando y desconectando cables.

En un sistema con un único bus...

| Usuario | Profesores |    |                                                                                                                           |
|---------|------------|----|---------------------------------------------------------------------------------------------------------------------------|
| X       |            | a) | sólo un dispositivo puede escribir en un instante dado en el bus                                                          |
|         |            | b) | se utilizan las mismas líneas de control para conectar todos los dispositivos                                             |
|         |            | c) | el procesador y los periféricos pueden funcionar a<br>diferentes velocidades si el funcionamiento del bus es<br>asíncrono |
|         | •          | d) | Todas las respuestas anteriores son ciertas                                                                               |

En el arbitraje de un bus...

Usuario Profesores

 $\checkmark$ 

- a) los dispositivos pasivos pueden requerir el uso del bus para iniciar una transferencia
- b) si hay un único dispositivo pasivo, siempre funciona como esclavo
- c) si hay varios dispositivos activos, siempre funcionan como maestros
- d) todas las respuestas anteriores son ciertas

**7** [T2.1.3]

Respecto a registros de propósito general (RPG), el 80386 tiene:

Elección única

Us Profuar esor

a 16 registros

) de 64 bits

b 16 registros

) de 16 bits

• c 8 registros de

) 32 bits

d 8 registros de

) 8 bits

¿Qué tipo de instrucciones se emplean más en una arquitectura de acumulador? Usuar Profesor

io es

- a) de transferencia de datos entre registros
- b) aritmético-lógicas
- c) de desplazamiento y rotación
- ✓ d) de transferencia de datos con memoria

[T2.2.2]

Si AX = 0xFA50 y ejecutamos AND \$0xFF, %AX

### Usuar Profesor

io es

- a) El registro AL se pone a FF
- X
- b) El registro AH se pone a FF
- c) El registro AH se pone a 0
  - d) El registro AL se pone a 0

¿Cuál de las siguientes afirmaciones acerca de una jerarquía de memoria es cierta? Usuar Profesor

io es

- X
- a) Si una palabra no se encuentra en el tercer nivel entonces se busca en el segundo nivel
- b) Toda la información que la CPU necesita está en el nivel 1
- c) Todas las otras afirmaciones son falsas
- d) Para aumentar la eficiencia se transfieren bloques completos

# [T1.3]

El espacio direccionable de memoria de un computador depende del diseño del:

### Usuar Profesor

io es

- $\checkmark$
- a) Bus de direcciones
  - b) Bus de datos
  - c) a) y b) son correctas
  - d) Ninguna de las anteriores es correcta

Si queremos almacenar la palabra de 16 bits 8965h en memoria según "big-endian", quedará almacenada a partir de la posición 1000h como:

## **Usuar Profesor**

io es

- a) en el byte 1000h se guarda 91h y en el 1001h A6h
- b) en el byte 1000h se guarda 89h y en el 1001h
   65h
  - c) en el byte 1000h se guarda A6h y en el 1001h 91h
  - d) en el byte 1000h se guarda 65h y en el 1001h 89h

En el RISC-I, una ventana de registros contiene:

### Usuar Profesor

io es

- a) registros para recibir parámetros del procedimiento llamador.
- X b) registros para almacenar variables locales.
  - c) registros para enviar parámetros a procedimientos.
  - d) todas las respuestas son ciertas.

Las celdas de memoria estática...

### Usuar Profesor

io es

- a) son más pequeñas y lentas que las celdas de memoria dinámica
- b) almacenan la información en un condensador
- c) mantienen las información almacenada por tiempo indefinido mientras se mantenga la alimentación
  - d) Ninguna de las respuestas anteriores es cierta

Un computador con 10 bits en el bus de direcciones puede direccionar como máximo:

## **Usuar Profesor**

io es

- ✓ a) 1024 palabras
  - b) 65535 palabras
  - c) 1000 palabras
  - d) 65536 palabras

## La instrucción setg %al:

# Usuar Profesor

io es

- a) Complementa AL si el resultado de la comparación anterior es A > B.
- b) No cambia el contenido de AL
- ✓ e c) Pone AL a 1 en algunos casos.
  - d) Pone siempre AL a 1.

¿En cuál de los siguientes casos es más adecuado utilizar DRAM que SRAM?

# Usuar Profesor

io es

Χ

- a) Una memoria caché
- b) Un sistema con la menor circuitería de control externa
- c) Un sistema de memoria en el que el precio es el factor más importante
  - d) Un sistema de memoria en el que las prestaciones son el objetivo prioritario