

Estudiante: 💡 Valentín

2 notificaciones

/ UGR / plataforma de apoyo a la docencia

Buscar...

junio

21 22:35 Plataforma > España

> ugr.es

> ETSIIT

> Db.Gr.Ing.Inf./Matem.

AC



Arquitectura de Computadores



Inicio



Asignatura



Evaluación



Archivos



Usuarios



Comunicación



Análisis



Perfil

### Frecuentes



Exámenes



Documentos



Timeline



Test



Compartidos

| - 11 | INI | 20 | 121 |
|------|-----|----|-----|

L M M J V S D 31 1 2 3 4 5 6

7 8 9 10 11 12 **13** 

14 15 16 17 18 19 20 21 22 23 24 25 26 27

**28 29 30** 1 2 3 4

https://swad.ugr.es/es 1/4 5 6 7 8 9 10 11

2021-06-15 17:48

En Archivos>Docume se ha p...

Mancia Anguita López

<u>w</u>



|   |                     | 39 de AC       |          |
|---|---------------------|----------------|----------|
|   |                     | 1 profesor     |          |
|   | Juan Jo<br>Escoba   |                | 3:18'09" |
|   |                     | 38 estudiantes |          |
| 8 | Valentín<br>Guerrer |                | 40"      |
|   | Federico<br>Cabrer  |                | 4′07″    |
|   | Germá<br>Padua      |                | 12′52″   |
|   | Alberto<br>Diaz C   |                | 25′48″   |
|   | Juan A<br>Ruiz Ar   |                | 33'05"   |
|   | José D<br>Barran    |                | 34'06"   |
|   | Javier<br>Garrue    |                | 38'35"   |
|   | Juan<br>Fernán      |                | 55'22"   |
|   | Alejandro<br>Cárden |                | 1:03'47" |
|   |                     | •••            |          |

Sistema Actividades Proyectos Convocatorias Test Exámenes Juegos Encuestas

# Control Tema 3



Universidad de Granada - Doble Grado en Ingeniería Informática y Matemáticas Arquitectura de Computadores



Desconocido: 45338112 Guerrero Cano, Valentín



Inicio: 2021-06-02, miércoles, 16:05:09

Final: 2021-06-02, miércoles, 16:31:19

https://swad.ugr.es/es 2/4

Preguntas: 9

Respuestas

válidas: 1

Puntuación: 1

> Nota: 9

> > El protocolo MSI utiliza posescritura (write-back). 1

**Usuario Profesores** V/F

El protocolo MESI utiliza escritura con actualización (write-update). Usuario Profesores V/F

F F

En un multiprocesador con protocolo MESI, un controlador de caché recibe de un procesador de su nodo una petición de lectura de un bloque que tiene en Texto estado E en su caché (la caché de su nodo), entonces el estado siguiente del bloque en esta caché será de (ponga el nombre completo del estado, no la inicial, no se distingue entre minúsculas y mayúsculas, use "depende" si hay varias posibilidades):

> Usuario **Profesores**

Modificado a) exclusivo

En un multiprocesador con protocolo MSI, un controlador de caché recibe de un procesador de su nodo una petición de lectura de un bloque que tiene en Texto estado M en la caché de su nodo (su caché), entonces el estado siguiente del bloque en la caché de su nodo (su caché) será de (ponga el nombre completo del estado, no la inicial, no se distingue entre minúsculas y mayúsculas):

> **Profesores** Usuario

Modificado a) modificado

En un placa NUMA se implementa un protocolo MSI de mantenimiento de 5 coherencia basado en directorios sin difusión. Un nodo solicitante envía una Texto petición de acceso a memoria a otro nodo, que es el nodo origen del bloque al que quiere acceder, aunque realmente tiene copia válida del bloque en la caché. ¿ Oué paquete de petición ha recibido el nodo origen del solicitante? (use las abreviaturas que hemos usado en clase para los paquetes)

Usuario **Profesores** 

- PtLec a) PtEx
  - b) PtEx(B)
  - c) PtEx()
  - d) Petición de acceso exclusivo

En un placa NUMA con 4 nodos se implementa un protocolo MSI de mantenimiento de coherencia basado en directorios sin difusión. Cada nodo N.º entero tiene un trozo de memoria principal de 3 GiB y una caché de 1MiB, los bloques de memoria son de 64 bytes, se usa vector de bits de presencia y 1 bit para codificar el estado de un bloque en la memoria principal¿Cuántas entradas (filas) tiene el subdirectorio de memoria principal en un nodo? (el

directorio está distribuido entre los nodos, directorio en un nodo=subdirectorio)

Usuario Profesores

https://swad.ugr.es/es 3/4

#### 50331648 50331648

V/F

Si el modelo de consistencia de memoria de un multiprocesador no garantiza el orden W->R significa que una lectura de memoria de un procesador puede adelantar a una escritura en memoria de otro procesador siempre que la lectura y la escritura no accedan a la misma dirección de memoria.

**Usuario Profesores** 

V

F

**8** 

Para implementar un lock() de un cerrojo simple en multiprocesadores que no garantizan el orden W->R se podría usar el siguiente código:

 $^{\prime\prime}$ F lock(k) {
while (Fetch\_and\_Or(k,1)==1) {};

Usuario Profesores

V

V

9 V/F Para implementar un unlock() de un cerrojo simple en procesadores con arquitectura ARMv7 basta con usar una instrucción de almacenamiento en memoria.

**Usuario Profesores** 

V

F

## Información Documenta UGR

# CommunitySoftware lilAndroid iOS

¿Qué es SWADManual breve |Condiciones legTwitter Source code SWADroid GoogiSWAD App St What is SWAD?Brief manual [IProtección de dFacebook Publicaciones Guía usuario [ITwitter SWAD LWikipedia Install SWADroid TwitteiSWAD GitHub Funcionalidad User guide [ENEstadísticas Google+ Database SWADroid Google+

Prensa VideotutorialesServidor SWADroid Google+ Database SWADroid Google

Presentacione:Póster YouTube Translation SWADroid GitHub

SWADroid Open HUB

Logos Encuentro startupRANKIChangelog
Capterra Roadmap
SourceForge Authors

GitHub Implementación

Open HUB

UNIVERSIDAD DE GRANADA

Universidad de Granada

Consultas y problemas: swad@ugr.es

Acerca de SWAD 20.88.2 (2021-06-02) Página generada en 37 ms y enviada en 95 µs

https://swad.ugr.es/es 4/4