

# PODER EXECUTIVO MINISTÉRIO DA EDUCAÇÃO UNIVERSIDADE FEDERAL DE RORAIMA DEPARTAMENTO DE CIÊNCIA DA COMPUTAÇÃO

ARQUITETURA E ORGANIZAÇÃO DE COMPUTADORES

**RELATÓRIO DO PROJETO: PROCESSADOR TRINITY** 

#### **ALUNOS:**

Rafael da Silva – 2021022827 Vicente Sampaio – 2021007894 William Faray - 2021005577

> Novembro de 2023 Boa Vista/Roraima



# PODER EXECUTIVO MINISTÉRIO DA EDUCAÇÃO UNIVERSIDADE FEDERAL DE RORAIMA DEPARTAMENTO DE CIÊNCIA DA COMPUTAÇÃO

ARQUITETURA E ORGANIZAÇÃO DE COMPUTADORES

**RELATÓRIO DO PROJETO: PROCESSADOR TRINITY** 

Novembro de 2023 Boa Vista/Roraima

#### Resumo

Este trabalho aborda o projeto e implementação de um processador de 16 bits, em arquitetura MIPS e RISC (Reduced Instruction Set Computer), denominado Trinity. O desenvolvimento do processador foi por meio da ferramenta Intel Quartus Prime Lite, para utilização dessa ferramenta foi necessária a programação de cada componente na linguagem VHDL (Very High-Speed Integrated Circuit Hardware Description Language), os testes do processador foram realizados por meio de WaveForms, permitindo a visibilidade das entradas e das saídas, e conhecimento de Assembly MIPS para serem gerados os testes corretamente.

Palavras-chave: MIPS, RISC, Quartus Prime, Processador, 16 Bits, VHDL.

## Conteúdo

| 1 | E:  | speciti | cação                    | 7  |
|---|-----|---------|--------------------------|----|
|   | 1.1 | Plata   | forma de desenvolvimento | 7  |
|   | 1.2 | Conj    | unto de instruções       | 7  |
|   | 1.3 | Desc    | rição do Hardware        | 9  |
|   | 1   | 3.1     | ALU ou ULA               | 9  |
|   | 1   | 3.2     | Banco de Registradores   | 10 |
|   | 1   | 3.3     | Clock                    | 11 |
|   | 1   | 3.4     | Unidade de Controle      | 11 |
|   | 1   | 3.5     | Memória de dados         | 13 |
|   | 1   | 3.6     | Memória de Instruções    | 13 |
|   | 1   | 3.7     | Somador                  | 14 |
|   | 1   | 3.8     | Somador 16 Bits          | 14 |
|   | 1   | 3.9     | Subtrator 16 Bits        | 15 |
|   | 1   | 3.10    | Multiplicador            | 15 |
|   | 1   | 3.11    | And                      | 16 |
|   | 1   | 3.12    | Mux_2x1                  | 16 |
|   | 1   | 3.13    | PC                       | 17 |
|   | 1   | 3.14    | Divisor de Instrução     | 17 |
|   | 1   | 3.15    | Branch Helper            | 18 |
|   | 1   | 3.16    | Extensor de Bits 4x16    | 18 |
|   | 1   | 3.17    | ZERO                     | 18 |
|   | 1.4 | Data    | path                     | 20 |
| 2 | Si  | mulaç   | ões e Testes             | 1  |
| 3 | С   | onside  | eracões finais           | 1  |

## Lista de Figuras

## Lista de Tabelas

## 1 Especificação

Nesta seção é apresentado o conjunto de itens para o desenvolvimento do processador Trinity, bem como a descrição detalhada de cada etapa da construção do processador.

### 1.1 Plataforma de desenvolvimento

Para a implementação do processador Trinity foi utilizado a IDE: .

| Flow Status                     | Successful - Wed Nov 29 19:07:30 2023       |  |  |  |  |
|---------------------------------|---------------------------------------------|--|--|--|--|
| Quartus Prime Version           | 18.1.0 Build 625 09/12/2018 SJ Lite Edition |  |  |  |  |
| Revision Name                   | processor_16bits                            |  |  |  |  |
| Top-level Entity Name           | Trinity                                     |  |  |  |  |
| Family                          | Cyclone V                                   |  |  |  |  |
| Device                          | 5CGXFC7C7F23C8                              |  |  |  |  |
| Timing Models                   | Final                                       |  |  |  |  |
| Logic utilization (in ALMs)     | N/A                                         |  |  |  |  |
| Total registers                 | 48                                          |  |  |  |  |
| Total pins                      | 146                                         |  |  |  |  |
| Total virtual pins              | 0                                           |  |  |  |  |
| Total block memory bits         | 64                                          |  |  |  |  |
| Total DSP Blocks                | 0                                           |  |  |  |  |
| Total HSSI RX PCSs              | 0                                           |  |  |  |  |
| Total HSSI PMA RX Deserializers | 0                                           |  |  |  |  |
| Total HSSI TX PCSs              | 0                                           |  |  |  |  |
| Total HSSI PMA TX Serializers   | 0                                           |  |  |  |  |
| Total PLLs                      | 0                                           |  |  |  |  |
| Total DLLs                      | 0                                           |  |  |  |  |
|                                 |                                             |  |  |  |  |

Figura 1 - Especificações no Quartus

## 1.2 Conjunto de instruções

O processador Trinity possui 4 registradores: \$s0, \$s1, \$s2 e \$s3. Assim como 3 formatos de instruções de 16 bits cada, que seriam as instruções do **tipo R, I e J**, seguem algumas considerações sobre as estruturas contidas nas instruções:

- Opcode: a operação básica a ser executada pelo processador, tradicionalmente chamado de código de operação;
- Reg1: Para alguns tipos de instruções (ex. instruções do tipo R) é o registrador de destino;
- Reg2: o registrador contendo o primeiro operando fonte;
- Reg3: o registrador contendo o segundo operando fonte;

#### Tipo de Instruções:

- Formato do tipo R: Este formatado aborda instruções de Load (exceto *load Immediately*), Store e instruções baseadas em operações aritméticas.

Formato para escrita de código na linguagem Quantum:

| Tipo da Instrução | Reg1 | Reg2 | Reg3 |
|-------------------|------|------|------|
|-------------------|------|------|------|

Formato para escrita em código binário:

| 4 bits | 4 bits | 4 bits | 4 bits |
|--------|--------|--------|--------|
| 15-12  | 11-8   | 7-4    | 3-0    |
| Opcode | Reg3   | Reg2   | Reg1   |

#### Visão geral das instruções do Processador Trinity:

O número de bits do campo **Opcode** das instruções é igual a quatro, sendo assim obtemos um <u>total**Opcode**</u> (0-15) que são distribuídos entre as instruções, assim como é apresentado na Tabela 1.

Tabela 1 – Tabela que mostra a lista de Opcodes utilizadas pelo processador XXXX.

| Opcode | Nome | Formato | Breve Descrição   | Exemplo                                        |
|--------|------|---------|-------------------|------------------------------------------------|
| 0000   | Add  | R       | Soma de dois      | <b>add</b> \$s0, \$s1, \$s2, ou seja,          |
| 0000   | Auu  | N.      | operandos         | \$s0 <= \$s1 + \$s2                            |
| 0001   | Addi | R       | Soma Imediata     | <b>Addi</b> \$s0, 1, ou seja, \$s0 <= \$s0 + 1 |
| 0010   | Sub  | В       | Subtração de dois | <b>Sub</b> \$s0, \$s1, \$s2, ou seja,          |
| 0010   | Sub  | R       | operandos         | \$s0 <= \$s1 - \$s2                            |
| 0011   | Addi | R       | Subtração         | <b>Subi</b> \$50, 1, au saia \$50 <- \$50, 1   |
| 0011   |      |         | Imediata          | <b>Subi</b> \$s0, 1, ou seja, \$s0 <= \$s0 - 1 |
| 0100   | Lw   | 1       | Carrega valor na  | <b>Lw</b> \$s0, 0(\$s1)                        |
| 0100   |      |         | memória           | LW \$50, 0(\$51)                               |
| 0101   | Sw   |         | Armazena valor    | <b>Sw</b> \$s0, 0(\$s1)                        |
| 0101   |      | '       | na memória        | <b>3W</b> \$50, 0(\$51)                        |
| 0110   | Li   |         | Carregar valor    | 1; ¢c0 2                                       |
| 0110   | LI   |         | imediato          | <b>Li</b> \$s0, 2                              |

| 0111 | BEQ | J | Desvio<br>condicional se<br>operandos iguais           | <b>BEQ</b> \$s3, \$s4, L |
|------|-----|---|--------------------------------------------------------|--------------------------|
| 1000 | IF  | J | Flag de condição<br>se operandos<br>iguais             | <b>IF</b> \$s3, \$s4     |
| 1001 | J   | J | Desvio<br>condicional para<br>endereço<br>especificado | j Exit                   |

### 1.3 Descrição do Hardware

Nesta seção são descritos os componentes do hardware que compõem o processador Trinity, incluindo uma descrição de suas funcionalidades, valores de entrada e saída.

#### **1.3.1 ALU ou ULA**

O componente ULA (Unidade Lógica Aritmética) tem como principal objetivo efetuar as principais operações aritméticas, dentre elas: soma, subtração, soma imediata e subtração imediata (considerando apenas resultados inteiros). Adicionalmente a ULA efetua operações de comparação de valor como maior ou igual, menor ou igual, igual ou diferente. O componente ULA recebe como entrada três valores: inA — dado de 16 bits para operação; inB - dado de 16 bits para operação e AluOp— identificador da operação que será realizada de 4bits. A ULA também possui três saídas: zero — identificador de resultado (2 bits) para comparações (1 se verdade e 0 caso contrário); overflow — identificador de overflow caso a operação exceda os 16 bits; e Sout— saída com o resultado das operações aritméticas.



Figura 2 – RTL View do componente ULA gerado pelo Quartus.

#### 1.3.2 Banco de Registradores

O Banco de Registradores é um componente composto por um conjunto de registradores de tamanho adequado para armazenar dados de 16 bits. As entradas incluem um sinal de clock (clock) para sincronização, um sinal de escrita (escreveReg) para indicar a operação de escrita, endereços de registradores (addressReg1, addressReg2, addressReg3) para selecionar os registradores envolvidos nas operações e dados de escrita (escreveDado) para especificar o valor a ser armazenado. As saídas compreendem os valores lidos dos registradores selecionados (out\_Reg2, out\_Reg3).



Figura 3 - RTL View do componente Banco de Registradores gerado pelo Quartus.

#### 1.3.3 **Clock**

Um pulso de sincronização que regula o fluxo de operações sequenciais. É utilizado para coordenar e sincronizar eventos dentro do processador, garantindo a execução ordenada de instruções e a correta sincronização de operações entre diferentes componentes do sistema. O flanco de subida do sinal de clock é frequentemente utilizado como referência para desencadear operações, como a leitura ou escrita de dados em registradores, garantindo uma execução controlada e determinística.

#### 1.3.4 Unidade de Controle

A Unidade de Controle é responsável por coordenar e controlar as operações de todos os componentes do processador, com base no opcode da instrução atual. Recebe o sinal de clock para sincronização e o opcode que identifica a natureza da operação a ser executada. Suas saídas incluem sinais de controle essenciais para dirigir o fluxo de dados e operações dentro do processador.

#### JUMP:

Descrição: Indica se a instrução atual é uma operação de salto (JUMP).

Valores Possíveis: 0 (sem salto) ou 1 (com salto).

#### BRANCH:

Descrição: Sinaliza se a instrução atual é uma operação de desvio condicional (BRANCH). Valores Possíveis: 0 (sem desvio) ou 1 (com desvio).

#### MEMREAD:

Descrição: Indica se a operação atual envolve uma leitura de memória.

Valores Possíveis: 0 (sem leitura) ou 1 (com leitura).

#### MEMTOREG:

Descrição: Sinaliza se o dado a ser escrito no registrador vem da memória (MEMTOREG) em operações de load.

Valores Possíveis: 0 (não vem da memória) ou 1 (vem da memória).

#### ALUOP:

Descrição: Especifica a operação a ser realizada pela Unidade Lógica Aritmética (ALU).

Valores Possíveis: Dependem do conjunto de operações suportadas pela ALU.

#### MEMWRITE:

Descrição: Indica se a operação atual envolve uma escrita na memória.

Valores Possíveis: 0 (sem escrita) ou 1 (com escrita).

#### ALUSRC:

Descrição: Determina a fonte dos dados de entrada para a ALU (ALUSRC).

Valores Possíveis: 0 (dados do registrador) ou 1 (constante/imediato).

#### REGWRITE:

Descrição: Indica se a operação atual envolve a escrita de dados em um registrador.

Valores Possíveis: 0 (sem escrita) ou 1 (com escrita).

Abaixo segue a tabela, onde é feita a associação entre os opcodes e as flags de controle:

Tabela 2 - Detalhes das flags de controle do processador.

| Comando | AluOp | Reg<br>Write | JumP | Branch | Mem<br>Read | MemTo<br>Reg | Mem<br>Write | AluSRC |
|---------|-------|--------------|------|--------|-------------|--------------|--------------|--------|
| add     | 0000  | 1            | 0    | 0      | 0           | 0            | 0            | 0      |
| addi    | 0001  | 1            | 0    | 0      | 0           | 0            | 0            | 1      |
| sub     | 0010  | 1            | 0    | 0      | 0           | 0            | 0            | 0      |
| subi    | 0011  | 1            | 0    | 0      | 1           | 1            | 0            | 0      |
| lw      | 0100  | 1            | 0    | 0      | 1           | 1            | 0            | 0      |
| sw      | 0101  | 0            | 0    | 0      | 0           | 0            | 1            | 0      |

| Comando | AluOp | Reg<br>Write | JumP | Branch | Mem<br>Read | MemTo<br>Reg | Mem<br>Write | AluSRC |
|---------|-------|--------------|------|--------|-------------|--------------|--------------|--------|
| Li      | 0110  | 1            | 0    | 0      | 0           | 0            | 0            | 1      |
| BEQ     | 0111  | 0            | 0    | 1      | 0           | 0            | 0            | 0      |
| IF_OP   | 1000  | 0            | 0    | 0      | 0           | 0            | 0            | 0      |
| J       | 1001  | 0            | 1    | 0      | 0           | 0            | 0            | 0      |

#### 1.3.5 Memória de dados

Essa memória é responsável por armazenar e recuperar dados durante as operações do processador. As entradas incluem um sinal de clock (clock) para sincronização, flags de escrita (mem\_write) e leitura (mem\_read) para controlar operações de escrita e leitura, respectivamente. Além disso, há um barramento de entrada (in\_A) para o valor a ser escrito na memória, um barramento de endereço (addr) para especificar a localização da memória, e as saídas (Sout) que fornecem os dados lidos da memória. Essa memória desempenha um papel crucial na manipulação eficiente de dados durante a execução das instruções do processador.



Figura 4 - RTL View do componente Banco de Registradores gerado pelo Quartus.

#### 1.3.6 Memória de Instruções

Sua função é armazenar as instruções do programa e disponibilizá-las para a execução pelo processador. As entradas incluem um barramento de entrada (in\_data) para dados de configuração, um sinal de clock (clock) para sincronização, e as saídas (out\_data) que fornecem as instruções lidas da memória. A Memória de Instruções desempenha um papel fundamental ao disponibilizar as instruções sequenciais necessárias para a execução correta do programa no processador.



Figura 4 - RTL View do componente Banco de Registradores gerado pelo Quartus.

#### 1.3.7 Somador

Sua função é realizar a adição de dois operandos de 16 bits. As entradas incluem um sinal de clock (clock) para sincronização, e um barramento de entrada (inPort) que contém os operandos a serem somados. A saída (outPort) fornece o resultado da adição, também representado por um vetor de 16 bits. O somador é crucial para a execução de operações aritméticas no processador, contribuindo para a realização de cálculos e manipulação de dados.



Figura 4 - RTL View do componente Banco de Registradores gerado pelo Quartus.

#### **1.3.8 Somador 16 Bits**

O somador de 16 bits integrado à Unidade Lógica Aritmética (ULA) possui a função é realizar a adição de dois operandos de 16 bits. As entradas incluem dois barramentos de entrada (A e B) que representam os operandos a serem somados, um sinal de entrada (CIN) que indica a entrada de transporte inicial, e as saídas que consistem em um sinal de saída de transporte (COUT) e o resultado da adição (S). Este somador dentro da ULA é essencial para a execução de operações aritméticas e lógicas, contribuindo para a manipulação de dados durante a execução de instruções no processador.



Figura 4 - RTL View do componente Banco de Registradores gerado pelo Quartus.

#### 1.3.9 Subtrator 16 Bits

Sua função é realizar a operação de subtração entre dois operandos de 16 bits (A e B). As entradas incluem os operandos A e B, e a saída (S) fornece o resultado da subtração. Além disso, há uma saída de empréstimo (COUT), indicando se houve um empréstimo durante a operação de subtração. O subtrator utiliza um somador de 16 bits interno (somador16bit) para realizar a operação de subtração, onde o operando B é complementado e um bit de empréstimo é adicionado. O complemento de B é calculado de forma bit a bit utilizando portas XOR. O resultado da subtração é obtido através do somador interno, e o empréstimo é indicado pelo sinal COUT.

# somador16bit:RESULTADO



Figura 4 - RTL View do componente Banco de Registradores gerado pelo Quartus.

#### 1.3.10 Multiplicador

Sua função é realizar a operação de multiplicação entre dois operandos de 8 bits (a e b). As entradas incluem os operandos a e b, e a saída Produto fornece o resultado da multiplicação como um vetor de 16 bits.



Figura 4 - RTL View do componente Banco de Registradores gerado pelo Quartus.

#### 1.3.11 And

Esta porta lógica realiza a operação lógica AND entre dois sinais de entrada (inand1 e inand2). O resultado da operação AND é fornecido na saída (saida).



Figura 4 - RTL View do componente Banco de Registradores gerado pelo Quartus.

#### 1.3.12 Mux\_2x1

A entidade multiplexador representa um multiplexador 2x1 em um circuito digital. Sua função é selecionar um dos dois sinais de entrada, A ou B, com base no sinal de controle SEL. Quando SEL é '0', o multiplexador direciona o sinal de entrada A para a saída Sout; quando SEL é '1', direciona o sinal de entrada B.



Figura 4 - RTL View do componente Banco de Registradores gerado pelo Quartus.

#### 1.3.13 PC

Sua função é armazenar o endereço da próxima instrução a ser executada. As entradas incluem um sinal de clock (clock), utilizado para sincronização, e um barramento de entrada (inPort) que pode conter um novo valor para o Program Counter, por exemplo, durante operações de desvio. A saída (outPort) fornece o endereço atual do Program Counter, permitindo que seja utilizado para buscar a próxima instrução na memória de instruções.



Figura 4 - RTL View do componente Banco de Registradores gerado pelo Quartus.

#### 1.3.14 Divisor de Instrução

Sua função é dividir uma instrução representada por um vetor de bits (in\_port) em partes distintas, tais como opcode, registradores (rs, rt, rd), e, possivelmente, um endereço de salto (jump). As saídas incluem:

out\_op\_code: Um vetor de 4 bits que representa o código de operação (opcode) da instrução. out\_rs: Um vetor de 4 bits que representa o registrador de origem (rs) da instrução. out\_rt: Um vetor de 4 bits que representa o registrador de destino (rt) da instrução. out\_rd: Um vetor de 4 bits que representa o registrador de destino (rd) da instrução. out\_jump: Um vetor de 16 bits que representa o endereço de salto (jump) se aplicável.



#### 1.3.15 Branch Helper

Sua função é ajudar na avaliação de condições de desvio, geralmente utilizadas em instruções de branch. As entradas e saídas incluem:

A: Um sinal de entrada que pode representar uma condição de desvio.

S: Um sinal de saída que indica se a condição de desvio foi satisfeita.



#### 1.3.16 Extensor de Bits 4x16

A entidade bitExtensor4\_16 representa um extensor de bits que converte um vetor de 4 bits em um vetor de 16 bits em um circuito digital. Sua função é estender o valor de entrada de 4 bits (in\_data) para um vetor de 16 bits (s). O componente realiza essa extensão adicionando zeros à esquerda do valor original.

#### 1.3.17 **ZERO**

A entidade zero representa um componente que avalia se um sinal de entrada (in\_port) é igual a zero. O objetivo desse componente é gerar um sinal de saída (out\_port) que indica se o valor de entrada é zero ou não. Se o valor de entrada for zero, o sinal de saída será '1'; caso contrário, será '0'. Este componente é útil em lógica digital para condições de igualdade, como nos beq ou bne.

Figura 4 - RTL View do componente Banco de Registradores gerado pelo Quartus.

## 1.4 Data path



Figura 4 - RTL View do componente Banco de Registradores gerado pelo Quartus.



Figura 4 - RTL View do componente Banco de Registradores gerado pelo Quartus.