# Relazione Progetto di Reti Logiche

Prof. Gianluca Palermo - Anno accademico 2023 - 2024

Vitali Matteo (Cod. Persona: 10800443 - Matricola: 981804)

# Contents

| 1        | Intro          | oduzione                         | 2  |
|----------|----------------|----------------------------------|----|
|          | 1.1            | Scopo del progetto               | 2  |
|          | 1.2            | Interfaccia del componente       | 2  |
|          |                | Dati e descrizione della memoria |    |
|          | 1.4            | Design                           | 3  |
| <b>2</b> | Data           | apath                            | 4  |
|          | 2.1            | Entità utilizzate                | 4  |
|          | 2.2            | Blocchi funzionali               | 5  |
| 3        | $\mathbf{FSM}$ |                                  | 8  |
|          | 3.1            | Diagramma degli stati            | 8  |
|          |                | Descrizione degli stati          |    |
|          | 3.3            | Progetto della FSM               | 10 |
| 4        | Test           | ing del modulo                   | 11 |
| 5        | Risu           | ıltati                           | 15 |
| 6        | Otti           | mizzazioni                       | 16 |

## 1 Introduzione

## 1.1 Scopo del progetto

Sia data una memoria indirizzata al byte (con indirizzi a 16 bit) che contiene, a partire dall'indirizzo i\_add, la sequenza (anche vuota) così definita:

$$w_0, \gamma_0, w_1, \gamma_1, \ldots w_{k-1}, \gamma_{k-1}$$

dove 0 < k < 512, le parole  $w_i$  sono unsigned tali che  $w_i < 255 \ \forall i \le k$  e  $\gamma_i$  è la credibilità, inizialmente nulla, associata alla parola  $w_i$ ,  $0 \le \gamma_i \le 31 \ \forall i \le k$ .

L'obbiettivo del modulo da progettare è quello di aggiornare i valori di credibilità (e talvolta le parole) in accordo alla seguente specifica:

$$\gamma_i = 31 \Longleftrightarrow w_i \neq 0$$
 
$$w_i = w_{i-1} \land \gamma_i = \max\{0, \gamma_{i-1} - 1\} \Longleftrightarrow w_i = 0 \land w_{i-1} \neq 0 \quad (i \ge 1)$$
 
$$w_i = 0 \land \gamma_i = 0 \Longleftrightarrow w_0 = 0 \land \forall k \le i \quad w_k = 0$$

Ad esempio, se la sequenza, lunga 10, è inizialmente:

| i_add | i_add + 1 | i_add + 2 | i_add + 3 | i_add + 4 | i_add + 5 | i_add + 6 | i_add + 7 | i_add + 8 | i_add + 9 |
|-------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|
| 128   | 0         | 64        | 0         | 0         | 0         | 25        | 0         | 0         | 0         |

Figure 1: Situazione iniziale

deve diventare:

| i_add | i_add + 1 | i_add + 2 | i_add + 3 | i_add + 4 | i_add + 5 | i_add + 6 | i_add + 7 | i_add + 8 | i_add + 9 |
|-------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|
| 128   | 31        | 64        | 31        | 64        | 30        | 25        | 31        | 25        | 30        |

Figure 2: Situazione finale

## 1.2 Interfaccia del componente

Il componente da progettare ha la seguente interfaccia:

```
entity project_reti_logiche is
   port(
        i_clk
                   : in std_logic;
                   : in std_logic;
        i_rst
        i_start
                   : in std_logic;
                   : in std_logic_vector(15 downto 0);
        i_add
        i_k
                   : in std_logic_vector(9 downto 0);
        o_done
                   : out std_logic;
        o_mem_addr : out std_logic_vector(15 doento 0);
        i_mem_addr : in std_logic_vector(7 downto 0);
        o_mem_data : out std_logic_vector(7 downto 0);
                  : out std_logic;
        o_mem_en
                   : out std_logic;
        o_mem_we
    );
end project_reti_logiche;
```

## In particolare:

- 1. i\_clk: segnale di clock comune con il test bench.
- 2. i\_rst: segnale asincrono di reset della macchina.
- 3. i\_start: segnale di start generato dal testbench.
- 4. i\_k: vettore che rappresenta la lunghezza della sequenza da analizzare.
- 5. i\_add: vettore che rappresenta l'indirizzo a partire dal quale è memorizzata la sequenza.
- 6. o\_done: segnale che comunica la fine dell'elaborazione.
- 7. o\_mem\_addr: vettore in uscita contenenete un indirizzo.
- 8. i\_mem\_data: vettore in entrata dalla memoria che contiene il dato in seguito ad una richiesta di lettura.
- 9. o\_mem\_data: vettore in uscita contenente il valore da scrivere in memoria.
- 10. o\_mem\_en: segnale di enable della memoria per poterci comunicare (in lettura o scrittura).
- 11. o\_mem\_we: segnale di write enable della memoria: 1 permette la scrittura, 0 la lettura.

## 1.3 Dati e descrizione della memoria

La memoria è indirizzata al byte. Le parole  $w_i$  e i valori di credibilità  $\gamma_i$  sono unsigned di 8bit. Gli indirizzi  $[i\_add, i\_add+2, ..., i\_add+2\cdot(i\_k-1)]$  sono utilizzati per memorizzare le parole e  $[i\_add+1, i\_add+3, ..., i\_add+2\cdot i\_k-1]$  i valori di credibilità. È possibile pensare alla memoria con cui il modulo si interfaccia come una tabella:



Figure 3: Tabella rappresentante la memoria

## 1.4 Design

Quando il segnale i\_start viene asserito il modulo progettato inizia l'elaborazione, notificandone il termine alzando l'uscita o\_done; a quel punto, l'utilizzare (in particolare il testbench) può, in qualsiasi momento, porre i\_start = 0 a cui fa seguito o\_done = 0.

Il segnale i\_rst asincrono resetta la macchina: deve essere garantito che prima del primo fronte di salita di i\_start, i\_rst sia stato asserito almeno una volta, mentre tra un'elaborazione e l'altra i\_rst può anche essere sempre 0.

## 2 Datapath

## 2.1 Entità utilizzate

A livello generale, il modulo progettato utilizza le seguenti entità:

1. ALU (per somma e sottrazione):

Per la somma operation = 0 e per la sottrazione operation = 1. In questo caso, se first\_operand < second\_operand il valore di result è 0.

2. Shifter:

```
component shifter
generic(
    N : integer
);
port(
    value_in : in std_logic_vector(N - 1 downto 0);
    value_out : out std_logic_vector(N downto 0)
);
end component;
```

Il componente realizza lo shift logico: il valore in ingresso viene moltiplicato per 2.

 $3. \ Comparatori:$ 

```
component comparator
generic(
    N : integer
);
port(
    first_operand : in std_logic_vector(N - 1 downto 0);
    second_operand : in std_logic_vector(N - 1 downto 0);
    result : out std_logic
);
end component;
```

In questo caso, si è scelto di avere  $\mathtt{result} = 0$  quando i due ingressi sono diversi,  $\mathtt{result} = 1$  altrimenti.

4. Registri:

```
component memory_register
generic(
    N : integer
);
port(
```

```
clock : in std_logic;
  enable : in std_logic;
  reset : in std_logic;
  value_in : std_logic_vector(N - 1 downto 0);
  value_out : out std_logic_vector(N - 1 downto 0)
  );
end component;
```

Il segnale di reset è asincrono. Il valore value\_in viene memorizzato nel registro sul fronte di salita del *clock*.

#### 5. Multiplexer (MUX):

```
component multiplexer
    generic(
        N : integer
);
port(
        control : in std_logic;
        value_0 : in std_logic_vector(N - 1 downto 0);
        value_1 : in std_logic_vector(N - 1 downto 0);
        value_out : out std_logic_vector(N - 1 downto 0)
);
end component;
```

## 2.2 Blocchi funzionali

I componenti istanziati sono organizzati in blocchi che realizzano una specifica funzione:

## 1. Generazione dell'indirizzo di memoria finale

Calcola il valore dell'ultimo indirizzo di memoria valido, cioè:

```
{\tt signal\_last\_valid\_address} = {\tt i\_add} + 2 \cdot {\tt i\_k} - 1
```

In particolare:



Figure 4: Blocco di generazione dell'indirizzo di memoria finale  $\,$ 

Notare che per non avere overflow nella somma tra <code>i\_add</code> e <code>i\_k</code> e non dover istanziare una ALU con 3 ingressi, si è scelto di calcolare prima <code>i\_add+1</code> (che non può generare overflow) e  $2 \cdot (i_k-1)$ , dopodiché sommarli. Infatti, l'ultimo indirizzo valido è:

```
\texttt{signal\_last\_valid\_address} = \texttt{i\_add} + 2 \cdot (\texttt{i\_k} - 1) + 1 = \texttt{i\_add} + 2 \cdot \texttt{i\_k} - 1
```

Se i\_k fosse 0, si avrebbe signal\_last\_address = i\_add + 1 (analogamente al caso i\_k = 1): questa situazione è trattata dal blocco di gestione dell'indirizzo corrente.

#### 2. Gestione indirizzo corrente

Si memorizza il valore corrente dell'indirizzo in un registro a 16 bit.

L'incremento è eseguito dalla ALU e propagato nel registro sul fronte di salita del clock se enable\_address\_register = 1 e  $MUX_3 = 1$ .

Il comparatore viene utilizzato per confrontare l'indirizzo corrente con quello finale ( $\texttt{MUX}_2 = \texttt{MUX}_6 = 1, \texttt{MUX}_5 = 0$ ) o iniziale ( $\texttt{MUX}_2 = 0, \texttt{MUX}_6 = 1$ ) e per determinare se la sequenza è vuota ( $\texttt{MUX}_2 = \texttt{MUX}_5 = 1, \texttt{MUX}_6 = 0$ ).

Si noti che il registro non viene mai resettato: il valore precedentemente memorizzato viene sovrascritto all'esecuzione successiva.



Figure 5: Blocco di gestione dell'indirizzo corrente

Nel seguito, per motivi di impaginazione, si indicherà con  $\sigma_1$  segnale di uscita dal comparatore degli indirizzi.

#### 3. Gestione delle parole

L'ultima parola valida viene mantenuta in un registro da 8 bit.

Il risultato fornito dal comparatore viene utilizzato dalla logica della FSM per stabile se alzare enable\_data\_register e, quindi, memorizzare il nuovo valore sul fronte di salita del *clock* successivo.

Il registro può essere anche resettato.



Figure 6: Blocco di gestione delle parole

Nel seguito, si indicherà con  $\sigma_2$  segnale di uscita dal comparatore delle parole.

## 4. Gestione della credibilità

La credibilità viene memorizzata in un registro a 8 bit.

Mediante un blocco ALU, che lavora come sottrattore, si calcola il valore di credibilità successivo. La FSM può scegliere di aggiornare il registro con il risultato della ALU ( $\texttt{MUX}_4 = \texttt{enable\_credibility\_register} = 1$ ) al fronte di salita del clock, con il valore 31 ( $\texttt{MUX}_4 = 0$ ) oppure resettarlo a 0. Infine, con un ulteriore MUX si seleziona il valore da scrivere in memoria.



Figure 7: Blocco di gestione dei valori di credibilità

# 3 FSM

La FSM gestisce le i moduli istanziati, la memoria e le loro interazioni. La sua interfaccia è:



Figure 8: Blocco FSM

# 3.1 Diagramma degli stati

La macchina è formata da 13 stati, organizzati nel diagramma seguente:



## 3.2 Descrizione degli stati

Si analizzano, ora, uno per uno, gli stati della FSM:

#### 1. IDLE $(S_0)$

È lo stato iniziale della FSM. Si resettano il registro delle parole e quello delle credibilità. Si attende che l'utilizzatore asserisca i\_start.

#### 2. CHECK\_K\_ZERO\_AND\_STORE\_I\_ADD $(S_1)$

Si controlla che la sequenza non sia vuota,  $\mathtt{MUX}_2 = \mathtt{MUX}_5 = 1$  e  $\mathtt{MUX}_6 = 0$ . Se lo è,  $\sigma_1 = 1$ , l'elaborazione termina. Parallelamente, mediante  $\mathtt{MUX}_3 = 0$  si memorizza l'indirizzo di partenza nel registro.

## 3. ASK\_MEMORY $(S_2)$

Alla memoria viene richiesta la lettura della parola il cui indirizzo è memorizzato nel registro degli indirizzi.

#### 4. CHECK\_WORD $(S_3)$

Si attende la risposta della memoria e si esegue il controllo i\_mem\_data = 0.

#### 5. WORD\_IS\_NOT\_ZERO $(S_4)$

La parola  $w_i$  letta è maggiore di 0. Occorre, quindi, memorizzarla nel registro delle parole: enable\_data\_register = 1.

Il valore  $\gamma_i$  va posto a 31, perciò  $\texttt{MUX}_4 = 0$  e enable\_credibility\_register = 1. Il valore non viene riscritto in memoria.

## 6. NEXT\_ADDRESS\_CREDIBILITY $(S_5)$

È lo stato preparatorio prima della scrittura in memoria di  $\gamma_i$ .  $MUX_3 = 1$ , quindi si incrementa il valore memorizzato nel registro degli indirizzi.

#### 7. WRITE\_CREDIBILITY $(S_6)$

Viene scritto in memoria il valore di credibilità: o $_{mem\_en} = o_{mem\_we} = 1$  e  $MUX_4 = 0$ .

## 8. READ\_ZERO $(S_7)$

La parola  $w_i$  letta è 0. È necessario determinare se tale parola è la prima della sequenza:  $MUX_2 = 0$ ,  $MUX_6 = 1$ , cioè il comparatore confronta i\_add e value\_out\_address\_register.

## 9. FIRST\_ELEMENT\_NOT\_ZERO $(S_8)$

 $w_i=0$  non è la prima parola. Bisogna decrementare la credibilità (MUX $_4=1$  e enable\_credibility\_register = 1). Il registro dei valori non va aggiornato e il suo valore scritto in memoria (MUX $_1=$ o\_me\_en = o\_mem\_we = 1).

## 10. FIRST\_ELEMENT\_IS\_ZERO $(S_9)$

 $w_0 = 0$ . Il registro delle credibilità e dei valori vanno resettati (reset\_data\_register = 1 e reset\_credibility\_regiter = 1).

## 11. CHECK\_FINISH $(S_{10})$

La FSM controlla che siano stati scritti in memoria tutti i valori (cioè signal\_current\_address = signal\_last\_address):  $MUX_2 = MUX_6 = 1, MUX_5 = 0.$ 

12. DONE  $(S_{11})$ 

La FSM, inizialmente, alza il segnale o\_done. Quando l'utilizzatore abbassa i\_start anche o\_done viene abbassato e si torna in IDLE, altrimenti si rimane in DONE.

13. NEXT\_ADDRESS\_WORD  $(S_{12})$ 

Se la sequenza non è terminata, occorre aggiornare il registro degli indirizzi:  $enable\_address\_register = MUX_3 = 1$ .

A valle della sintesi, l'encoding scelto dal tool è stato il seguente:

| State                      | •   | New Encoding |      | Previous | -    |
|----------------------------|-----|--------------|------|----------|------|
| idle                       |     | 0000         |      |          | 0000 |
| check_k_zero_and_store_i_a | add | (            | 0001 |          | 0001 |
| ask_memory                 | I   | 0010         | I    |          | 0100 |
| check_word                 | I   | 0011         | I    |          | 0101 |
| read_zero                  | I   | 0100         | I    |          | 1001 |
| first_element_is_zero      | I   | 0101         | I    |          | 1011 |
| first_element_not_zero     | I   | 0110         | I    |          | 1010 |
| word_is_not_zero           | I   | 0111         | I    |          | 0110 |
| next_address_credibility   | I   | 1000         | I    |          | 0111 |
| write_credibility          | I   | 1001         | I    |          | 1000 |
| check_finish               | I   | 1010         | I    |          | 0010 |
| next_address_word          | I   | 1011         | I    |          | 0011 |
| done                       | I   | 1100         | 1    |          | 1100 |

Figure 9: Encoding a valle della sintesi

## 3.3 Progetto della FSM

Per progettare la FSM è stato utilizzato l'approccio behavioural. In particolare, sono stati definiti tre processi:

1. delta: funzione di uscita  $(\delta)$ , gestisce tutti i segnali della macchina (macchina di Moore).

```
delta : process(current_state)
```

2. lambda: funzione di stato prossimo ( $\lambda$ ), determina next\_state in base a current\_state e agli ingressi.

3.  $state_reg:$  realizza l'effettiva commutazione dello stato sul fronte di salita del clock e gestisce il segnale  $i_rst.$  Il codice che lo implementa è il seguente:

```
state_reg : process(i_clk, i_rst)
    begin
    if i_rst = '1' then
        current_state <= IDLE;
    else
        if rising_edge(i_clk) then
            current_state <= next_state;
        end if;
    end process;</pre>
```

## 4 Testing del modulo

Oltre a quello fornito, il modulo è stato ulteriormente testato con altri 15 testbench, alcuni dei quali mirati a verificare possibili corner case e corse critiche della macchina. Di seguito, si riportano quelli più significativi e di alcuni anche il grafico (post-synthesis functional) generato dal waveform viewer:

#### 1. Sequenza senza zeri

La memoria contiene una sequenza arbitraria di parole  $w_i > 0 \ \forall i$ .

#### 2. Sequenza mista

La sequenza è di lunghezza arbitraria e  $0 \le w_i \le 255 \ \forall i$ . Più di 31 zeri consecutivi non possono presentarsi e  $w_0 \ne 0$ .

#### 3. Sequenza con zero iniziale

La sequenza è di lunghezza arbitraria e  $0 \le w_i \le 255 \ \forall i.\ w_0 = 0$  ed  $w_i \ne 0$  per qualche i. Più di 31 zeri consecutivi non possono presentarsi.



Figure 10: simulazione completa e superamento del test

## 4. Sequenza di soli zeri

La sequenza è di lunghezza arbitraria e  $w_i = 0 \ \forall i.$ 



Figure 11: simulazione completa e superamento del test con  $w_i = 0 \ \forall i$ 

## 5. Sequenza con almeno 31 zeri consecutivi $(w_0 \neq 0)$

La sequenza è di lunghezza arbitraria e contiene una sequenza di almeno 31 parole 0;  $w_0 \neq 0$ .



Figure 12: ultima fase della simulazione e superamento del test

 $6.\ Sequenza\ di\ lunghezza\ massima$ 

Poiché k è a 10bit, la lunghezza massima della sequenza da elaborare è 1022.



Figure 13: ultima fase della simulazione e superamento del test con  $i_k = 511$ 

7. Sequenza di lunghezza zero  $\label{eq:loss} \mbox{La sequenza è vuota, cioè } \mathbf{i} \mathbf{\underline{k}} = 0.$ 



Figure 14: ultima fase della simulazione e superamento del test con  $i_k = 0$ 

8. Sequenza di lunghezza unitaria
Questo caso di test deriva dalla struttura datapath scelta per calcolare signal\_last\_valid\_address.



Figure 15: ultima fase della simulazione e superamento del test con  $i_k = 1$ 

9. Ultima parola in posizione  $2^{16} - 2 = 65534$ 

La sequenza è arbitraria. Si sceglie i\_add e i\_k in modo che  $i_{add}+2i_k=2^{16}\,$ 



Figure 16: simulazione completa e superamento del test con  $i_{add}+2i_k=2^{16}\,$ 

## 10. Doppia esecuzione con reset intermedio

Al componente sono chieste due elaborazioni successive intervallate dall'asserimento del segnale di reset.



Figure 17: simulazione completa e superamento del test

## 11. Doppia esecuzione senza reset intermedio

Al componente sono richieste due elaborazioni successive tra le quali i\_rst è tenuto a 0.



Figure 18: simulazione completa e superamento del test

## 12. Sequenze (parzialmente) sovrapposte senza reset intermedio

Al componente sono richieste due elaborazioni successive, senza reset intermedio, con sequenze che iniziano allo stesso indirizzo di memoria.



Figure 19: simulazione completa e superamento del test

## 13. Fronti di transizione di i\_start molto ravvicinati

Al componente sono chieste due elaborazioni successive, senza reset intermedio e con fronti di transizione di i\_start molto ravvicinati (20ns).



Figure 20: simulazione completa e superamento del test

Infine, la scrittura di casi di test è stata automatizzata. Mediante un programma Java, dopo aver specificato la lunghezza del *test case*, si ottengono i vettori **scenario\_input** e **scnario\_full** da inserire nel *test bench*.

## 5 Risultati

Il componente progettato è stato testato, ottenendo sempre un risultato positivo, nelle modalità behavioural e post-synthesis functional.

La complessità temporale della macchina è O(n). Quella spaziale, invece, è costante, O(1) perché si utilizzano solamente 16 + 8 + 8 = 32 registri per gli indirizzi, le parole e i valori di credibilità (nella soluzione datapath, senza tener conto della codifica degli stati).

Il requisto temporale del clock è soddisfatto. Infatti, il comando report\_timing fornisce un  $\Delta$  = required time — arrival time = 16.557ns. Di seguito la schermata:

```
Timing Report
Slack (MET) :
                         16.557ns (required time - arrival time)
  Source:
                         c_address_register/stored_value_reg[3]/C
                           (rising edge-triggered cell FDRE clocked by clock {rise@0.000ns fall@5.000ns period=20.000ns})
 Destination:
                         FSM_sequential_current_state_reg[0]/D
                           (rising edge-triggered cell FDCE clocked by clock {rise@0.000ns fall@5.000ns period=20.000ns})
                         clock
  Path Group:
 Path Type:
                         Setup (Max at Slow Process Corner)
 Requirement:
                         20.000ns (clock rise@20.000ns - clock rise@0.000ns)
                         3.293ns (logic 1.531ns (46.493%) route 1.762ns (53.507%))
 Data Path Delay:
 Logic Levels:
                         6 (CARRY4=2 LUT3=1 LUT5=1 LUT6=2)
                         -0.145ns (DCD - SCD + CPR)
 Clock Path Skew:
   Destination Clock Delay (DCD):
                                    1.693ns = ( 21.693 - 20.000 )
   Source Clock Delay
                           (SCD):
                                     2.001ns
   Clock Pessimism Removal (CPR):
                                     0.163ns
```

Figure 21: risultati comando report\_timing

Il circuito finale, sintetizzato dal tool, contiene 0 latch e 35 FF, csoì suddivisi:



Figure 22: risultati comando report\_utilizazion  $\rightarrow$  register as flip flop

## 6 Ottimizzazioni

L'ottimizzazione più importante messa in atto è la riduzione del numero degli stati e dei componenti. Inizialmente, infatti, per memorizzare gli indirizzi e i valori di credibilità erano impiegati registri appositamente progettati: sul fronte di salita del *clock* il primo aumenta di 1 l'indirizzo se signal\_sum = 1 e il secondo diminuisce di 1 la credibilità se signal\_subtract = 1. Ora, invece, sono entrambi memory\_register (affiancati dalla logica mostrata), così due stati sono stati eliminati.

Anche gli stati che si occupano di memorizzare la credibilità sono comuni: WORD\_IS\_NOT\_ZERO, FIRST\_ELEMENT\_NOT\_ZERO e FIRST\_ELEMENT\_IS\_ZERO confluiscono tutti e tre in NEXT\_ADDRESS\_CREDIBILITY.

Infine, uno stato vien eliminato grazie al fatto che la scrittura in memoria della parola e l'aggiornamento della credibilità possono essere eseguite in insieme: FIRST\_ELEMENT\_NOT\_ZERO  $(S_8)$  fa  $\texttt{MUX}_4 = \texttt{enabl\_credibility\_register} = 1$  e  $\texttt{MUX}_1 = \texttt{o\_mem\_en} = \texttt{o\_mem\_we} = 1$  parallelamente.

Il numero di scritture in memoria è minimo: infatti, si è optato per non riscrivere in memoria parole  $w_i \neq 0$ , ma passare subito alla definizione della credibilità.