# БЫСТРОДЕЙСТВУЮЩАЯ ПЛАТА СБОРА ДАННЫХ

БИн25-1202

Руководство пользователя

**Примечание:** В целях постоянного улучшения качества продукции производитель сохраняет за собой право изменять параметры данного изделия без уведомления потребителей.

Информация, представленная в настоящем издании, может быть изменена без уведомления потребителей.

Редакция: 6.09.2004

# ООО «Центр АЦП»

Почтовый адрес: 125040, г.Москва, ул.Верхняя, д.6, ООО "Центр АЦП"

Телефон: (095) 257-4503 Телефон/Факс: (095) 257-4514 E-mail: mail@centeradc.ru WWW: www.centeradc.ru

# СОДЕРЖАНИЕ

| 1.  | Введение                                                   | 5             |
|-----|------------------------------------------------------------|---------------|
| 1.1 | Назначение                                                 | 5             |
| 1.2 | Технические характеристики                                 | 5             |
| 1.3 |                                                            | 6             |
| 1.4 | Комплект поставки                                          | 6             |
| 1.5 | Меры предосторожности при транспортировке и эксплуатации и | зделия 7      |
| 2.  | Устройство и работа базового модуля АМВРСІ                 | 8             |
| 2.1 | Общая функциональная схема                                 | 8             |
| 2.2 | Узел интерфейса ADM-Connect                                | 9             |
| 2.3 | Узел синхронизации и управления                            |               |
| 2.  | 3.1 Тактирование                                           | 10            |
|     | <b>3.</b> 2 — Стартовая синхронизация АШП                  | 10            |
|     | 3.3 Совместная работа нескольких модулей                   | 11            |
| 2.4 | 1 1 1 1 1 1                                                | 12            |
| 2.5 |                                                            | 12            |
| 2.6 | ьуферная память                                            | 13            |
| 2.7 | Цифровой порт ввода/вывода                                 | 14            |
| 2.8 | Системный интерфейс                                        | 15            |
| 3.  | Программируемые ресурсы базового модуля                    | 16            |
| 3.1 | Общая характеристика                                       | 16            |
| 3.2 | Основной регистр режимов                                   | <sub>17</sub> |
| 3.3 | Регистр режимов стартовой синхронизации АЦП                | 18            |
| 3.4 | Регистры частоты дискретизации АЦП и ЦАП                   | 18            |
| 3.5 | Входные данные и данные ЦАП                                | 10            |
| 3.6 | Регистр ЦАП программируемых напряжений                     | 19            |
| 3.7 |                                                            | 20            |
| 4.  | Установка конфигурации модуля                              | 21            |
| 4.1 | Входное сопротивление входов внешней синхронизации         |               |
| 4.2 |                                                            | 21            |
| 4.3 | Have at penalting page VA                                  |               |
| 4.4 | Выбор напряжения питания 3,3В                              |               |
| 1.5 | Загрузка конфикурании программируам их догинаских суам     | 22            |

| <b>5.</b> | Устройство и работа субмодуля ADM212x40M                | 24 |
|-----------|---------------------------------------------------------|----|
| 5.1       | Общая функциональная схема                              | 24 |
| 5.2       |                                                         | 25 |
| 5.        | 2.1 Входной мультиплексор                               | 25 |
| 5.        | 2.2 Усилители                                           | 25 |
| 5.3       | Тракт вывода аналоговых сигналов                        | 25 |
| 5.4       | Взаимодействие субмодуля с источниками сигналов         | 26 |
| 5.        | 4.1 Предварительные замечания                           | 26 |
| 5.        | 4.2 Подключение субмодуля к типовым источникам сигналов | 26 |
| 5.5       | Калибровка субмодуля                                    | 28 |
| 5.        | 5.1 Калибровка статических параметров субмодуля         | 28 |
| 5.        | 5.2 Калибровка динамических параметров субмодуля        | 28 |
| 6.        | Программируемые ресурсы субмодуля                       | 29 |
| 6.1       |                                                         |    |
| 6.2       |                                                         | 29 |
| 6.3       |                                                         |    |
| 6.4       |                                                         |    |
| 6.5       | Регистр режимов АЦП и коэффициенты усиления             | 30 |
| 6.6       |                                                         |    |
| 6.7       |                                                         | 31 |
| 7.        | Программное обеспечение                                 | 33 |

### 1. ВВЕДЕНИЕ

#### 1.1 Назначение

Быстродействующая плата сбора данных БИн25-1202 предназначена для создания широкого спектра систем сбора данных и цифровой обработки сигналов на базе персональных компьютеров с шиной PCI.

Плата сбора данных БИн25-1202 позволяет организовать непрерывный сбор аналоговой информации с высокой частотой дискретизации в память компьютера, регистрацию быстропротекающих периодических и однократных процессов.

Конструктивно плата БИн25-1202 состоит из базового модуля аналогового ввода/вывода AMBPCI и субмодуля аналогового ввода ADM212x40M.

В настоящем документе описывается работа узлов и программирование ресурсов платы БИн25-1202.

# 1.2 Технические характеристики

Системный интерфейс: 32 бит, 33 МГц, 5V PCI Rev.2.1

Режимы обмена: Мастер и/или программный

Скорость передачи данных по системному интерфейсу: до 120 Мбайт/с

Скорость ввода данных в буферную память: до 400 Мбайт/с

Буферная память FIFO:

- 16К 32-разрядных слов тракта ввода
- 16К 16-разрядных слов тракта вывода

#### Цифровой порт для управления внешними устройствами:

- 16 разрядов на ввод
- 8 или 16 разрядов на вывод

#### Синхронизация:

- внутренняя от кварцевых генераторов 40МГц и 60МГц
- внутренняя от тактовой частоты РСІ
- внешняя от ТТЛ/КМОП/ЭСЛ генераторов (до 60МГц)
- синхронизация от одного из аналоговых входов

#### Старт/останов процесса ввода отсчетов:

- программный
- от внешних ТТЛ, ЭСЛ, КМОП сигналов
- пороговый, 2 канала, 256 уровней в диапазоне ±2,5В
- режим претриггера на половину глубины FIFO

#### Технические характеристики канала аналогового вывода:

- разрядность ЦАП 14 бит, 1 канал
- максимальная частота дискретизации 30 МГц
- интегральная линейность 12 бит
- •время установления ЦАП не более 40 нс с точностью 0,1%
- восстанавливающий активный ФНЧ 2-го порядка F<sub>cp</sub> = 1 МГц (или по заказу)
- восстанавливающий пассивный ФНЧ высокого порядка F<sub>cp</sub> = 5, 7 или 10,7 МГц
- выходное сопротивление буферного усилителя 50 Ом ±1%
- максимальная амплитуда на нагрузке 50 Ом:
  - \* при включенном пассивном ФНЧ ±0,5В
  - \* при включенном активном ФНЧ ±1В

#### Технические характеристики аналогового входа:

| Параметры                                    | Значения       |
|----------------------------------------------|----------------|
| Разрядность                                  | 12 бит         |
| Количество АЦП                               | 2              |
| Количество входов на один АЦП                | 8              |
| Максимальная частота одного АЦП              | 40 МГц         |
| Минимальная частота одного АЦП               | 1 кГц          |
| Входное сопротивление (R <sub>вх</sub> )     | 10 кОм (50 Ом) |
| Входная емкость (C <sub>вх</sub> )           | 6 пФ           |
| Коэффициенты усиления (программируемые)      | 1, 2, 4, 8     |
| Шкала преобразования                         | ±2,5 B         |
| Максимально допустимое постоянное напряжение | ±14,5 B        |
| по входу                                     |                |
| Максимальная скорость мультиплексирования    | 10 МГц         |

| Коэффициент<br>усиления | Диапазон, В  | Шаг квантования,<br>мВ |
|-------------------------|--------------|------------------------|
| 1                       | ±2,5 ±2,5%   | 1,221                  |
| 2                       | ±1,25 ±2,5%  | 0,610                  |
| 4                       | ±0,625 ±2,5% | 0,305                  |
| 8                       | ±0,312 ±2,5% | 0,153                  |

#### Потребляемые токи:

- •не более 0,615 А по цепи +5В
- •не более 0,265 А по цепи +12В
- не более 0,165 А по цепи -12В
- •не более 0,1 A по цепи +3,3B (если питание 3,3B подаётся от системного разъёма)

# 1.3 Конструктивные параметры

| Размер печатной платы                  | _167*115мм |
|----------------------------------------|------------|
| Максимальная высота элементов на плате | _17мм      |

#### 1.4 Комплект поставки

- Плата БИн25-1202
- Руководство пользователя
- Дискеты (или CD-ROM) с программным обеспечением
- Упаковочная коробка

# 1.5 Меры предосторожности при транспортировке и эксплуатации изделия

- Транспортируйте и храните плату только в антистатической упаковке;
- Не допускайте разряда статического электричества на плату;
- Осторожно обращайтесь с платой, не допускайте значительного изгиба платы из-за возможности повреждения проводников и монтажа;
- Не допускайте воздействия ударных нагрузок на плату;
- Диапазон температур окружающей среды, в котором допустима работа устройства от +10°C до +40°C;
- Диапазон температур окружающей среды при хранении и транспортировке устройства от -30°C до +70°C;
- Охлаждённую плату не включайте до нагрева до температуры окружающей среды и полного испарения конденсата (росы);
- Перед началом работы внимательно прочитайте данное руководство и при необходимости установите конфигурацию базового модуля в соответствии с разд. 4.
- Плата предназначена для установки в компьютер с 32-разрядной шиной РСI с тактовой частотой до 33МГц
- Всегда выключайте питание компьютера, прежде чем:
  - ⇒ устанавливать плату;
  - ⇒ извлекать плату;
  - ⇒ подключать разъемы к плате,
- Прежде чем подключить к плате любые приборы (генератор, осциллограф, цифровой вольтметр и пр.), убедитесь в том, что их корпусные земли надежно соединены с корпусом компьютера.
- Не допускайте перегрузки выхода субмодуля низкоомной нагрузкой и ошибочного подключения выхода субмодуля к выходам других приборов и узлов.

# 2. УСТРОЙСТВО И РАБОТА БАЗОВОГО МОДУЛЯ АМВРСІ

### 2.1 Общая функциональная схема

В состав базового модуля АМВРСІ входят следующие функциональные узлы:

- узел интерфейса ADM-Connect с разъемами для установки аналого-цифровых субмодулей типа ADMxxx;
- канал ЦАП с восстанавливающим фильтром для вывода широкополосных аналоговых сигналов и обеспечения тестирования субмодулей с буферной памятью типа FIFO 16k 16-разрядных слов (возможна установка до 64k);
- узел программируемых напряжений для смещения шкал, управления коэффициентами передачи и установки порога срабатывания стартовых (тактовых) компараторов;
- узел синхронизации и управления на базе программируемой логики (ПЛИС), обеспечивающий запуск и остановку преобразования, формирование временных диаграмм трактов ввода и вывода в различных режимах;
- буферная память типа FIFO 16k 32-разрядных слов тракта ввода (возможна установка до 64k);
- универсальный 16-разрядный цифровой порт ввода/вывода (TTL) для управления внешними устройствами;
- узел системного интерфейса, обеспечивающий передачу данных и управление модулем по системной шине PCI.

Функциональная схема базового модуля приведена на Рис. 2-1, структура субмодуля показана условно. Общий вид модуля приведен на Рис. 4-1.

Условные обозначения на функциональной схеме:

**MUX** - мультиплексор, выбирающий источник сигналов для стартовых (тактовых) компараторов;

Комп.0 - стартовый компаратор 0;

Комп.1 - стартовый (тактовый) компаратор 1;

**ЦАП** - цифро-аналоговый преобразователь;

АЦП - аналого-цифровой преобразователь:

ФНЧ - восстанавливающий фильтр;

FIFO - буферная память с организацией FIFO.



Рис. 2-1 Функциональная схема базового модуля АМВРСІ

## 2.2 Узел интерфейса ADM-Connect

Узел интерфейса ADM-Connect обеспечивает подключение к базовому модулю аналого-цифровых субмодулей типа ADMxxx. Узел включает разъемы для установки субмодуля и формирователь интерфейса субмодуля. В целом интерфейс ADM-Connect включает:

- 32-разрядную шину данных, разбитую на две 16-разрядных шины, с возможностью передачи данных от субмодуля в буферную память до 400Мбайт/с, а также через ПЛИС в субмодуль;
  - шину управления (26 сигналов);
  - до 6 аналоговых сигналов с узла программируемых напряжений;
  - цепи питания (+5B, ±12B).

Формирователь интерфейса реализован на базе программируемой логики и обеспечивает требования интерфейса субмодуля, логическая конфигурация формирователя загружается программно во время инициализации базового модуля (см.п.4.5).

Детальная информация о назначении сигналов интерфейса субмодуля и их временных диаграммах является внутренней информацией изготовителя.

### 2.3 Узел синхронизации и управления

#### 2.3.1 Тактирование

Формирование временных диаграмм работы модуля производится относительно тактовой частоты, источником которой является либо один из двух установленных на модуле кварцевых генераторов частотой 40МГц и 60МГц, либо сигнал внешнего генератора (КМОП, ТТЛ или ЭСЛ-уровни) в диапазоне до 60МГц. В качестве источника тактовой частоты может также использоваться тактовая частота шины РСІ. Сигнал внешнего генератора подается на разъем X4 (см. Рис. 4-1) и через мультиплексор выбора синхронизации МОХ на вход компаратора 1 и далее на узел синхронизации и управления. Для визуального контроля формы сигнала и настройки порога компаратора выходной сигнал компаратора 1 выведен на контактную группу СLК (контакт S – сигнал, контакт G – земля) (см. Рис. 4-1).

Частота дискретизации АЦП программируется путем выбора источника тактовой частоты и задания коэффициента деления тактовой частоты. Механизм формирования частоты дискретизации АЦП реализован непосредственно на субмодуле.

Частота дискретизации ЦАП программируется путем задания коэффициента деления тактовой частоты, значения коэффициента деления от 1 до 65536 (см. также п.2.5).

#### 2.3.2 Стартовая синхронизация АЦП

Узел стартовой синхронизации предназначен для запуска и останова процесса аналого-цифрового преобразования в зависимости от внешних факторов (примером одного из режимов может служить ждущий режим развертки обычного осциллографа). Узел состоит из мультиплексора МUX, двух компараторов, двух 8-разрядных пороговых ЦАП и схемы логики, вырабатывающей собственно признак запуска и останова процесса.

Временная нестабильность срабатывания схемы стартовой синхронизации равна одному периоду частоты дискретизации АЦП при не синхронизированном сигнале запуска с тактовой частотой АЦП. Для исключения этой нестабильности необходимо использовать режим работы с внешней тактовой частотой и вне модуля привязывать запускающий сигнал к этой частоте. Постоянная задержка срабатывания схемы стартовой синхронизации обычно находится в пределах 10-20 нс.

В качестве сигналов старта/останова могут использоваться либо внешние сигналы с разъема X4 или специального входа внешнего старта, размещенного на субмодуле, либо сигналы с входных каналов АЦП. В обоих случаях, допустимый диапазон сигналов на входах компараторов  $\pm 2,5$ В.

Положение мультиплексора (т.е. источники сигналов на компараторах), режимы старта/останова и полярность выходных сигналов компараторов определяются программно (в регистре режимов стартовой синхронизации). Также программно определяется напряжение порога, формируемое соответствующим пороговым ЦАП (см. п.2.4).

Мультиплексор может находиться в одном из следующих состояний:

- на вход Комп.0 подан сигнал внешнего старта, на вход Комп.1 - сигнал с разъема X4;
- на вход Комп.0 подан сигнал входного канала 0, на вход Комп.1 сигнал с разъема X4;
- на вход Комп.0 подан сигнал входного канала 1, на вход Комп.1 сигнал с разъема X4;
- на входы обоих компараторов подан сигнал входного канала 0.

Возможны следующие режимы старта/останова АЦП:

• программный режим, в этом случае запуск/останов преобразования определяется только записью "1" или "0" в бит разрешения АЦП основного регистра режимов;

• запуск/останов по сигналам от компараторов.

Различаются так называемые "потенциальный" и "триггерный" режимы запуска/останова: в "потенциальном" процесс ввода осуществляется только в то время, когда выбранный компаратор находится в требуемом состоянии ("0" или "1"), а в триггерном режиме старт и останов происходят по фронту на выбранном сигнале, причем для старта и останова могут быть выбраны различные сигналы.

<u>Примечание</u>: запись "0" в бит разрешения АЦП останавливает процесс ввода в любом из режимов, а старт возможен только после записи в этот бит "1".

Компараторы формируют сигнал логической "1" в случае превышения порогового уровня над входным сигналом и сигнал логического "0" при превышении входным сигналом порогового уровня.

В "потенциальном" режиме разрешающими уровнями являются уровни "1" на выходах компараторов, в "триггерном" режиме рабочим фронтом является переход сигналов на выходах компараторов из "0" в "1".

Для использования противоположных значений сигналов и фронтов предназначены соответствующие разряды в регистре режимов стартовой синхронизации, установка которых в "1" приводит к логической инверсии выбранных сигналов.

Модуль обеспечивает возможность сбора данных с "предысторией" (т.н. режим претриггера) с количеством отсчетов, равном половине глубины FIFO. В этом режиме АЦП начинает работу как при программном старте, данные в компьютер не передаются, а непрерывно обновляются в буфере, равном половине глубины FIFO, до наступления события старта, после чего начинается передача данных с начала буфера.

<u>Примечание</u>: Режим претриггера может быть включен *триггерного* запуска.

#### 2.3.3 Совместная работа нескольких модулей

Для создания синхронных многоканальных систем сбора данных предусмотрен механизм совместной работы нескольких плат в режиме Master/Slave (Ведущий/Ведомый). Режим Master/Slave применяется для синхронизации работы нескольких (до 4-х) плат БИн25-1202.

Платы устанавливаются в один компьютер или бокс расширения, соединяются между собой через разъемы синхронизации ХЗ (см. Табл. 2-1). Одна из плат программируется как Master, все остальные как Slave. Выходные сигналы синхронизации с ведущей платы должны быть подключены к соответствующим входным сигналам ведомых плат. Ведущая плата раздает сигналы синхронизации АЦП и ЦАП на ведомые, при этом на всех платах обеспечивается синхронная работа. Частоты дискретизации программируются только на ведущей плате, а режимы работы трактов программируются на всех отдельно. мультиплексировании необходимо устанавливать одинаковое число выбранных входов в каналах. При использовании режимов внешнего старта или внешней тактовой частоты внешние сигналы подаются только на Master.

Последовательность действий при программировании комплекса:

1. Все платы должны быть в исходном состоянии - Slave (проинициализированы ПЛИС, причем первым должен инициализироваться будущий Master), АЦП и ЦАП запрещены.

2. На ведомых платах программируется все, что необходимо, включая разрешение АЦП и/или ЦАП. Программирование делителя частоты дискретизации АЦП и режимов старта/останова не существенно, но **обязательно** должен быть выбран действующий источник тактовой частоты.

- 3. На Master`e выбирается режим синхронизации, устанавливается Master и остальные режимы, кроме разрешения АЦП.
- 4. Для модулей, требующих калибровки или сброса проводятся эти операции, порядок не важен.
- 5. На Master е устанавливается разрешение АЦП.
- 6. Идет сбор данных.
- 7. Для синхронного останова останавливается сначала Master, при этом режим Master не выключается.
- 8. Проводятся необходимые действия по остановке остальных модулей, если требуется.

#### Примечания:

- 1. ЦАП несущего модуля может быть синхронизован с другими по частоте дискретизации в режиме синхронизации ЦАП от частоты дискретизации АЦП, по старту в режиме синхронного старта с АЦП, в других режимах работа ЦАП не зависит от Master`a.
- 2. Синхронизация АЦП на субмодуле в режиме Master/Slave возможна только с несущего модуля.

| Контакт | Обозначение | Назначение цепи                     |
|---------|-------------|-------------------------------------|
| 1       | GND         | Земля                               |
| 2       | ENCOUT      | Выход сигнала частоты дискретизации |
| 3       | GND         | Земля                               |
| 4       | STRTOUT/    | Выход сигнала старта преобразования |
| 5       | GND         | Земля                               |
| 6       | GND         | Земля                               |
| 7       | STRTIN/     | Вход сигнала старта преобразования  |
| 8       | GND         | Земля                               |
| 9       | ENCIN       | Вход сигнала частоты дискретизации  |
| 10      | GND         | Земля                               |

Табл. 2-1 Разъем X3 Master/Slave

# 2.4 Узел программируемых напряжений

Узел программируемых напряжений состоит из восьми 8-разрядных ЦАП и предназначен для формирования напряжений смещения шкал каналов АЦП, управления коэффициентами передачи (каналы ЦАП 3...8, выходы этих ЦАП заведены на субмодуль) и установки порогов срабатывания стартовых (тактовых) компараторов (ЦАП1 для Комп.0 и ЦАП2 для Комп.1). Выходное напряжение ЦАП в диапазоне  $\pm 2,5$ В вычисляется по формуле: 2,5В\*(D/128-1), где D - 8-битный код, записываемый в ЦАП. После включения модуля или аппаратного сброса все выходы ЦАП устанавливаются в состояние 0В.

# 2.5 Узел ЦАП

Базовый модуль AMBPCI имеет один канал ЦАП с буферной памятью типа FIFO до 64k 16-разрядных слов и с восстанавливающим фильтром, предназначенный для вывода широкополосных аналоговых сигналов и обеспечения тестирования субмодулей.

Предусмотрены четыре режима работы ЦАП, программируемые через основной регистр режимов:

- программный, при котором вывод нового значения в ЦАП производится сразу после записи слова данных в буфер ЦАП;
- автоматический с синхронизацией от базового модуля, при котором частота дискретизации ЦАП определяется делением тактовой частоты от выбранного генератора на базовом модуле либо от внешней тактовой частоты;
- автоматический синхронный с АЦП, при котором частота дискретизации ЦАП определяется делением частоты дискретизации АЦП;
- автоматический с синхронным стартом с АЦП, при котором частота дискретизации ЦАП определяется делением тактовой частоты от выбранного генератора на базовом модуле либо от внешней тактовой частоты, старт процесса вывода одновременно со стартом АЦП.

Коэффициент деления тактовой частоты программируется и может принимать значения от 1 до 65536.

Для буферной памяти ЦАП предусмотрены два режима работы - обычный режим и режим циклического вывода. В обычном режиме данные в буфер поступают с системной шины, в циклическом - буферная память однажды (до запуска канала) заполняется требуемыми данными (длина реализации не должна превышать размер памяти), а затем запускается ЦАП и память перебирается в бесконечном цикле - так называемый режим генератора. Предварительная запись данных в FIFO ЦАП может производиться только при запрещающем значении бита разрешения ЦАП, причем если при этом установлен режим работы ЦАП «программный», то запись производится через регистр данных ЦАП, а если установлен любой другой режим – то через внутреннее FIFO контроллера PCI (см. п. 3.5).

Тракт вывода включает в себя кроме 14-разрядного ЦАП также буферный усилитель и восстанавливающий фильтр низкой частоты 2-го порядка с характеристикой Бесселя. Порядок фильтра может быть изменен до 3-го по требованию заказчика (также и частота среза и тип характеристики). Сигнал на выходе ФНЧ имеет инверсную фазу (сдвиг фазы -180°). Дополнительно может устанавливаться пассивный ФНЧ высокого порядка фирмы Mini-Circuits. Перемычка J7 осуществляет выбор между пассивным (замкнуты контакты 1-2) или активным (3-2) фильтрами. При не установленном пассивном фильтре в положении перемычки 1-2 на выходной буфер подаётся не фильтрованный сигнал ЦАП.

Амплитуда выходного напряжения в пределах  $\pm 10\%$  регулируется подстроечным резистором R46.

Сигнал с выхода фильтра может быть выведен как на разъем X4 (см. п.4.3), так и на субмодуль.

# 2.6 Буферная память

Для обеспечения максимальных скоростей передачи данных на модуле устанавливается буферная память с организацией FIFO (первый вошел - первый вышел), отдельно для трактов ввода и вывода. Размеры буферной памяти могут быть в зависимости от установленных микросхем от 64 до 64k 32-разрядных слов в тракте ввода и 16-разрядных слов в тракте вывода. Буферная память канала ЦАП может также работать в циклическом режиме для обеспечения режима генератора.

Узел буферной памяти канала ввода имеет два режима работы - с уплотнением или без. Режим уплотнения позволяет упаковывать в буфере

входные 12-разрядные данные по 8 бит (по 4 отсчета в одном 32-разрядном слове), оставляя только старшие 8 разрядов данных (см. п. 3.25).

Перед запуском процесса ввода данных от АЦП или перед записью первых данных в буфер ЦАП необходимо выполнить сброс FIFO в исходное состояние с помощью записи в основной регистр режимов (см. п.3.2) с установленными в 1 соответствующими разрядами.

### 2.7 Цифровой порт ввода/вывода

Цифровой порт ввода/вывода представляет собой 16 двунаправленных TTL - сигналов, выведенных на разъем X2 (Табл. 2-2). На вывод порт может работать в трех режимах: нет вывода, 8-разрядный регистр (линии PIO[0..7]) или 16-разрядный регистр (линии PIO[0..15]). Режим порта устанавливается в основном регистре режимов (см.п.3.2), после программирования ПЛИС или аппаратного сброса порт устанавливается в состояние "ввод 16-бит, нет вывода". Данные в выходном регистре защелкиваются по нарастающему фронту сигнала записи, строб записи (PIOWR/) также выведен на разъем X2, в качестве регистра используются микросхемы 74FCT2574.

Табл. 2-2 Разъем X2 цифрового порта ввода/вывода

| Контакт | Обозначение | Назначение цепи                      |  |
|---------|-------------|--------------------------------------|--|
| 1       | PIO0        | цифровой порт ввода/вывода разряд 0  |  |
| 2       | PIO1        | цифровой порт ввода/вывода разряд 1  |  |
| 3       | PIO2        | цифровой порт ввода/вывода разряд 2  |  |
| 4       | PIO3        | цифровой порт ввода/вывода разряд 3  |  |
| 5       | PIO4        | цифровой порт ввода/вывода разряд 4  |  |
| 6       | PIO5        | цифровой порт ввода/вывода разряд 5  |  |
| 7       | PIO6        | цифровой порт ввода/вывода разряд 6  |  |
| 8       | PIO7        | цифровой порт ввода/вывода разряд 7  |  |
| 9       | PIO8        | цифровой порт ввода/вывода разряд 8  |  |
| 10      | PIO9        | цифровой порт ввода/вывода разряд 9  |  |
| 11      | PIO10       | цифровой порт ввода/вывода разряд 10 |  |
| 12      | PIO11       | цифровой порт ввода/вывода разряд 11 |  |
| 13      | PIO12       | цифровой порт ввода/вывода разряд 12 |  |
| 14      | PIO13       | цифровой порт ввода/вывода разряд 13 |  |
| 15      | PIO14       | цифровой порт ввода/вывода разряд 14 |  |
| 16      | PIO15       | цифровой порт ввода/вывода разряд 15 |  |
| 17      | GND         | Общий                                |  |
| 18      | PIOWR/      | строб цифрового порта вывода         |  |
| 19      | PIORD/      | строб цифрового порта ввода          |  |
| 20      | GND         | Общий                                |  |
| 21      | USYNC0      | Резерв (программируемый сигнал 0)    |  |
| 22      | GND         | Общий                                |  |
| 23      | USYNC1      | Резерв (программируемый сигнал 1)    |  |
| 24      | GND         | Общий                                |  |
| 25      | USYNC2      | Резерв (программируемый сигнал 2)    |  |
| 26      | GND         | Общий                                |  |

Все линии порта (PIO[0..15]) заведены на входной буфер. В качестве буфера использованы микросхемы 74FCT2245, строб чтения порта (PIORD/) выведен на разъем X2.

Стробы чтения и записи представляет собой импульсы 0-го уровня, фиксация данных происходит по перепаду из "0" в "1".

## 2.8 Системный интерфейс

Модуль AMBPCI предназначен для работы в составе компьютеров с 32-разрядной 5-вольтовой системной шиной PCI с тактовой частотой до 33МГц. В качестве контроллера шины применена микросхема AMCC S5935. Контроллер позволяет передавать данные в режиме Bus Master с максимальной производительностью шины (до 120 Мбайт/с).

Программируемые ресурсы модуля занимают 64 байта в адресном пространстве ввода/вывода. Значащими разрядами для регистров режимов, регистра состояния и данных ЦАП являются 16 младших разрядов 32-разрядного слова, данные АЦП - 32-разрядные. В режиме Виз Master или потоковом данные ЦАП также 32-разрядные. Программирование режимов работы изделия осуществляется путем вывода соответствующих кодов в регистры модуля, а обмен данными АЦП и ЦАП может осуществляться как в режиме прямого доступа к памяти, так и в программном режиме. Текущее состояние модуля может быть доступно программе чтением регистра состояния.

Режим Bus Master обеспечивается контроллером PCI.

Программный режим обмена рекомендуется организовывать с помощью потокового ввода/вывода. При этом следует использовать не адреса данных АЦП и ЦАП, приведенные в п.3.5, а адреса внутреннего FIFO контроллера PCI, источником запроса на передачу должно быть содержимое регистра состояния. Следует иметь в виду, что максимальная скорость передачи данных в этом режиме не превышает 10 Мбайт/с.

По причине высокой сложности обеспечения работоспособности PCIустройств, а тем более достижения максимальных параметров быстродействия, в настоящем описании не приводятся материалы по взаимодействию HOST-процессора с контроллером PCI. В связи с этим настоятельно рекомендуется на уровне взаимодействия с устройством использовать поставляемое Разработчиком программное обеспечение.

### 3. ПРОГРАММИРУЕМЫЕ РЕСУРСЫ БАЗОВОГО МОДУЛЯ

#### 3.1 Общая характеристика

Программируемые ресурсы платы сбора данных БИн25-1202 состоят из двух частей: общей, представляющей собой ресурсы базового модуля и общие ресурсы субмодуля, и специфической, представляющей специальные ресурсы субмодуля.

В данном разделе описываются общие программируемые ресурсы платы БИн25-1202. Программируемые ресурсы субмодуля описаны в разделе 6.

Программируемые ресурсы системы занимают 64 ячейки в адресном пространстве ввода/вывода, перечень ресурсов базового модуля приведен в Табл. 3-1.

Все ресурсы 32-разрядные, действительными для всех ресурсов (кроме данных АЦП и ЦАП - см.п.3.5) являются 16 младших разрядов. Адреса регистров указаны относительно базового адреса пространства BADR1, определяемого в процедуре конфигурирования устройств PCI Plug&Play. Для нахождения модуля необходимо знать DeviceID - 0x4d50, и VendorID - 0x4953.

В таблице указан также тип разрешенных обращений к ячейкам: "wr" - только запись, "rd" - только чтение, "wr/rd" - и чтение и запись.

<u>Примечание</u>: При записи в любые регистры незадействованные разряды или обозначенные как "резерв" должны быть нулевыми.

По причине высокой сложности обеспечения работоспособности PCIустройств, а тем более достижения максимальных параметров быстродействия, в настоящем описании не приводятся материалы по взаимодействию HOST-процессора с контроллером PCI. В связи с этим настоятельно рекомендуется на уровне взаимодействия с устройством использовать поставляемое Разработчиком программное обеспечение.

| Tr 6 3 1    | 1 77           |                   | ~                 |
|-------------|----------------|-------------------|-------------------|
| I ant 1-    | LIINOFNAMMU    | NVAMLIA NACUNCLI  | базового модуля   |
| 1 auji. 5-1 | t tipoi pammin | pychibic pecypebi | Uasubul u Mugyiin |

| Адрес    | Наименование ресурса                        |
|----------|---------------------------------------------|
| 0 wr     | Основной регистр режимов                    |
| 0 rd     | Регистр состояния                           |
| 4 wr     | Регистр режимов стартовой синхронизации АЦП |
| 8 wr     | Регистр частоты дискретизации АЦП           |
| 12 wr    | Регистр частоты дискретизации ЦАП           |
| 16 wr    | Данные ЦАП                                  |
| 16 rd    | Входные данные (данные АЦП)                 |
| 20 wr    | Установка ЦАП программируемых напряжений    |
| 24 wr/rd | Цифровой порт ввода/вывода                  |

# 3.2 Основной регистр режимов

Состояние после аппаратного сброса или перепрограммирования ПЛИС - 0. Смещение относительно базового адреса - 0.

| Разряды | Назначение                                                    |  |  |
|---------|---------------------------------------------------------------|--|--|
| 0       | 1 - модуль является ведущим (Master), 0 - подчиненным (Slave) |  |  |
| 2,1     | режим цифрового порта ввода/вывода:                           |  |  |
|         | • 11 - ввод 16 бит, вывод 16 бит                              |  |  |
|         | • 01 - ввод 16 бит, вывод 8 бит                               |  |  |
|         | <ul> <li>00 - ввод 16 бит, нет вывода</li> </ul>              |  |  |
| 4,3     | режим синхронизации ЦАП:                                      |  |  |
|         | • 00 - асинхронный(программный)                               |  |  |
|         | • 01 - синхронизация от генератора базового модуля            |  |  |
|         | • 10 - синхронизация от частоты дискретизации АЦП             |  |  |
|         | • 11 -синхронизация от генератора базового модуля, старт      |  |  |
|         | синхронно с АЦП                                               |  |  |
| 5       | 1 - циклический режим ЦАП (режим генератора)                  |  |  |
| 6       | 1 - сброс FIFO ЦАП и флага опустошения буфера                 |  |  |
| 7       | 1 - разрешение ЦАП (программный старт)                        |  |  |
| 8       | 1 - разрешение АЦП (программный старт)                        |  |  |
| 9       | 1 - сброс FIFO АЦП и флага переполнения буфера                |  |  |
| 10      | 1 - программный сброс субмодуля                               |  |  |
| 12,11   | источник тактовой частоты на базовом модуле:                  |  |  |
|         | • 00 - генератор 0 (60МГц)                                    |  |  |
|         | • 01 - генератор 1 (40МГц)                                    |  |  |
|         | • 10 - тактовая частота PCI                                   |  |  |
|         | • 11 - внешняя частота                                        |  |  |
| 13      | 1 - источник тактовой частоты на субмодуле                    |  |  |
|         | 0 - источник тактовой частоты определяется разр. 11,12        |  |  |
| 15,14   | Резерв                                                        |  |  |

# 3.3 Регистр режимов стартовой синхронизации АЦП

Состояние после аппаратного сброса или перепрограммирования ПЛИС - 0. Смещение относительно базового адреса - 4.

| Разряды | Назначение                                                           |  |  |
|---------|----------------------------------------------------------------------|--|--|
| 1,0     | режим мультиплексора компараторов:                                   |  |  |
|         | • 00 - на вход Комп.0 подан сигнал внешнего старта, на вход Комп.1 - |  |  |
|         | сигнал с разъема Х4;                                                 |  |  |
|         | • 01 - на вход Комп.0 подан сигнал входного канала 0, на вход Комп.1 |  |  |
|         | - сигнал с разъема Х4;                                               |  |  |
|         | • 10 - на вход Комп.0 подан сигнал входного канала 1, на вход Комп.1 |  |  |
|         | - сигнал с разъема Х4;                                               |  |  |
|         | • 11 - на входы обоих компараторов подан сигнал входного канала 0    |  |  |
| 2       | 1 - режим претриггера                                                |  |  |
| 3       | 1 - триггерный старт                                                 |  |  |
| 4       | 1 - инверсия сигнала от комп.0                                       |  |  |
| 5       | 1 - инверсия сигнала от комп.1                                       |  |  |
| 7,6     | режим старта АЦП:                                                    |  |  |
|         | • 00 - программный                                                   |  |  |
|         | • 01 - от комп.0                                                     |  |  |
|         | • 10 - от комп.1                                                     |  |  |
|         | • 11 - резерв                                                        |  |  |
| 9,8     | режим останова при триггерном старте:                                |  |  |
|         | • 00 - программный                                                   |  |  |
|         | • 01 - от комп.0                                                     |  |  |
|         | • 10 - от комп.1                                                     |  |  |
|         | • 11 - резерв                                                        |  |  |
| 1510    | резерв                                                               |  |  |

# 3.4 Регистры частоты дискретизации АЦП и ЦАП

Состояние после перепрограммирования ПЛИС - 0. Смещение относительно базового адреса - 8 для АЦП и 12 для ЦАП.

Значения этих регистров задают коэффициенты деления тактовой частоты для формирования частот дискретизации ЦАП и АЦП. Разрядность делителя АЦП - 12 бит, ЦАП - 16 бит, данные занимают разряды 0..12 и 0..15 слова соответственно. Возможные коэффициенты деления - от 1 (код 0001h) до 4096 (код 1000h) или 65536(код 0000h).

# 3.5 Входные данные и данные ЦАП

Смещение относительно базового адреса - 16.

Входные данные (данные АЦП) и данные ЦАП - 16-разрядные, в выравниваются по старшему биту независимо дополнительном коде. разрядности АЦП/ЦАП. При работе в режиме Bus Master или в режиме потокового ввода-вывода через внутреннее FIFO контроллера PCI данные упакованы в 32разрядные слова по два отсчета, данные АЦП также могут быть упакованы по 4 8разрядных отсчета в слове. При непосредственной записи данных ЦАП по адресу значашими являются только 16 младших разрядов, данные ΑЦП непосредственным чтением по адресу не доступны.

Запись данных ЦАП по адресу регистра данных возможна только при установленном в основном регистре режимов режима синхронизации ЦАП - «программный», во всех остальных режимах ЦАП - только через внутреннее FIFO контроллера PCI.

Соответствие кодов напряжению приведено в Табл. 3-2. В таблице для данных ЦАП приведены коды без учета инверсии фазы восстанавливающим ФНЧ.

Поскольку разрядность АЦП менее 16-ти и незадействованные младшие разряды могут содержать биты окраски входных данных, например: признак начала блока или номер канала, то желательно программное маскирование незадействованных разрядов входных данных.

Двоичный код **U**вых ЦАП **U**вх АЦП 1000 0000 0000 0000 -U<sub>вых</sub> max -U<sub>вх</sub> max 1111 1111 1111 1111 -LSB -LSB 0000 0000 0000 0000 0 0 0000 0000 0000 0001 LSB LSB 0111 1111 1111 1111 + Uвых тах +U<sub>BX</sub> max

Табл. 3-2

# 3.6 Регистр ЦАП программируемых напряжений

Смещение относительно базового адреса - 20. После аппаратного сброса все ЦАП устанавливаются в значение 0В.

<u>Примечание:</u> передача данных в ЦАП связана с параллельнопоследовательным преобразованием и поэтому запись в этот регистр необходимо производить только при разрешающем значении (1) бита готовности ЦАП в регистре статуса.

| Разряды | Назначение            |
|---------|-----------------------|
| 70      | данные ЦАП            |
| 118     | адрес(номер) ЦАП (18) |

Результирующее напряжение на выходе ЦАП определяется по формуле: 2,5B\*(D/128-1), где D - код, записываемый в соответствующий ЦАП.

## 3.7 Регистр состояния

Смещение относительно базового адреса - 0.

| Разряды | Назначение                                           |
|---------|------------------------------------------------------|
| 0       | 1 - готовность канала ЦАП программируемых напряжений |
| 1       | 1 - готовность входных данных (буфер АЦП не пустой)  |
| 2       | 1 - готовность данных ЦАП (буфер ЦАП не полный)      |
| 3       | 1 - переполнение входного буфера                     |
| 4       | 1 - недогрузка буфера ЦАП                            |
| 5       | 1 - заполнение половины FIFO канала ввода            |
| 6       | 1 - освобождение половины FIFO ЦАП                   |
| 7       | Резерв                                               |
| 8       | Резерв                                               |
| 9       | 1 - FIFO канала ввода не полно                       |
| 10      | 1 - FIFO ЦАП не пусто                                |
| 11      | Резерв                                               |
| 12      | Выход компаратора 0                                  |
| 13      | Выход компаратора 1                                  |
| 14      | Резерв                                               |
| 15      | Резерв                                               |

Появление флага переполнения входного буфера означает поступление данных входного канала в полностью заполненный буфер, а флаг недогрузки буфера ЦАП означает передачу данных в ЦАП из полностью опустошенного буфера. Эти флаги, появившись однажды, запоминаются и сбрасываются только при прохождении команды сброса соответствующего FIFO. Все остальные флаги отражают текущее состояние ресурсов.

### 4. УСТАНОВКА КОНФИГУРАЦИИ МОДУЛЯ

### 4.1 Входное сопротивление входов внешней синхронизации

Входное сопротивление входов внешней синхронизации устанавливается с помощью перемычек, как показано в Табл. 4-1.

Табл. 4-1 Входное сопротивление входов внешней синхронизации

| Перемычка | Состояние              | Характеристика                                                                                       |
|-----------|------------------------|------------------------------------------------------------------------------------------------------|
| J6        | замкнута<br>разомкнута | Входное сопротивление входа внешнего старта 50 Ом Входное сопротивление входа внешнего старта 10 кОм |
| J5        | замкнута<br>разомкнута | Входное сопротивление входа внешнего такта 50 Ом Входное сопротивление входа внешнего такта 10 кОм   |

## 4.2 Подключение ФНЧ ЦАП

Перемычка J7 осуществляет выбор между пассивным (замкнуты контакты 1-2) или активным (3-2) восстанавливающими фильтрами. При не установленном пассивном фильтре при положении перемычки 1-2 на выходной буфер выводится не фильтрованный сигнал ЦАП.



Рис. 4-1 Общий вид модуля АМВРСІ

## 4.3 Использование разъема X4

Разъем X4 может использоваться либо для вывода сигнала с ЦАП, либо как входной разъем для внешней синхронизации, в зависимости от установки перемычки J4, как показано в Табл. 4-1.

Табл. 4-2 Использование разъема Х4

| Перемычка | Состояние | Характеристика                                                  |
|-----------|-----------|-----------------------------------------------------------------|
| J4 1-2    | замкнута  | На разъеме Х4 выходной сигнал ЦАП                               |
| J4 3-2    | замкнута  | Разъем X4 используется как входной сигнал внешней синхронизации |

#### 4.4 Выбор напряжения питания 3,3В

Внутренние схемы модуля питаются напряжением 3,3B, которое может быть взято либо с системного разъёма шины PCI, либо вырабатываться на самом модуле конвертером из 5B. Источник выбирается с помощью перемычек J1 и J3 в соответствии с Табл. 4-3.

Табл. 4-3 Питание 3,3В

| Перемычка | Состояние  | Характеристика                                 |
|-----------|------------|------------------------------------------------|
| J1        | замкнута   | Питание 3,3В подаётся с системного разъёма PCI |
| J3 2-3    | замкнута   |                                                |
| J1        | разомкнута | Питание 3,3В с конвертера 5В/3,3В              |
| J3 2-1    | замкнута   |                                                |

# 4.5 Загрузка конфигурации программируемых логических схем

Так как в состав базового модуля входят программируемые логические схемы (ПЛИС), перед работой с модулем необходимо загрузить их конфигурацию. Загрузка конфигурации должна быть проведена как минимум один раз после подачи питания на модуль, допускается многократная повторная загрузка той же или другой конфигурации.

Файл программирования конфигурации имеет типовое расширение .hex, имя файла конфигурации определяется следующим образом: P1240mVV.hex, где P — обозначение несущего модуля (AMBPCI), 1240m — буквенно-цифровое обозначение субмодуля, VV — номер версии (или модификации).

Утилита AMBPLD.EXE производит загрузку файла в ПЛИС модуля AMBPCI. Это программа DOS, она имеет следующий формат вызова:

#### Ambpld.exe [<имя файла программирования>] [<номер платы>]

При запуске программы без параметров выдается список всех обнаруженных модулей AMBPCI с указанием номеров плат и базовых адресов пространства программирования. При вызове функции нужно указать номер платы в соответствии с полученным списком, по умолчанию загрузка ПЛИС производится в плату с номером 0. Платы нумеруются в порядке возрастания номера слота PCI (Номера слотов PCI обычно возрастают в позициях от процессора к краю материнской платы компьютера).

В случае необходимости загрузка конфигурации ПЛИС может производиться из конфигурационной ПЗУ (EPROM). Для включения такого режима загрузки

<u>Центр АЦП</u> 23

необходимо установить перемычку J2, при этом загрузка конфигурации ПЛИС будет происходить автоматически после включения питания, перезагрузка конфигурации программным способом будет невозможна. В стандартной поставке конфигурационная ПЗУ не предусмотрена.

# 5. УСТРОЙСТВО И РАБОТА СУБМОДУЛЯ ADM212x40M

### 5.1 Общая функциональная схема

Субмодуль аналогового ввода **ADM212х40М**, функциональная схема которого приведена на Рис. 5-1, состоит из следующих основных узлов:

- Два тракта ввода аналоговых сигналов, каждый из которых включает в себя:
- входной мультиплексор 8 в 1;
- программируемый усилитель (с коэффициентами передачи 1, 2, 4 и 8);
- схему обеспечения программируемого грубого смещения на полную входную шкалу преобразования и программируемого точного смещения на  $\pm 1\%$  полной входной шкалы преобразования;
- 12-разрядные АЦП (максимальная частота дискретизации 40 МГц).
- Входной разъем X1 для аналоговых сигналов, подаваемых на входы мультиплексоров, а также для выходного сигнала с узла ЦАП несущего модуля. Также на входной разъем X1 поступает сигнал внешнего старта процесса ввода, который затем поступает на стартовый компаратор, расположенный на несущем модуле (см. Рис. 2-1).
- Источник опорного и смещающего напряжения, причем источник смещения может быть (установка резисторов с другими номиналами) адаптирован к любой «заказной» шкале преобразования.
- Разъем межмодульного интерфейса ADM-Connect для подсоединения к несущему модулю.



Рис. 5-1. Функциональная схема ADM212x40M.

Условные обозначения на функциональной схеме:

**X1** - разъем внешних аналоговых сигналов;

**IN0...IN7** - входные аналоговые сигналы;

**MUX0**, **MUX1** - входные мультиплексоры аналоговых сигналов 8 в 1;

**PGA0**, **PGA1** - программируемые усилители;

**OSV0, OSV1** - схемы смещения каналов;

**ADC0, ADC1** - 12-разрядные АЦП с максимальной частотой дискретизации 10, 25 или 40МГц;

**CH0, CH1** - сигналы с выходов усилителей, используемые для внутреннего старта;

**OSV** - напряжения смещения шкалы для грубой и точной подстройки нуля (256 уровней);

**UREF** - источник опорного напряжения и смещающего напряжения;

Control - шина управления;

ExtStart - входной сигнал для внешнего старта;

**DAC** - сигнал с выхода ЦАП, который находится на несущем модуле;

ADM-Connect - разъем межмодульного интерфейса.

### 5.2 Тракт ввода аналогового сигнала

## 5.2.1 Входной мультиплексор

Мультиплексор **MUX0** опрашивает 8 входных аналоговых линий **0IN0...0IN7**; **MUX1** опрашивает 8 других аналоговых линий **1IN0...1IN7**. Входное сопротивление по каждому входу 10 кОм  $\pm 1\%$ ; входная емкость по каждому входу — 6 пФ (без учета емкости соединительных кабелей). Порядок опроса входов и коэффициенты усиления изменяются программно. Максимальная скорость мультиплексирования (10 МГц) достигается при коэффициенте передачи 1.

#### 5.2.2 Усилители

Аналоговые сигналы с мультиплексоров **MUX0**, **MUX1** поступают на входы программируемых усилителей **PGA0**, **PGA1** (коэффициенты передачи k=1, 2, 4, 8).

Усиленные сигналы поступают на соответствующие схемы **OSV0**, **OSV1**, которые осуществляют дифференциальную подачу сигнала на входы АЦП, выполняют сдвиг уровня на  $\frac{1}{2}$  от полной шкалы преобразования (это необходимо потому, что АЦП имеют однополярное питание). Эти схемы также реализуют (с помощью 8-битных ЦАП, находящихся на несущем модуле) функцию программируемого смещения нуля в двух диапазонах - грубом (диапазон подстройки - полная шкала) и точном (диапазон подстройки  $\pm 1\%$  полной шкалы).

Выходы схемы смещения **OSV0** и **OSV1** подключаются к входам **ADC0** и **ADC1** соответственно.

Сигналы с выходов усилителей также передаются на узел стартовой синхронизации базового модуля.

#### 5.3 Тракт вывода аналоговых сигналов

Сигнал от высокоскоростного ЦАП транслируется от разъема **ADM-Connect** к разъему **X1**. Параметры и характеристики канала вывода приведены в разделах 1.2 и 2.5.

# 5.4 Взаимодействие субмодуля с источниками сигналов

#### 5.4.1 Предварительные замечания

Если работа изделия сопряжена с источниками сигналов, удаленными на расстояние более 2-3м, или происходит в условиях сильных электромагнитных помех, которые могут быть вызваны повышенным излучением монитора, видеоконтроллера, компьютерного источника питания, токовых контуров и пр., возможно ухудшение качественных характеристик модуля.

Изготовитель оставляет за собой право вносить в изделие незначительные изменения без отражения в руководстве.

#### 5.4.2 Подключение субмодуля к типовым источникам сигналов

Для подключения к модулю источников аналоговых сигналов и других внешних цепей служит 25-контактный разъем типа DSUB25 (розетка) **X1** на торцевой стороне платы, описание которого приводится в Табл. .

| Контакт | Обозначение | Назначение цепи             |
|---------|-------------|-----------------------------|
| 1       | GNDA        | Аналоговая земля            |
| 2       | 0IN0        | вход 0 канала АЦП 0         |
| 3       | 0IN2        | вход 2 канала АЦП 0         |
| 4       | 0IN4        | вход 4 канала АЦП 0         |
| 5       | 0IN6        | вход 6 канала АЦП 0         |
| 6       | GNDA        | Аналоговая земля            |
| 7       | 1IN1        | вход 1 канала АЦП 1         |
| 8       | 1IN3        | вход 3 канала АЦП 1         |
| 9       | 1IN5        | вход 5 канала АЦП 1         |
| 10      | 1IN7        | вход 7 канала АЦП 1         |
| 11      | GNDA        | Аналоговая земля            |
| 12      | DAC         | Выход ЦАП с несущего модуля |
| 13      | EXTSTART    | Вход внешнего старта        |
|         |             | на несущий модуль           |
| 14      | GNDA        | Аналоговая земля            |
| 15      | 0IN1        | вход 1 канала АЦП 0         |
| 16      | 0IN3        | вход 3 канала АЦП 0         |
| 17      | 0IN5        | вход 5 канала АЦП 0         |
| 18      | 0IN7        | вход 7 канала АЦП 0         |
| 19      | 1IN0        | вход 0 канала АЦП 1         |
| 20      | 1IN2        | вход 2 канала АЦП 1         |
| 21      | 1IN4        | вход 4 канала АЦП 1         |
| 22      | 1IN6        | вход 6 канала АЦП 1         |
| 23      | GNDA        | Аналоговая земля            |

Табл. 5-1 Распределение сигналов по контактам разъема X1

Для субмодуля **ADM212x40M** имеется устройство **UAA02-6**, обеспечивающее подключение 6 аналоговых входов/выходов через разъемы типа CP-50.

Для подключения сигналов выключите компьютер и подключите соединительное устройство к разъему субмодуля через отверстие в корпусе компьютера. **Выключение необходимо**, т.к. можно случайно сместить плату и нарушить контакт в системном разъеме.

Внешний вид и электрическая схема устройств подключения **UAA02** приведены на Рис. 5-2. Устройство **UAA02-6** обеспечивает подключение 4-х входных сигналов АЦП, входного сигнала порогового запуска (**XS5**) и выходного сигнала ЦАП (**XS4**). Группы перемычек обеспечивают возможность коммутации входов (см. Табл. 4) для подачи сигналов на входные мультиплексоры обоих каналов АЦП, а также обеспечивают возможность замыкания на "землю" незадействованных входов. Все остальные входы замкнуты на "землю".

Табл. 4-1. Коммутация входов UAA02

| Перемычка | Замкнутые<br>контакты | Сигналы на входные<br>мультиплексоры                 |
|-----------|-----------------------|------------------------------------------------------|
| J0        | 1-2                   | Сигнал с <b>XS0</b> на вход <b>0</b>                 |
| 30        | 1-2                   | Сигнал с <b>дзо</b> на вход <b>о</b><br>АЦП <b>0</b> |
| 10        | 3-4                   | •                                                    |
| J0        | 3-4                   | На вход <b>0</b> АЦП <b>0- Земля</b>                 |
| J1        | 1-2                   | Сигнал с <b>XS1</b> на вход <b>2</b>                 |
|           |                       | АЦП <b>0</b>                                         |
| J1        | 3-4                   | на вход <b>2</b> АЦП <b>0- Земля</b>                 |
|           |                       |                                                      |
| J2        | 2-4                   | Сигнал с <b>XS2</b> на вход <b>0</b>                 |
|           |                       | АЦП <b>1</b>                                         |
| J2        | 1-2                   | Сигнал с <b>XS2</b> на вход <b>1</b>                 |
|           |                       | АЦП <b>0</b>                                         |
| J2        | 5-6                   | на <b>0</b> АЦП <b>1- Земля</b>                      |
|           |                       | ·                                                    |
| J2        | 1-3                   | на <b>1</b> АЦП <b>0- Земля</b>                      |
|           |                       |                                                      |
| J3        | 2-4                   | Сигнал с <b>XS3</b> на вход <b>2</b>                 |
|           |                       | АЦП <b>1</b>                                         |
| J3        | 1-2                   | Сигнал с <b>XS3</b> на вход <b>3</b>                 |
|           |                       | АЦП <b>0</b>                                         |
| J3        | 5-6                   | на <b>2</b> АЦП <b>1- Земля</b>                      |
|           |                       |                                                      |
| J3        | 1-3                   | на <b>3</b> АЦП <b>0- Земля</b>                      |
|           |                       |                                                      |



Рис. 5-2. Устройство соединительное UAA02-06

# 5.5 Калибровка субмодуля

#### 5.5.1 Калибровка статических параметров субмодуля

Статическая калибровка субмодуля заключается в установке смещений нуля, которая осуществляется программно. Для этого необходимо запустить программу **ISVI.EXE**, которая входит в комплект поставки, и, открыв через меню " $ADM212\times40M$ " диалог настройки параметров субмодуля, перейти к закладке " $AU\Pi$ " и набрать нужное значение в поле "CMellehue нуля". Можно также выполнить автокалибровку, для чего надо, запустив программу **ISVI.EXE**, выбрать в меню "Pexum" пункт "CMellehue нуля  $AU\Pi$ ", подать на вход выбранных каналов OB и начать ввод данных.

### 5.5.2 Калибровка динамических параметров субмодуля

Динамическая калибровка субмодуля заключается в тестировании динамических параметров (SNR, THD, ENB, SFDR) в одноканальном режиме при разных частотах входного сигнала и частотах дискретизации, а также тестировании динамических параметров в режимах мультиплексирования входных каналов (SNR, THD, ENB, SFDR, CCI) при различных коэффициентах передачи.

При тестировании синусоидальным сигналом в качестве источника входного сигнала можно использовать генератор Г3-118, подключенный через сетевой фильтр. Амплитуда входного сигнала должна составлять -0,5 дБ от полной шкалы преобразования; не опрашиваемые входы необходимо заземлить.

# 6. ПРОГРАММИРУЕМЫЕ РЕСУРСЫ СУБМОДУЛЯ

# 6.1 Общая характеристика

Так как в состав модуля входят программируемые логические схемы (ПЛИС), перед работой с модулем необходимо загрузить их конфигурацию из файла, для субмодуля **ADM212x40M** имя файла конфигурации определяется следующим образом: **P1240mVV.hex**, где **hex** — расширение файла, **P** — обозначение несущего модуля (**AMBPCI**), **1240m** — буквенно-цифровое обозначение субмодуля, **VV** — номер версии (или модификации).

Список программируемых ресурсов субмодуля ADM212x40M, приведен в Табл. 5-1.

| Н<br>омер | Наименование ресурса                                      |
|-----------|-----------------------------------------------------------|
| 1         | Регистр режимов стартовой синхронизации АЦП <b>STMODE</b> |
| 5         | Регистр ЦАП программируемых напряжений <b>THDAC</b>       |
| 7         | Регистр режимов АЦП <b>MODE1</b>                          |
| 11        | Регистр памяти мультиплексора <b>MUXMEM</b>               |
| 12        | Регистр глубины мультиплексора <b>MUXCNT</b>              |

Табл. 5-1. Программируемые ресурсы субмодуля

Разрядность регистров – 32;

Множитель номера – 4.

Номер регистра (см. Табл. 5-1) и его множитель определяют адрес регистра относительно базового (см. *раздел* 3).

# 6.2 Регистр режимов стартовой синхронизации АЦП

Данный регистр программируется так, как описано в *п.3.3* за исключением разрядов 0 и 1, отвечающих за режим мультиплексора компараторов. Они принимают значения согласно табл. 6-2.

| Значение<br>поля | Режим мультиплексора компараторов                                                                                           |
|------------------|-----------------------------------------------------------------------------------------------------------------------------|
| 00               | на компаратор 0 подается сигнал внешнего                                                                                    |
|                  | старта, на компаратор 1 подается сигнал с разъема Х4                                                                        |
| 01               | на компаратор 0 подается сигнал с первого выбранного входа группы входов 0-7, на компаратор 1 подается сигнал с разъема X4  |
| 10               | на компаратор 0 подается сигнал с первого выбранного входа группы входов 8-15, на компаратор 1 подается сигнал с разъема Х4 |
| 11               | на входы обоих компараторов подается сигнал с<br>первого выбранного входа группы входов 0-7                                 |

Табл. 6-2. Режимы мультиплексора компараторов

**Примечание:** Если в режиме претриггера производится опрос более одного входа, то разряды 0 и 1, отвечающие за режим мультиплексора компараторов, должны быть равны 00 (т.е. на компаратор 0 подается сигнал внешнего старта, на компаратор 1 подается сигнал с разъема X4).

### 6.3 Число опрашиваемых входов

Это число определяется регистром глубины мультиплексора, в который заносится число опрашиваемых (включенных) входов на каждом канале (АЦП) минус 1(один). При опросе обоих каналов число включенных входов для каждого канала должно быть одинаковым.

Регистр глубины мультиплексора **MUXCNT** имеет следующую структуру:

| 15     | 3 | 2 0    |
|--------|---|--------|
| Резерв |   | MUXCNT |

| Разряды | Название | Назначение                   |
|---------|----------|------------------------------|
| 20      | MUXCNT   | Число опрашиваемых входов на |
|         |          | одном канале минус 1.        |

<u>Примечание:</u> по записи в этот регистр (или по сбросу FIFO АЦП) происходит сбрасывание в ноль счетчика мультиплексора.

# 6.4 Порядок опроса

Программирование порядка опроса входов реализовано с помощью памяти мультиплексора глубиной 8 слов. Регистр памяти мультиплексора **MUXMEM** имеет следующую структуру:

| _15 | 8      | 7   | 5      | 4 | 3      | 2  | 0     |
|-----|--------|-----|--------|---|--------|----|-------|
|     | Резерв | II. | NPADC1 |   | Резерв | IN | PADC0 |

| Разряды | Название | Назначение                      |
|---------|----------|---------------------------------|
| 20      | INPADC0  | Номер входа канала АЦП0 (0 – 7) |
| 75      | INPADC1  | Номер входа канала АЦП1 (0 – 7) |

#### Примечания:

- после программирования ПЛИС регистр глубины мультиплексора MUXCNT и память мультиплексора обнуляются, что соответствует включению режима опроса одного нулевого входа.
- при программировании мультиплексора следует сначала прописать регистр глубины мультиплексора MUXCNT, а затем соответствующее число раз прописать регистр памяти мультиплексора MUXMEM.

# 6.5 Регистр режимов АЦП и коэффициенты усиления

С помощью программирования регистра режимов АЦП **MODE1** можно выбрать опрашиваемые каналы, их коэффициенты усиления и включить режим уплотнения данных. Этот регистр имеет следующую структуру:

| 15     | 12 | 11 | 10  | 9  | 8   | 7 | 3      | 3 | 2    | 1  | 0      |
|--------|----|----|-----|----|-----|---|--------|---|------|----|--------|
| Резерг | 3  | GA | DC1 | GA | DC0 |   | Резерв |   | PACK | CH | ANMASK |

| Разряды | Название | Назначение                                                                                                   |
|---------|----------|--------------------------------------------------------------------------------------------------------------|
| 10      | CHANMASK | Битовая маска выбранных каналов:<br>1 – выбран, 0 – не выбран. При этом<br>0 бит – канал 0, 1 бит – канал 1. |
| 2       | PACK     | Включение режима уплотнения<br>данных                                                                        |
| 98      | GADC0    | Коэффициент усиления входа канала АЦП0                                                                       |
| 1110    | GADC1    | Коэффициент усиления входа канала АЦП1                                                                       |

Если в поле **PACK** заносится 1, то включается режим уплотнения данных - с АЦП снимается не все 12, а только старшие 8 бит.

Соответствие значений, заносимых в поля **GADC0** и **GADC1**, и коэффициентов усиления приведены в табл. 6-3.

Табл. 6-3. Коэффициенты усиления

| Значение поля | Коэффициент<br>усиления |
|---------------|-------------------------|
| 00            | 1                       |
| 01            | 2                       |
| 10            | 4                       |
| 11            | 8                       |

# 6.6 Формат входных данных

Данные, снимаемые с АЦП, занимают старшие 12 разрядов 16 разрядного слова. Два младших бита этого слова являются информативными:

- Бит 0 устанавливается в 1 в первом отсчете блока для каждого канала АЦП (т.е. после старта АЦП или после каждого старта в старт-стопном режиме).
- Бит 1 устанавливается в 1 в отсчете, который соответствует последнему опрашиваемому входу (по порядку расположения номеров входов в памяти мультиплексора) для каждого канала АЦП.

Сведения о режимах стартовой синхронизации АЦП изложены в п. 2.3.2.

Данные во входном потоке располагаются в соответствии с порядком расположения номеров входов в памяти мультиплексора. При выборе входов из обоих каналов АЦП отсчеты каналов чередуются.

# 6.7 Смещение нуля

Для каждого канала АЦП задается программируемое смещение нуля в двух диапазонах — грубом (диапазон подстройки - полная шкала) и точном (диапазон подстройки  $\pm 1\%$  полной шкалы). Программирование осуществляется с помощью ЦАП, установленных на несущем модуле (см. раздел 2.4 «Узел программируемых напряжений»).

Для канала АЦП0 грубая регулировка осуществляется с помощью ЦАП3, а точная ЦАП7; для канала АЦП1 грубая регулировка осуществляется с помощью ЦАП4, а точная ЦАП8.

Регистр ЦАП программируемых напряжений **THDAC** имеет следующую структуру:

| 15 | 12    | 11       | 8 | 7 |           | 0 |
|----|-------|----------|---|---|-----------|---|
| P  | езерв | THDACADR |   |   | THDACDATA |   |

| Разряды | Название  | Назначение        |
|---------|-----------|-------------------|
| 70      | THDACDATA | Данные ЦАП        |
| 118     | THDACADR  | Адрес (номер) ЦАП |

Для получения значения поля **THDACDATA** для грубой и точной регулировки смещения нуля надо сделать следующие шаги:

1. Вычислить значение поля **THDACDATA** для грубой регулировки смещения нуля по формуле:

$$D_{rp} = 128 * (1 + U_{cm} / U_{wk}),$$

2. Получить значение грубого смещения нуля по формуле:

$$U_{CMPP} = U_{MK} * (D_{PP} / 128 - 1),$$

3. Получить значение точного смещения нуля по формуле:

$$U_{CMTY} = (U_{CM} - U_{CMTD}) * 100,$$

4. Вычислить значение поля **THDACDATA** для точной регулировки смещения нуля по формуле:

$$D_{TY} = 128 * (1 + U_{CMTY} / U_{WK}),$$

где ∪см - нужное значение смещения;

U<sub>смгр</sub> – получившееся грубое значение смещения;

U<sub>смтч</sub> - получившееся точное значение смещения;

D<sub>тр</sub> \_ значения поля **THDACDATA** для грубой регулировки смещения нуля;

**D**<sub>тч</sub> \_ значения поля **THDACDATA** для точной регулировки смещения нуля.

#### Примечания:

- передача данных в ЦАП связана с параллельно-последовательным преобразованием, и поэтому запись в этот регистр необходимо производить только при разрешающем значении (1) бита готовности ЦАП в регистре статуса.
- после аппаратного сброса все ЦАП устанавливаются в значение 0 В.

#### 7. ПРОГРАММНОЕ ОБЕСПЕЧЕНИЕ

В комплект поставки программного обеспечения платы БИн25-1202 входят:

• программа для программирования конфигурации логических схем модуля (см. п. 4.5);

• программа комплексного анализа сигналов ISVI с функциями осциллографа, спектроанализатора и сбора данных на жесткий диск в среде Windows 98SE/ME/2000/XP.

Дополнительно может поставляться драйвер DAQ-DRV для программирования в операционных средах Windows 98SE/ME/2000/XP.