# Organização Básica de computadores e linguagem de montagem

Prof. Edson Borin

2° Semestre de 2016

In 2012, 8.7 billion ARM- based chips are reported as sold, and ARM processors surpassed 95% market share of mobile phones and tablets.

- ARM Ltd.: ARM Annual Report & Accounts 2012

#### Venda de chips contendo processadores ARM









#### 20% Embedded

Applications including automotive, touch-screen controllers, industrial equipment, connectivity and smartcards





#### 16% Enterprise

Applications such as hard disk drives, and wireless/wireline networking infrastructure equipment

58<sub>%</sub> Mobile

Devices including smartphones, mobile phones, tablets, e-readers and wearables





6% Home

Consumer devices such as smart TVs, game consoles and home networking gateways







## Introdução à arquitetura ARM

- Originalmente:
  - Acorn RISC Machines
  - Concebido originalmente para PCs
- Atualmente
  - ARM: Advanced RISC Machines
  - Largamente utilizado em sistemas embarcados e dispositivos móveis
    - Arquitetura simples com implementação pequena => baixo consumo de energia.

- É uma família de processadores RISC
  - Várias arquiteturas: ARMv1, ARMv2, ...
     ARMv6, ARMv7-A, ARMv7-R, ARMv7-M.
    - Com múltiplas extensões:
      - T: Thumb
      - E: Enhanced DSP Instructions
      - M: Long Multiply  $(32 \times 32 => 64)$
      - J: Jazelle
    - Ex: ARMv5TEJ = ARMv5 + Thumb + Enhanced Arithmetic Support (DSPs) + Jazelle

| Arquitetura | Implementações                          |
|-------------|-----------------------------------------|
| ARMv7-A     | Cortex-A9, Cortex-A8                    |
| ARMv7-R     | Cortex-R4                               |
| ARMv7-M     | Cortex-M3, Cortex-M1                    |
| ARMv6       | ARMII36JF-S, ARMII76JZF-S, ARMII MPCore |
| ARMv5TE     | ARM926EJ-S, ARM946E-S,<br>ARM966E-S     |
| ARMv4T      | ARM7TDMI, ARM922T                       |











- Exynos 5 Octa
  - 4 cores ARM Cortex-AI5 (~2 GHz)
  - 4 cores ARM Cortex-A7 (~I.4 GHz)
  - BIG.little
  - 2° trimestre de 2014
- Produzido pela Samsung



Galaxy S5





- Processadores Freescale da Família i.MX
- SoC System-on-a-Chip: CPU, Video processing, graphics processing, etc...





- Logitech Harmony remote controls
- Amazon Kindle

2010: 75% do mercado

• Sony Reader

de eReaders



#### ARM - SoC

- SoC (System-on-a-Chip): múltiplos componentes em um único chip.
- CPU, processador de Video, processador gráfico, etc...



- Diversos conjuntos de instruções:
  - Padrão: Instruções de 32 bits
  - Thumb: instruções compactas, de 16 bits
  - Jazelle DBX: instruções para executar bytecode JAVA.
  - NEON: instruções SIMD
  - VFP: Instruções para operações vetoriais em ponto flutuante.

- Modo padrão: Instruções possuem 32 bits.
- Todas instruções devem estar alinhadas em 4 bytes (1 palavra).

#### .align 4

• PC (*Program Counter*) aponta apenas para endereços múltiplos de 4.

- Memória endereçada a bytes
- 3 tipos de dados
  - byte: I byte
  - halfword: 2 bytes
  - word: 4 bytes
- Dados armazenados na memória devem estar alinhados de acordo com o tamanho do dado

Registradores (32 bits):

Registradores (32 bits):

```
r0 r1 r2 r3 r4 r5 r6 r7 r8 r9 r10 r11 r12 r13 r14 r15
```

Apelidos (Aliases)

```
al a2 a3 a4 vl v2 v3 v4 v5 v6 sb sl fp sp lr pc
```

- R I 3/SP: stack pointer
- R14/LR: link register
- R15/PC: program counter

- Arquitetura Load/Store: Os valores têm que ser carregados nos registradores antes de realizar operações.
  - Não há instruções que operam diretamente em valores na memória!

```
LDR R0, [R1] ; R0 <= Mem[R1]
ADD R5, R0, R0 ; R5 <= R0+R0
STR R5, [R3] ; Mem[R3] <= R5</pre>
```

## Exemplo

```
LDR R0, [R1]
ADD R5, R0, R0
STR R5, [R3]
```

$$R3=4$$



Memória

- Referências
  - ARM Assembly Language Fundamentals and Techniques. William Hohl. CRC Press
  - ARM Architecture Reference Manual. ARM DDI 0100E.

- Operações Lógicas
  - AND R1, R2, R3
  - ORR R1, R2, R3
  - EOR R1, R2, R3
  - BIC R1, R2, R3

```
<MNE> Rd, Rn, <Operand2>
Exemplo de <Operand2>: constante
```

de 8 *bits* ou registrador

- Operações Lógicas
  - AND R1, R2, R3
  - ORR R1, R2, R3
  - EOR R1, R2, R3
  - BIC R1, R2, R3

```
<MNE> Rd, Rn, <Op2>
```

Exemplo de <Op2>: constante de 8 bits ou registrador

- Operações Aritméticas
  - ADD R1, R2, R3
  - SUB R1, R2, R3
  - RSB R1, R2, R3

- Operações Aritméticas com Carry
  - ADC R1, R2, R3 // R1=R2+R3+Carry
  - SBC R1, R2, R3
  - RSC R1, R2, R3
- O que é carry?
  - Carry in = "vem um"
  - Carry out = "vai um"
  - A Carry é uma flag (um único bit) que representa tanto o carry in como o carry out.

Exemplo: Operações de 64 bits. Pares R1:R0 e
 R3:R2. Resultado em R5:R4

```
ADDS R4, R0, R2
```

ADC R5, R1, R3

• Análogo para SBC e RSC:

```
SUBS R4, R0, R2
```

SBC R5, R1, R3

```
\langle MNE \rangle \{S\} Rd, Rn, \langle Op2 \rangle
```

Formato das instruções lógicas e aritméticas

```
<MNE> Rd, Rn, <0p2>
```

Rd e Rn são registradores

<Op2> pode ser:

- Rm
- #imediato
- Rm, {LSL | LSR | ASR | ROR} {#imediato | Rs}
- Rm, RRX

- $\bullet$  Op2 = Rm
- Exemplos:

```
AND R1, R2, R3
```

ADD R2, R2, R0

SUB R5, R3, R5

- Op2 = #imediato.
- Apenas números que podem ser formado a partir da rotação de constantes de 8 bits. A rotação deve ser um número par. Exemplos:

```
AND R1, R2, #16
SUB R2, R2, #0xFF00
ORR R5, R3, #0b00101100
```

• Imediatos inválidos: # 0x101, 0x102 e #0xFF04

- Op2 = Rm,  $\{LSL | LSR | ASR | ROR\}$  {#imediato | Rs}
- Registrador e parâmetro de deslocamento de bits. Exemplos:

```
AND R1, R2, R3, LSL #16
ADD R2, R2, R2, ROR #2
ORR R5, R3, R0, LSR R2
EOR R5, R3, R0, ASR R1
BIC R5, R3, R0, LSR R2
```

- $\bullet$  Op2 = Rm, RRX
- Exemplos:

```
AND R1, R2, R3, RRX
```

AND R2, R2, R2, RRX

# Organização Básica de computadores e linguagem de montagem

Prof. Edson Borin

2° Semestre de 2016

- Operações de movimentação de dados
  - MOV R1, R2
  - MVN R3, R4
- <operation> Rd, <Operand2>
- Podem ser utilizadas para realizar deslocamento de bits:
  - MOV R1, R2, LSL #2
  - MVN R1, R2, LSR R3

- Overflow em operações aritméticas
  - ADD R1, R2, R3

```
R2 = 0x10000000
```

R3 = 0xF0000000

R1 =

Qual é o resultado da operação?

Ocorre overflow nesta operação?

- Overflow em operações aritméticas
  - ADD R1, R2, R3

```
R2 = 0x10000000
```

R3 = 0xF0000000

R1 = 0x00000000

 Ocorreu oveflow na representação sem sinal, mas não na representação com sinal.

- Outro exemplo
  - ADD R1, R2, R3

```
R2 = 0x16000000
```

R3 = 0x70000000

R1 =

Ocorre overflow nesta operação?

- Outro exemplo
  - ADD R1, R2, R3

```
R2 = 0x16000000
```

R3 = 0x70000000

R1 = 0x86000000

Ocorreu overflow na representação com sinal, mas não ocorreu na representação sem sinal.

Como sabemos se o resultado de uma operação aritmética resultou em overflow?

- Como sabemos se o resultado de uma operação aritmética resultou em overflow?
- O processador armazena esta informação em duas flags: C e V
  - A flag C (Carry) indica se a operação gerou um overflow na representação sem sinal.
  - A flag V indica se a operação gerou overflow na representação com sinal.

- Como sabemos se o resultado de uma operação aritmética resultou em overflow?
- O processador armazena esta informação em duas flags: C e V
  - A flag C (Carry) indica se a operação gerou um overflow na representação sem sinal.
  - A flag V indica se a operação gerou overflow na representação com sinal.
- Como fica o valor de C e V após as operações anteriores?

- O registrador CPSR
  - Current Program Status Register

| 31 | 30 | 29 | 28 | 27 | 26       | 8 | 7 | 6 | 5 | 4      | 3      | 2      | _1     | 0      |
|----|----|----|----|----|----------|---|---|---|---|--------|--------|--------|--------|--------|
| N  | Z  | С  | V  | Q  | DNM(RAZ) |   | I | F | Т | M<br>4 | M<br>3 | M<br>2 | M<br>1 | M<br>0 |

- Armazena informações sobre a execução do programa. As *flags*, por exemplo.
- Flag N: I se o resultado da operação é negativo
- Flag Z: I se o resultado da operação é zero
- Flag C: I se houve carry-in ou carry-out
- Flag V: I se houve overflow na representação com sinal

- Operações aritméticas e lógicas só modificam as flags do registrador CPSR se a instrução solicitar. Exemplos:
- ADDS R1, R2, R3 modifica as flags, mas
- ADD RI, R2, R3 não modifica as flags

#### Formato:

```
\langle MNE \rangle \{S\} Rd, Rn, \langle Op2 \rangle
```

- Comparação de números.
- Como fazemos para identificar se um número é maior ou igual ao outro?

- Comparação de números.
- Como fazemos para identificar se um número é maior ou igual ao outro?
- Por exemplo: Como fazemos para saber se o valor em R2 é maior ou igual ao valor em R1 na representação com sinal?

- Comparação de números.
- Como fazemos para identificar se um número é maior ou igual ao outro?
- Por exemplo: Como fazemos para saber se o valor em R2 é maior ou igual ao valor em R1 na representação com sinal?
- Podemos fazer uma subtração:
- SUBS R0, R2, R1 // tmp = R2 R1
  - O que acontece com as flags N e V?

- SUBS R0, R2, R1 // tmp = R2 R1
- Se não houve overflow (V==0):
  - N==0 se  $R2 \ge R1$  (Resultado positivo)
  - N==I se R2 < RI (Resultado negativo)</li>
- E se houver overflow (V==1)?

- SUBS R0, R2, R1 // tmp = R2 R1
- Se não houve overflow (V==0):
  - N==0 se  $R2 \ge R1$  (Resultado positivo)
  - N==I se R2 < RI (Resultado negativo)</li>
- E se houver overflow (V==1)?
  - N==0 se R2 < R1
  - N==1 se R2 >= R1

- SUBS R0, R2, R1 // tmp = R2 R1
  - $\bullet$  R2 >= R1 se N == V
  - R2 < R1 se N != V
- E para números sem sinal? Como fazemos?

- SUBS R0, R2, R1 // tmp = R2 R1
  - $\bullet$  R2 >= R1 se N == V
  - $\bullet$  R2 < R1 se N != V
- E para números sem sinal? Como fazemos?
  - Utilize a flag C.

- SUBS R0, R2, R1 // tmp = R2 R1
- Como fazemos para detectar se R2 == R1?
  - Z == 0

• Instruções de Comparação

```
CMP R1, R2 // R2-R1
```

```
CMN R1, R2 // R2-(-R1)
```

```
• TST R1, R2 // R2 AND R1
```

#### Formato:

```
<MNE> Rd, <Op2>
```

Nota: Não precisa do {S}

• Já sabemos comparar números. Como utilizamos esta informação?

- Já sabemos comparar números. Como utilizamos esta informação?
- Podemos desviar o fluxo de controle

```
CMP R1, R2

BEQ rotulo1 // Salta se R1==R2

BNE rotulo2 // Salta se R1!=R2

BLE rotulo3 // Salta se R1<=R2

...
```

Formato: B{cond} <endereco>

#### • cond:

| Sufixo                      | Condição                                | $\overline{Flags}$         |
|-----------------------------|-----------------------------------------|----------------------------|
| $\overline{\mathrm{EQ}}$    | Igual                                   | Z = 1                      |
| NE                          | Diferente                               | Z = 0                      |
| $\overline{\mathrm{CS/HS}}$ | Carry setada/maior ou igual (sem sinal) | C = 1                      |
| $\overline{\text{CC/LO}}$   | Carry limpa/menor (sem sinal)           | C = 0                      |
| MI                          | negativo                                | N = 1                      |
| PL                          | positivo ou zero                        | N = 0                      |
| VS                          | overflow                                | V = 1                      |
| $\overline{\text{VC}}$      | no overflow                             | V = 0                      |
| HI                          | maior (sem sinal)                       | (C = 1) e (Z = 0)          |
| LS                          | menor ou igual (sem sinal)              | (C = 0) ou $(Z = 1)$       |
| GE                          | maior ou igual (com sinal)              | N = V                      |
| LT                          | menor (com sinal)                       | N := V                     |
| GT                          | maior (com sinal)                       | $\overline{(Z=0) e (N=V)}$ |
| LE                          | menor ou igual (com sinal)              | (Z = 1) ou $(N != V)$      |
| AL                          | sempre                                  | _                          |

Instruções de salto

Salto direto

```
B{cond} <endereco>
```

- Salto direto com link LR := PC + 4
  BL{cond} <endereco>
- Salto indireto

```
BX{cond} Rn
```

Salto indireto com link -- LR := PC + 4
BXL{cond} Rn

 Os sufixos condicionais podem ser utilizados em quase todas as instruções do ARM. Exemplo:

```
CMP R1, R2

ADDGE R3, R3, R1

ADDLT R3, R3, R2
```

#### Formato das instruções:

- Lógicas e Aritméticas: ADD, AND...
- <MNE>{cond}{S} Rd, Rn, <0p2>
  Transferência de dados: MOV, MVN
- <MNE>{cond}{S} Rd, <Op2>
- Comparação: CMP, CMN, TST, TEQ
  <MNE>{cond} Rn, <0p2>
- Salto: B, BL, BX, BXL
  <MNE>{cond} <endereco>

#### Instruções do ARM - Codificação

| Cond | 0 | 0 | I | C | Opc | coc | le       | S | R   | ln  |   |         | Ro                  |   |     |               |    |    | Op | oer | an     | Data Processing /<br>PSR Transfer |                      |                                            |                                             |  |  |
|------|---|---|---|---|-----|-----|----------|---|-----|-----|---|---------|---------------------|---|-----|---------------|----|----|----|-----|--------|-----------------------------------|----------------------|--------------------------------------------|---------------------------------------------|--|--|
| Cond | 0 | 0 | 0 | 0 | 0   | 0   | Α        | S | R   | ld  |   | Rn      |                     |   |     | Rs 1 (        |    |    |    |     |        | 0                                 | 1                    | Rm                                         | Multiply                                    |  |  |
| Cond | 0 | 0 | 0 | 0 | 1   | U   | Α        | S | Ro  | iHk |   | RdLo    |                     |   |     |               | Rn |    |    | 1   | 0      | 0                                 | 1                    | Rm                                         | Multiply Long                               |  |  |
| Cond | 0 | 0 | 0 | 1 | 0   | В   | 0        | 0 | R   | ln  |   | Rd      |                     |   | •   | 0             | 0  | 0  | 0  | 1   | 0      | 0                                 | 1                    | Rm                                         | Single Data Swap                            |  |  |
| Cond | 0 | 0 | 0 | 1 | 0   | 0   | 1        | 0 | 1 1 | 1   | 1 | 1 1 1 1 |                     | 1 | 1   | 1             | 1  | 1  | 0  | 0   | 0      | 1                                 | Rn                   | Branch and Exchange                        |                                             |  |  |
| Cond | 0 | 0 | 0 | Р | U   | 0   | W        | L | R   | ln  |   | Rd      |                     | ( | 0   | 0             | 0  | 0  | 1  | S   | Н      | 1                                 | Rm                   | Halfword Data Transfer:<br>register offset |                                             |  |  |
| Cond | 0 | 0 | 0 | Р | U   | 1   | W        | L | R   | ln  |   | Rd      |                     |   |     | Offset 1 S H  |    |    |    |     | S      | Н                                 | 1                    | Offset                                     | Halfword Data Transfer:<br>immediate offset |  |  |
| Cond | 0 | 1 | I | Р | U   | В   | W        | L | R   | n   |   |         | Rd Offset           |   |     |               |    |    |    |     |        |                                   | Single Data Transfer |                                            |                                             |  |  |
| Cond | 0 | 1 | 1 |   |     |     | <u> </u> |   | I   |     |   |         |                     | 1 |     |               |    |    |    |     |        |                                   |                      | Undefined                                  |                                             |  |  |
| Cond | 1 | 0 | 0 | Р | U   | S   | W        | L | R   | ln  |   |         |                     |   |     | Register List |    |    |    |     |        |                                   |                      |                                            | Block Data Transfer                         |  |  |
| Cond | 1 | 0 | 1 | L |     |     |          |   |     |     | , |         |                     | С | ffs | et            |    |    |    |     |        |                                   | Branch               |                                            |                                             |  |  |
| Cond | 1 | 1 | 0 | Р | U   | N   | W        | L | R   | ln  |   |         | CR                  | d |     | CP#           |    |    |    |     | Offset |                                   |                      | set                                        | Coprocessor Data<br>Transfer                |  |  |
| Cond | 1 | 1 | 1 | 0 | C   | ĊР  | Op       | С | CI  | Rn  |   |         | CR                  | d |     |               | C  | P# |    |     | CF     | )                                 | 0                    | CRm                                        | Coprocessor Data Operation                  |  |  |
| Cond | 1 | 1 | 1 | 0 | CF  | - C | рс       | L | CI  | Rn  |   | Rd      |                     |   |     |               | CI | P# |    |     | CF     | )                                 | 1                    | CRm                                        | Coprocessor Register<br>Transfer            |  |  |
| Cond | 1 | 1 | 1 | 1 |     |     |          | • |     |     |   | Igr     | gnored by processor |   |     |               |    |    |    |     |        |                                   |                      | Software Interrupt                         |                                             |  |  |

#### Instruções do ARM - Codificação



Sentença condicional "Se-Então" (If-Then)

```
Exemplo: C/C++

if (x >= 10)
{
  y = x;
}
...
```

• Sentença condicional "Se-Então" (If-Then)

```
Exemplo: C/C++

if (x >= 10)
{
  y = x;
}
```

```
Exemplo: Ling. de Montagem
@ x está em r1
@ y está em r2
```

Sentença condicional "Se-Então" (If-Then)

```
Exemplo: C/C++

if (x >= 10)
{
  y = x;
}
...
```

```
Exemplo: Ling. de Montagem

@ x está em r1

@ y está em r2

...

CMP r1, #10

BLT pula @ salta se r1<10

MOV r2, r1

pula: x<10
```

 BLT salta para o alvo se o resultado da última comparação foi "menor que" supondo números com sinal. Para números sem sinal use "BLO" (Veja o manual do ARM)

Sentença condicional "Se-Então" (If-Then)

```
Exemplo: C/C++

if (x >= 10)
{
    y = x;
}
...
```

```
Exemplo: Ling. de Montagem

@ x está em r1

@ y está em r2

...

CMP r1, #10

BLT pula @ salta se r1<10

MOV r2, r1

pula: x<10
```

 BLT salta para o alvo se o resultado da última comparação foi "menor que" supondo números com sinal. Para números sem sinal use "BLO" (Veja o manual do ARM)

• Sentença condicional "Se-Então-Senão" (If-Then-Else)

```
Exemplo: C/C++

if (x >= 10) {
  y = y + 1;
}
else {
  y = x;
}
...
```

• Sentença condicional "Se-Então-Senão" (If-Then-Else)

```
Exemplo: C/C++

if (x >= 10) {
  y = y + 1;
}
else {
  y = x;
}
```

```
Exemplo: Ling. de Montagem @ x está em r1 @ y está em r2
```

• Sentença condicional "Se-Então-Senão" (If-Then-Else)

```
Exemplo: C/C++
                         Exemplo: Ling. de Montagem
                           @ x está em r1
                           @ y está em r2
if (x >= 10) {
 y = y + 1;
                           CMP r1, #10
                           BLT else
else {
                           ADD R2, R2,
                              cont
                         else:
                           MOV r2, r1
                         cont:
```

Sentença condicional "Se-Então-Senão" (If-Then-Else)

```
Exemplo: C/C++
                        Exemplo: Ling. de Montagem
                          @ x está em r1
                          @ y está em r2
   (x >= 10)
               x<10
                          CMP r1, #10
                          BLT else
else
                          ADD R2, R2,
                               cont
                        else:
                          MOV r2, r1
                        cont:
```

# Organização Básica de computadores e linguagem de montagem

Prof. Edson Borin

2° Semestre de 2016

Laço "enquanto" (while)

```
Exemplo: C/C++
i=0;
while (i < 20)
  y = y+3;
 i = i+1;
```

Laço "enquanto" (while)

```
Exemplo: C/C++
                        Exemplo: Ling. de Montagem
                          @ i está em r1
                          @ y está em r2
i=0;
while (i < 20)
  y = y+3;
  i = i+1;
      i>=20
```

Laço "enquanto" (while)

```
Exemplo: C/C++
                        Exemplo: Ling. de Montagem
                           @ i está em r1
                           @ y está em r2
i=0;
                                          0 = 0
                          MOV R1, #0
while (i < 20)
                        enquanto:
                                          0 \text{ se } i >= 20
                          CMP R1, #20
  y = y+3;
                                          @ sai do laco
                          BGE cont
  i = i+1;
                          ADD R2, R2,#3 @ y=y+3
                                         @\i=\i+1
                          ADD R1, R1,#1
                          B enquanto
      i>=20
                        cont:
                                         r1>=20
```

Exemplo: Ling. de Montagem

Laço "enquanto" (while)

Exemplo: C/C++

```
@ i está em r1
                           @ y está em r2
i=0;
                           MOV R1, #0
                                           0 = 0
while (i < 20)
                         enquanto:
                           CMP R1, #20
                                           \theta se i >= 20
  y = y+3;
                                           @ sati do laco
                           BGE cont
                           ADD R2, R2,#3 @ y=y+3
                           ADD R1, R1,#1
                                           @\i=\i+1
                               enquanto
      i > = 20
                         cont:
                                          r1>=20
```

Laço "para" (for)

```
Exemplo: C/C++

for (i=0; i<10; i++)
{
  y = y+2;
}
...</pre>
```

Laço "para" (for)

```
Exemplo: C/C++
                      Exemplo: Ling. de Montagem
                        @ i está em r1
                        @ y está em r2
for (i=0; i<10; i++)
                        MOV R1, \#0 @ i=0
                      for:
y = y+2;
                        CMP R1, \#10 @ se i >= 10
                        BGE cont @ sai do laco
                        ADD R2, R2,#2 @ y=y+2
                        ADD R1, R1,#1 @ i=i+1
                        B for
                      cont:
```

Laço "para" (for)

```
Exemplo: C/C++
                       Exemplo: Ling. de Montagem
                          @ i está em r1
                          @ y está em r2
                         MOV R1, #0
                                        0 = 0
                        for:
                                        @ se i >= 10
                          CMP R1, #10
                                        @ sai do laco
                          BGE cont
                         ADD R2, R2,#2 @ y=y+2
                         ADD R1, R1,#1 @ i=i+1
                              for
                          B
                        cont:
```

Laço "faça-enquanto" (do-while)

```
Exemplo: C/C++
                        Exemplo: Ling. de Montagem
                          @ i está em r1
                          @ y está em r2
i=0;
do
                          => Exercício
 y = y+2;
  i = i+1;
} while (i < 10);
```

Sentenças com múltiplas condições:

Sentenças com múltiplas condições:

```
Exemplo: C/C++
                      Exemplo: Ling. de Montagem
                         @ x está em r1
                         @ y está em r2
if ((x>=10) \&\& (y<20))
                         CMP R1, #10
                         BLT pula @ Pula se x < 10
 x = y;
                         CMP R2, #20
                         BGE pula @ Pula se y \geq 20
                         MOV r1, r2 @ x = y
                       pula:
```

### Exemplo

Escreva um trecho de programa que determina qual o maior valor de uma cadeia de números de 32 *bits*, sem sinal, cujo endereço inicial é dado em R2. Inicialmente, R3 contém o número de valores presentes na cadeia; suponha que R3 > 0. Ao final do trecho, R0 deve conter o valor máximo e R1 deve conter o endereço do valor máximo.

### Transferência de Dados

Transferência de Dados de/para um registrador

```
<MNE>{cond} {tam} Rd, <endereco>
tam = {B|SB|H|SH}
```

• Exemplos:

```
LDR R0, [R1]
LDRB R1, [R2]
STR R5, [R3]
STRH R5, [R9]
```

 OBS: Palavras de 32/16 bits devem estar alinhadas em 4/2 bytes

Modo de endereçamento Pré-indexado

```
<MNE>{cond} {tam} Rd, [base, deslocamento]
```

- Base é sempre um registrador: Ex: R2
- Deslocamento pode ser:

### Exemplo

Escreva uma função que verifica se uma cadeia de caracteres terminada em zero possui uma determinada letra.

r0: endereço inicial da cadeia

r1: letra a ser procurada

retorna o endereço da primeira posição da cadeia onde a letra ocorre se a letra for encontrada. Senão, retorna zero.

 Modo de endereçamento Pré-indexado com Writeback

```
<MNE>{cond} {tam} Rd, [base, deslocamento]!
```

• Após a execução da instrução, o registrador base é atualizado da seguinte forma:

```
base = base + deslocamento
```

Exemplo:

```
LDR R1, [R2, #4]!

LDR R5, [R3, R4, LSL #2]!
```

O que este código faz? MOV RO, #0 loop: CMP R2, R3 BHS exit LDR R1, [R2, #4]! ADD R0, R0, R1 B loop exit:

Modo de endereçamento Pós-indexado

```
<MNE>{cond}{tam} Rd, [base], deslocamento
```

- Base é sempre um registrador: Ex: R2
- Deslocamento pode ser:

```
LDR R1, [R2], #4 @ Reg. {+|-} Imediato
```

@ Reg. {+|-} Reg.

```
LDR RI, [R2], -R5, LSL #4 @ Reg. {+|-} Reg. modif.
```

• [Rn], {+|-}Rm, {LSL|LSR|ASR|ROR} {#imm}

Pseudo instrução:

```
<MNE>{cond}{tam} Rd, <rotulo>
```

• Exemplo:

```
ldr r0, x
```

• • •

```
x: .word 10
```

Pseudo instrução:

```
<MNE>{cond}{tam} Rd, <rotulo>
```

• Exemplo:

```
ldr r0, x
```

• • •

```
x: .word 10
```

O montador gera:

```
ldr r0, [PC, #168]
```

onde 168 é o deslocamento de PC (instrução atual) para o endereço do rótulo x.

Pseudo instrução:

```
LDR{cond}{tam} Rd, =constante
```

- Move uma constante numérica para o registrador Rd
- O montador tenta utilizar a instrução MOV, mas se não for possível (a constante for muito grande), gera uma instrução LDR.

```
ldr r0, =100    gera MOV R0, #100
ldr r0, =1000    gera MOV R0, #1000
ldr r0, =1001    gera LDR R0, [PC, #desl]
```

end: 000003e9

- LDR carrega dados da memória para os registradores
- STR armazena dados dos registradores na memória
- B, H, SB, SH especificam o tamanho do dado
  - Ex: LDRSB carrega número de um byte com sinal em um registrador.
- Endereçamento pré-indexado computa o endereço efetivo antes de realizar a transferência.
- Endereçamento pré-indexado com writeback atualiza o valor do registrador base após a execução.
- Endereçamento pós-indexado usa o endereço no registrador base, e atualiza o base após a execução.

- Transferência de múltiplos dados de/para memória <MNE>{cond}<modo> Rn{!}, <reglist> <reglist>: lista de registradores entre chaves <modo>: controla como o Rn será modificado
  - IA: incrementado depois
  - DA: decrementado depois
  - IB: incrementado antes
  - DB: decrementado antes

• Transferência de múltiplos dados de/para memória <MNE>{cond}<modo> Rn{!}, <reglist> Exemplos:

 Salvar R1, R2 e R8 na memória a partir do endereço apontado por R0

```
STMIA R0!, {R1,R2,R8}
... @ podemos sujar r1, r2 e r8
LDMDB R0!, {R1,R2,R8}
```