## 7 דוח מכין מעבדה

מגיש:

זור בן לביא 301315115

208244185 בר פורטנוי

חלק תיאורטי – דוח מכיו ▲

## 1 הסבר את המושג analog signal chain ואיך הבקר קשור לכך.

#### <u>פתרון:</u>

המושג Analog Signal Chain מתאר את המסלול המקשר בין העולם האנלוגי **מחוץ לבקר** (מתח רציף) לעולם הדיגיטלי (עיבוד נתונים בתוך הבקר). כדי לעבוד בעולם האמיתי יש צורך בממשק חומרתי הממיר ערכים רציפים של מתח למספר בינארי בעל m סיביות.

- בעזרת החיישנים מתבצעת מדידה של תופעה פיסיקלית והמרתה למתח רציף (המהווה כניסה למודול ADC12 שבתוך הבקר.
- המתח הרציף מומר לבקר דרך מודול ADC12 למספר בינארי בגודל 12 ביט שעליו ניתן לבצע עיבוד נתונים.
  - המידע המעובד הינו דיגיטלי והוא מועבר למודול חומרתי בשם DAC12 הממיר אותו למתח אנלוגי (המהווה מוצא של הבקר).



# Quantized, Sampled Signal, ביהם: הסבר במילים את המושגים הבאים וההבדל בניהם: . Analog Signal, Digital Signal, Signal

#### <u>פתרון:</u>

#### Signal

אות הוא תנודה, גודל כלשהו התלוי בזמן או במרחב, או הפרעה בעלי משמעות כלשהי.

#### Analog Signal

אות אנלוגי X(t) מורכב מערכים רציפים ולכן אות זה רציף בציר הזמן ובציר המתח. כל מקטע שנבחר מורכב מאינסוף נקודות.



### Digital Signal

אות דיגיטלי הינו בדיד בציר הזמן ובדיד בציר המתח. הוא שילוב של אות דגום ואות בדיד ולכן לכל ערך דגימה בציר הזמן יש ערך מתאים בציר המתח.



$$N_{ADC} = (2^m - 1) \times \frac{V_{in} - V_{R\_{min}}}{V_{R\_{max}} - V_{R\_{min}}}$$

## Sampled Signal

. אות אות מתמטי, אות אות בדיד בציר הזמן ורציף בציר המתח $X_{\mathcal{S}}(t)$  אות אות אות דגום

#### הגדרה מתמטית תיאורטית:



מרווח הדגימה (נקרא גם מחזור הדגימה) מחזור לכל מקטע מחזות (נקרא גם מחזור לכל מקטע אם) און  $T_S=\Delta t~[sec]$  שנבחר. תדר הדגימה הוא  $f_S=rac{1}{T_S}~[sps]$ 



#### Quantized Signal

אות  $V_{zo}(t)$  זה רציף בציר הזמן ובדיד בציר המתח. מחלקים את מרווח המתח הכולל הנמצא בין אות  $V_{zo}(t)$  זה רציף בציר הזמן ובדיד בציר המתח.  $V_{R_{zo}}(t)$  עבור  $totalpha^m$  רמות מתח (כאשר מהחווה  $totalpha^m$ ) ל $totalpha^m$  ל $totalpha^m$  לבולות הספר הביטים). רמות מתח אלו הן בדידות וכל רמה משויכת למספר מתאים המיוצג בבסיס הבינארי ע"י  $totalpha^m$  רמת המתח  $totalpha^m$  נקרא רמת ייחוס עליונה ורמת המתח המתח  $totalpha^m$  נקרא רמת ייחוס תחתונה. בקביעת הערכים:  $totalpha^m$   $totalpha^m$  ניתן לשלוט על הרזולוציה של המתח (גודל  $totalpha^m$ ).



## 3. מהם מקורות שעון ההמרה ADC12CLK ומה הצורך בכולם.

#### <u>פתרון:</u>

למודול ADC12 ישנו שעון ADC12CLK הקובע את משך זמן פעולת הדגימה ומשך פעולת המרה. שעון ADC12CLK מוזן דרך 4 מקורות שונים:

- .5MHz שעון פנימי בתדר של ADC12OSC -
  - $.2^{15}Hz$  שעון פנימי בתדר של ACLK -
  - $.2^{20}Hz$  שעון פנימי בתדר של MCLK
  - $.2^{20}$ Hz שעון פנימי בתדר של SMCLK -

הצורך בתדרים השונים נובע מכך שעל מנת שתתבצע דגימה ושחזור איכותיים ומדויקים יש צורך בתדרים גבוהים (תדר נייקוויסט לדוגמה). לעיתים נדרשים גם תדרים נמוכים כדי למנוע overflow בתדרים גבוהים (תדר נייקוויסט לדוגמה). לעיתים נדרשים גם תדרים נמוכים כדי למנוע בתהליכי הדגימה וההמרה. לכן בנוסף ל – 4 מקורות השעון יש גם רכיב חומרתי שתפקידו לבצע השהיה.

## . ADC12 פרט והסבר בקצרה את השיטות לקביעת מרחק בין הדגימות של מודול 4

#### <u>פתרון:</u>

קביעת המרחק בין הדגימות של מודול ADC12 נעשה באופן הבא:

#### בחירת המקור:

ישנם ארבעה מקורות לשעון ADC12CLK והם:

- .5MHz שעון פנימי בתדר של ADC12OSC -
  - $.2^{15}Hz$  שעון פנימי בתדר של ACLK -
  - $.2^{20}Hz$  שעון פנימי בתדר של MCLK -
  - $.2^{20}$ Hz שעון פנימי בתדר של SMCLK -

בחירת המקור משנה את התדר הבסיסי אתו אנו עובדים. ובכך משפיעה על המרווח בין הדגימות.

#### בחירת גודל השהיה:

בחירת ADC12DIVx מחלקת את התדר הבסיסי (כלומר מכפילה את זמן המחזור) לפי הערך המוכל בביטים. (ניתן לראות את ערך החלוקה באיור הבא)

| ADC12DIVx | Bits | ADC12 clock divider |
|-----------|------|---------------------|
|           | 7-5  | 000 /1              |
|           |      | 001 /2              |
|           |      | 010 /3              |
|           |      | 011 /4              |
|           |      | 100 /5              |
|           |      | 101 /6              |
|           |      | 110 /7              |
|           |      | 111 /8              |

#### <u>קביעת משך זמן הדגימה:</u>

אות SHI הופך לאות SAMPCON באחת משתי אפשרויות (באופן ישיר או כטריגר – הבחירה בין השניים ע"י ביט SAMPCON) ואות SAMPCON שולט באופן ישיר על משך מחזור הדגימה ועל תזמון השניים ע"י ביט SAMPCON). כאשר SAMPCON תחילת ההמרה (משך זמן ההמרה הוא קבוע, 13 מחזורים של SAMPCON). כאשר ב – '1' לוגי מתבצעת דגימה וכאשר SAMPCON יורד ל – '0' מתחילה ההמרה של אותה דגימה. למעשה ישנן 2 שיטות שונות לדגימה המוגדרת ע"י ביט SHP, קביעה זו הינה עבור כל 16 הערוצים.

#### SHP = 0 כאשר ביט.

.  $t_{sample}$  ומגדיר את משך זמן הדגימה SAMPCON אות אולט באופן ישיר על אות



.ADC12CLK – ו $t_{sync}$  לסנכרון בין  $t_{sync}$  נדרש זמן נוסף

#### SHP = 1 באשר ביט 2.

Sample Timer משמש כטריגר, בעליית אות SHI נכנס לפעולה רכיב בשם  $n \cdot ADC12CLK_{cycles}$  - הקובע את משך הדגימה (משך אות SAMPCON) השווה ל SHT0x ו $n \cdot ADC12CLK_{cycles}$  ו SHT0x. כאשר  $n \cdot ADC12CLK_{cycles}$  ו SHT0x. כאשר  $n \cdot ADC12CLK_{cycles}$  ו SHT1x אות SHI (נקבע ע"י הביטים SHT0x ו SHT1x ביט  $n \cdot ADC12CLK_{cycles}$  אות  $n \cdot ADC12CLK_{cycles}$  הדגימה בודדת, בלבד. כאשר ביט  $n \cdot ADC12CLK_{cycles}$  אות  $n \cdot ADC12CLK_{cycles}$  הקודמת.



.ADC12CLK – ו SAMPCON לסנכרון בין  $t_{sync}$  לסנכרון נוסף

| ADC12CTL0 (1st control register): |           |        |         |        |         |           |                |        |         |
|-----------------------------------|-----------|--------|---------|--------|---------|-----------|----------------|--------|---------|
| 15 14 13 12                       | 11 10 9 8 | 7      | 6       | 5      | 4       | 3         | 2              | 1      | 0       |
| SHT1x                             | SHT0x     | MSC    | REF2_5V | REFON  | ADC12ON | ADC120VIE | ADC12<br>TOVIE | ENC    | ADC12SC |
| rw-(0)                            | rw-(0)    | rw-(0) | rw-(0)  | rw-(0) | rw-(0)  | rw-(0)    | rw-(0)         | rw-(0) | rw-(0)  |
| Modifiable only when ENC = 0      |           |        |         |        |         |           |                |        |         |

| SHTx Bits | ADC12CLK cycles |
|-----------|-----------------|
| 0000      | 4               |
| 0001      | 8               |
| 0010      | 16              |
| 0011      | 32              |
| 0100      | 64              |
| 0101      | 96              |
| 0110      | 128             |
| 0111      | 192             |
| 1000      | 256             |
| 1001      | 384             |
| 1010      | 512             |
| 1011      | 768             |
| 1100      | 1024            |
| 1101      | 1024            |
| 1110      | 1024            |
| 1111      | 1024            |

| bk | e only when ENC                               | 0 - 0                                 |                                                                                                                                                                                                                                                                                                                                                                   |
|----|-----------------------------------------------|---------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|    | Sample-and-life sampling SHT1x Bi Sample-and- | period for<br>its 15-12<br>hold time. | These bits define the number of ADC12CLK cycles in registers ADC12MEM0 to ADC12MEM7.  These bits define the number of ADC12CLK cycles in registers ADC12MEM8 to ADC12MEM15.                                                                                                                                                                                       |
|    | MSC                                           | Bit 7                                 | Multiple sample and conversion. Valid only for sequence or repeated modes.  The sampling timer requires a rising edge of the SHI signal to trigger each sample-and-conversion.  The first rising edge of the SHI signal triggers the sampling timer, but further sample-and-conversions are performed automatically as soon as the prior conversion is completed. |
|    | REF2_5V                                       | Bit 6                                 | Reference generator voltage. REFON must also be set. 0 1.5 V 1 2.5 V                                                                                                                                                                                                                                                                                              |
|    | REFON                                         | Bit 5                                 | Reference generator on 0 Reference off 1 Reference on                                                                                                                                                                                                                                                                                                             |
| _  | ADC12ON                                       | Bit 4                                 | ADC12 on<br>0 ADC12 off<br>1 ADC12 on                                                                                                                                                                                                                                                                                                                             |
|    | ADC120VIE                                     | Bit 3                                 | ADC12MEMx overflow-interrupt enable. The GIE bit must also be set to enable the interrupt.  O Overflow interrupt disabled Overflow interrupt enabled                                                                                                                                                                                                              |
|    | ADC12<br>TOVIE                                | Bit 2                                 | ADC12 conversion-time-overflow interrupt enable. The GIE bit must also be set to enable the interrupt.  Conversion time overflow interrupt disabled Conversion time overflow interrupt enabled                                                                                                                                                                    |
|    | ENC                                           | Bit 1                                 | Enable conversion 0 ADC12 disabled 1 ADC12 enabled                                                                                                                                                                                                                                                                                                                |
|    | ADC12SC                                       | Bit 0                                 | Start conversion. Software-controlled sample-and-conversion start. ADC12SC and ENC may be set together with one instruction. ADC12SC is                                                                                                                                                                                                                           |

reset automatically.

0 No sample-and-conversion-start 1 Start sample-and-conversion

## 5. בדוגמה 2 בקובץ Tutorial\_7.2 חשב על סמך הקוד וידע תיאורטי את המרווח בין כל 2 דגימות של המודול?

#### <u>פתרון:</u>

#### <u>הקוד בדוגמה 2 הינו:</u>

```
#include <msp430xG46x.h>
                               ; Channel A3 results
A3result EQU 01100h
A4result EQU 01110h
                               ; Channel A4 results
A5result EQU 01120h
                               ; Channel A5 results
     RSEG CSTACK
                              ; Define stack segment
     RSEG CODE
                             ; Assemble to Flash memory
RESET
                    mov.w #SFE(CSTACK),SP
                                                             ; Initialize stackpointer
StopWDT
                    mov.w #WDTPW+WDTHOLD,&WDTCTL
                                                             ; Stop watchdog
                    bis.b #0x38,&P6SEL
                                                             ; Analog inputs A3,A4,A5
SetupADC12
                    mov.w #SHT0_8+MSC+ADC12ON,&ADC12CTL0
                    mov.w #SHP+CONSEQ_3+CSTARTADD_3,&ADC12CTL1
                    mov.w #0x20,&ADC12IE
                                                     ; Enable ADC12IFG.5 for ADC12MEM5
                    mov.b #INCH 3.ADC12MCTL3
                                                     ; A3 goes to MEM3
                    mov.b #INCH 4.ADC12MCTL4
                                                     ; A4 goes to MEM4
                    mov.b #EOS+INCH_5,ADC12MCTL5; A5 goes to MEM5, end of sequence
                    clr.w R5
                                                      ; Clear pointer
Mainloop
                    bis.w #ENC.&ADC12CTL0
                                                      ; Enable conversions
                                                      ; Start conversions
                    bis.w #ADC12SC,&ADC12CTL0
                    bis.w #CPUOFF+GIE,SR
                                                      ; Hold in LPM0, Enable interrupts
                                                      ; Again
                    imp Mainloop
ADC12_ISR
                                                      ; Interrupt Service Routine for ADC12
      mov.w &ADC12MEM3,A3result(R5)
                                                      : Move results to RAM, IFG reset
      mov.w &ADC12MEM4,A4result(R5)
                                                      : Move results to RAM, IFG reset
     mov.w &ADC12MEM5,A5result(R5)
                                                      ; Move results to RAM, IFG reset
                                                      ; Increment results table pointer
      incd.w R5
      and.w #0Eh,R5
                                                      ; Modulo pointer
      bic.w #CPUOFF,0(SP)
                                                      ; Exit LPM0 on reti
      COMMON INTVEC
                                                      ; Interrupt Vectors
      ORG ADC12_VECTOR
                                                      ; ADC12 Vector
      DW ADC12_ISR
                                                      ; POR, ext. Reset
      ORG RESET_VECTOR
      DW
            RESET
      END
```

ניתן לראות בקוד ש SHT0 = 8, כלומר מתבצעים 256 מחזורי שעון SHT0 = 8. הדגימה תהיה מחזורית מאחר וMSC = 1.

 $n \cdot ADC12CLK_{cycles}$  - בנוסף, SHP = 1 ולכן משך הדגימה שווה ל

כיוון שלא נבחר שעון ספציפי, ברירת המחדל תהיה ADC12OSC כלומר, תדירות השעון הינה נבחר שעון ספציפי, ברירת המחדל אנבחר מלוקה ביטים ADC12DIVx ולא נבחרה חלוקה ביטים עוקבות יהיה:

$$5MHz = 5 \cdot 10^6 Hz$$

ישנם 256 מחזורי שעון שבהם מתבצעת הדגימה +13 מחזורי שעון שבהם מתבצעת ההמרה. סה"כ 269 מחזורי שעון בתדר 5 מגה-הרץ. כלומר, מרווח הזמן הכולל בין כל 2 דגימות יהיה:

$$t_{sample} + t_{convert} + t_{sync} = t_{total}$$

זמן סנכרון זניח יחסית וקבוע ולכן מרווח הדגימה נקבע ע"י הסכום של זמן הדגימה וזמן ההמרה. את מרווח הדגימה נקבל ע"י הנוסחה:

זמן מחזור\*מספר מחזורים = סה"כ מרווח הזמן בין כל 2 דגימות.

$$\frac{269}{5MHz} = 53.8 \,\mu sec$$

## 6. הסבר בקצרה את 4 אופני העבודה של מודול ADC12 , רשום דוגמה על הצורך כשימוש ככל אחד מהם.

### <u>פתרון:</u>

- 1. <u>דגימה בודדת של הערוץ:</u>
- כאשר ביט ADC12SC מהווה טריגר להמרת דגימה, אם ברצוננו לבצע דגימה נוספת נעלה שוב את ביט ADC12SC ל – "1" (הוא יורד אוטומטית לאחר הדגימה).
- בין ENC כאשר מקורות אחרים מהווים טריגר לדגימה נדרש לכבות ולהדליק את ביט המרה להמרה.
  - לעצירת פעולת המרת הדגימה נוריד את ENC ל '0'.

#### דוגמה:

ניתן להשתמש באופן עבודה זה על מנת לבצע דגימות מהירות מאוד ולמנוע overflow ניתן להשתמש באופן עבודה זה על מנת לבצע דגימות מהירות מאוד ולמנוע "ע"י כך שבכל סיום דגימה "נעיר" את ה – PC ונתחיל באופן מלאכותי דגימה חדשה. כך ניתן גם לבדוק את קצב הדגימה המקסימלי (כפי שעשינו בשיעור).

### 2. <u>דגימה מחזורית של הערוץ:</u>

הכרחי לקרוא את ערך הדגימה מיד לאחר שהושלמה מרגיסטר ADC12MEMx המתאים ולפני שתושלם המרת הדגימות נוריד את ENC לשצירת פעולת המרת הדגימות נוריד את – '0' ולאחר שההמרה האחרונה תסתיים תתבצע עצירה.

#### דוגמה:

נשתמש באופן עבודה זה לצורך דגימה מחזורית של ערוץ יחיד. במצב זה, בסוף כל דגימה והמרה, תתבצע באופן מידי דגימה נוספת. באופן עבודה זה, ישנם זמני עבודה קבועים עבור דגימה והמרה.

### 3. <u>דגימה בודדת של מספר ערוצים באופן טורי:</u>

לעצירת פעולת המרת הדגימות נוריד את ENC ל – '0' ולאחר שהמרת הערוץ האחרון בסדרה יסתיים תתבצע עצירה (לעצירה מידית נאפס את CONSEQx ולאחר מכן את ENC).

#### דוגמה:

באופן עבודה זה ניתן למדוד כמה ערוצים באופן נקודתי או לבחור לחזור על הפעולה ככל שנרצה על שיתקיים תנאי כלשהו, כגון: מתח גבוה מ 1.5v . ועם התנאי הזה נוכל לעצור את הלולאה ע"י איפוס CONSEQx ולאחר מכן את

#### 4. <u>דגימה מחזורית של מספר ערוצים באופן טורי:</u>

- לעצירת פעולת המרת הדגימות נוריד את ENC ל '0' ולאחר שהמרת הערוץ בסדרה יסתיים תתבצע עצירה. (לעצירה מידית נאפס את CONSEQx ולאחר מכן את
- בחירת ערוץ (מתוך ה 16) לביצוע דגימה נוכחית נקבע ע"י מצביע CSTARTADDx פחירת ערוץ (מתוך ה 16) לביצוע דגימה נוכחית נקבע ע"י מצביע 0x0f (לפי ערך ביטים של CSTARTADDx ברגיסטר ברגיסטר ביטים של ADC12CTL1 את מספר הרגיסטר מאשר מדובר בדגימת ערוץ אחד נכתוב בביטים ADC12MEMx המקושר לערוץ.
- כאשר מדובר בדגימה של סדרת ערוצים נכתוב את מספר הרגיסטר ADC12MEMx ולרגיסטר CSTARTADDx ולרגיסטר ADC12MEMx המקושר לערוץ הראשון בסדרה, בביטים EOS ל '1' הנמצא ברגיסטר המקושר לערוץ <u>האחרון בסדרה</u>. נעלה את הביט ADC12MCTLx יתקדם באופן אוטומטי ADC12MCTLx השייך לו. במקרה זה המצביע CSTARTADDx יתחיל את הסדרה ומוסתר לפי סדר הרגיסטרים וכשיגיע לערוץ שאצלו ערך EOS הוא '1' יתחיל את הסדרה מההתחלה.

#### דוגמה:

שימוש במצב זה מתואר בקובץ Tutorial\_7.2 בדוגמה 2. בה אנו מבצעים דגימה מחזורית שימוש במצב זה מתואר בקובץ Tutorial\_7.2 בדוגמה זאת דוגמים גל של מספר ערוצים ואחסון הערכים המומרים בזיכרון ה – RAM. בדוגמה זאת דוגמים גל משולש בתדר 1KHz.

#### <u>:הערה</u>

בכל 4 אופני העבודה, לסיום עבודה עם מודול ADC12 או כדי לחסוך באנרגיה כשהוא לא בכל 4 אופני העבודה, לסיום עבודה עם מודול ADC12ON לאחר עצירת פעולת ההמרה.

## 7 הסבר את העיקרון והיתרון של שימוש ברגיסטר ADC12IV ומה התשלום בזמן ריצה ללא השימוש בו.

#### פתרון:

השימוש ב – ADC12IV נועד לשם ידיעת המקור לפסיקה בעת הכניסה לרוטינה. הרגיסטר יכול לקבל רק ערכים זוגיים, ובטבלה הבאה נפרט את הערכים השונים ומה כל ערך מייצג:



ללא השימוש ברגיסטר זה, ניאלץ לבצע שמירה מיוחדת של משתנה חדש ולוודא את מקור הפסיקה ע"י שימוש בתנאים כמו במעבדות 1-4 וכתלות ביעילות הקוד שלנו, נשקיע מספר שורות כדי לבצע בדיקה של מקור הפסיקה, השמת הערך שנבחר למשתנה או רגיסטר שאותו נוכל לבדוק. זמן הריצה שנבזבז יהיה גדול מאוד כיוון שהפעולות האלו חוזרות על עצמן שוב ושוב כל פעם שנכנסים לרוטינת הפסיקה.

## 8. הסבר את המושג data format במודול DAC12 והצורך בשימוש בו.

#### <u>פתרון:</u>

2 הם x = 1, x = 0 כאשר DAC12. כאשר מידע הנקרא DAC12. כחודול במודול שוד הנדרש להמרת חלויים של DAC12. רגיסטר זה מכיל את הערך הבינארי הנדרש להמרת מתח אנלוגי.



<u>Data format</u> הוא מושג המתאר את האופן שבו מתייחסים לערכים המספריים המאוכסנים ברגיסטרים. ניתן לראות כי ישנם 4 מצבים אפשריים:

#### :m = 8 עבור

. '2 – או בפורמט הבינארי 'משלים ל Unsigned' ניתן להשתמש בפורמט הבינארי

## <u>:m = 12 עבור</u>

. '2 – או בפורמט הבינארי 'משלים ל – 2' או בפורמט הבינארי 'משלים ל

#### צורך ושימוש:

## <u>ייצוג חיובי (Unsigned)</u> -

הוא ערך בין 0 ל - 0xFFF כולל. (רזולוציה של 12 ביט) DAC12\_Xdat הוא ערך בין 0 ל - 0xFF כולל. (רזולוציה של 8 ביט) DAC12\_Xdat



## (2's complement) ייצוג שלילי -

(כולל. (רזולוציה של 12 ביט סxFFF - הוא ערך בין 0x800 הוא ערך בין 0x800 הוא ערך בין 0x800 ל- 0xFF - סולל. (רזולוציה של 8 ביט) DAC12\_Xdat



## 9. הסבר מהי רזולוציה עבור מודול DAC12 ואיך קובעים אותה.

#### <u>פתרון:</u>

כפי שנלמד בכיתה, אות דיגיטלי הוא אות רציף שעבר ברכיב ADC12 והפך לערכים בינאריים בדידים אותם יש להחזיר לאות קוונטי (דמוי רציף). גודל המספר הבינארי אותו ממיר DAC12 למתח אנלוגי הוא באורך 12 ביט (או 8 ביט)ונמצא ברגיסטר DAC12\_xDAT, זו למעשה קביעת הרזולוציה של DAC12 (מרחק בין רמות מתח סמוכות) ע"י הביטים DAC12RR, DAC12RES ברגיסטר

| Resolution | DAC12RES | DAC12IR | Output Voltage Formula                                  |
|------------|----------|---------|---------------------------------------------------------|
| 12 bit     | 0        | 0       | $Vout = Vref \times 3 \times \frac{DAC12\_xDAT}{4096}$  |
| 12 bit     | 0        | 1       | Vout = Vref $\times \frac{DAC12 \times DAT}{4096}$      |
| 8 bit      | 1        | 0       | Vout = Vref $\times$ 3 $\times \frac{DAC12\_xDAT}{256}$ |
| 8 bit      | 1        | 1       | $Vout = Vref \times \frac{DAC12\_xDAT}{256}$            |

הרזולוציה של המודול נקבעת ע"י צפיפות הערכים שאותם ניתן לייצג ע"י מספרים בינאריים במחשב. לכן, ככל שיש לנו m גדול יותר (מספר ביטים גדול יותר למספרים המייצגים את המתחים השונים) נקבל רזולוציה גבוהה יותר.

#### 10 הסבר את המושג Self-Calibration ומתי נרצה להשתמש בו.

#### פתרון:

המושג Self-Calibration משמעותו "כיול עצמי". הסיבה שבגינה יש צורך במנגנון זה Self-Calibration משמעותו שלילית) כך שמתח מוצא DAC12 לא מתנהג כפי שנדרש. לשם כך יש צורך בכיול חומרה.



במודול DAC12 ישנו מנגנון כיול עצמי לכיול היסט המתח כך שגרף המוצא ביחס לערך הרגיסטר DAC12\_0DAT יהיה בשיפוע 1 וללא היסט. כאשר נעלה ל – '1' את ביט הרגיסטר DAC12\_0DAT יתחיל הכיול העצמי שבסיומו ערך הביט DAC12CALON מתאפס (ניתן לוודא סיום כיול באמצעות palling)ץ כיול המודול יתבצע אחרי קינפוג המודול ולפני השימוש בו. בזמן הכיול ולצורך דיוק מירבי, כדאי לצמצם את פעולת הבקר.