

### Kiểm tra 15'

- Thiết kế bộ đếm xuống đồng bộ dùng **FF-J\_K** có xung clock tích cực cạnh xuống và ngõ vào Preset và Clear tích cực thấp.
- a. MOD-5, trạng thái ban đầu của bộ đếm là 2, các trạng thái không xuất hiện trong chu trình đếm sẽ chuyển về trạng thái 2



### Kiểm tra 15'

■ Thiết kế bộ đếm xuống đồng bộ dùng **FF-D** có xung clock tích cực cạnh xuống và ngõ vào Preset và Clear tích cực thấp.





## Kiểm tra 15'

## Phân tích mạch đếm đồng bộ sau







## NHẬP MÔN MẠCH SỐ

CHƯƠNG 6: MẠCH TUẦN TỰ
- BỘ ĐẾM (tt)



## Nội dung

- Bộ đếm bất đồng bộ (Asynchronous counters)
  - ☐ Hệ số của bộ đếm (MOD number)
  - □ Bộ đếm lên/xuống (Up/ Down counters)
  - □ Phân tích và thiết kế bộ đếm bất đồng bộ
  - Delay của mạch (Propagation delay)
- Bộ đếm đồng bộ (Synchronous counters)
  - ☐ Phân tích bộ đếm đồng bộ (Analyze synchronous counters)
  - ☐ Thiết kế bộ đếm đồng bộ (Design synchronous counter)
- Thanh ghi (Register)



# Bộ đếm đồng bộ (Synchronous Counters)

- **Bộ đếm đồng bộ** hay **bộ đếm song song** là bộ đếm trong đó các FF được kích đồng thời bởi một xung Clock.
- Tín hiệu Clock được kết nối tới ngõ vào CLK của tất cả các FF trong mạch → Delay của mạch sẽ bằng với delay của mỗi FF.
- Khác với bộ đếm bất đồng bộ, bộ đếm đồng bộ có thể được thiết kế để tạo ra chuỗi đếm bất kì theo mong muốn của người thiết kế



# Phân tích bộ đếm đồng bộ (Analyze Synchronous Counters)

Ví dụ: Phân tích mạch đếm ở hình bên dưới



Bước 1: Tìm phương trình ngõ vào của các FF

$$S_1 = Q_1 Q_0$$

$$S_0 = Q'_0$$

$$R_1 = Q_1$$

$$\mathbf{R}_0 = \mathbf{Q'}_1 \mathbf{Q}_0$$



# Phân tích bộ đếm đồng bộ (Analyze Synchronous Counters)

Ví dụ: Phân tích mạch đểm ở hình bên



#### Bước 2: Lập bảng chuyển trạng thái

$$S_1 = Q'_1 Q'_0$$

$$R_1 = Q_1$$

$$S_0 = Q'_0$$

| S | R | CLK | Q      | Q'      |
|---|---|-----|--------|---------|
| 0 | 0 | £   | last Q | last Q' |
| 0 | 1 | ₹   | 0      | 1       |
| 1 | 0 | £   | 1      | 0       |
| 1 | 1 | £   | ×      | ×       |

| TTHT      | Ngõ vào                       |           | TTKT    |
|-----------|-------------------------------|-----------|---------|
| $Q_1 Q_0$ | S <sub>1</sub> R <sub>1</sub> | $S_0 R_0$ | Q+1 Q+0 |
| 0 0       |                               |           |         |
| 0 1       |                               |           |         |
| 1 0       |                               |           |         |
| 1 1       |                               |           |         |

Bảng chuyển trạng thái

**TTHT**: Trạng thái hiện tại (Current State)

TTKT: Trạng thái kế tiếp (Next State) o



# Phân tích bộ đếm đồng bộ (Analyze Synchronous Counters)

Ví dụ: Phân tích mạch đếm ở hình bên dưới



Bước 3: Vẽ lưu đồ chuyển trạng thái của bộ đếm

| TTHT      | THT Ngõ                       |           | TTKT                                                    |  |
|-----------|-------------------------------|-----------|---------------------------------------------------------|--|
| $Q_1 Q_0$ | S <sub>1</sub> R <sub>1</sub> | $S_0 R_0$ | Q <sup>+</sup> <sub>1</sub> Q <sup>+</sup> <sub>0</sub> |  |
| 0 0       | 10                            | 1 0       | 1 1                                                     |  |
| 0 1       | 00                            | 0 1       | 0 0                                                     |  |
| 1 0       | 01                            | 1 0       | 0 1                                                     |  |
| 1 1       | 01                            | 0 0       | 0 1                                                     |  |



# Thiết kế bộ đếm đồng bộ (Design Synchronous Counter)

■ **Bộ đếm đồng bộ** có thể được thiết kế để tạo ra chuỗi đếm bất kì theo mong muốn của người thiết kế



Thiết kế bộ đếm đồng bộ?



## Mô tả đầy đủ của một Flip-flop

- FF có thể được mô tả bằng ký hiệu hình học, bảng sự thật, bảng đặc tính, phương trình đặc tính hoặc bảng kích thích
  - **Bảng đặc tính**: Một bảng chỉ ra trạng thái kế tiếp như một hàm của trạng thái hiện tại và ngõ vào của của mỗi FF
  - □ Phương trình đặc tính: Một biểu thức chỉ ra quan hệ của trạng thái kế tiếp theo trạng thái hiện tại và ngỡ vào của mỗi FF
  - **Bảng kích thích:** Một bảng liệt kê các yêu cầu ngõ vào (input) để FF chuyển từ trạng thái hiện tại đến trạng thái kế tiếp



### Các kiểu mô tả của FF-D



Phương trình đặc tính



### Các kiểu mô tả của FF-T



Phương trình đặc tính



## Các kiểu mô tả của FF-SR



| Κý | hiệu |
|----|------|

| S | R | CLK | Q      | Q'      |
|---|---|-----|--------|---------|
| 0 | 0 | £   | last Q | last Q' |
| 0 | 1 | ₹   | 0      | 1       |
| 1 | 0 | £   | 1      | 0       |
| 1 | 1 | ₹   | ×      | ×       |

Bảng sự thật

| > |
|---|
|   |

| S | R | Q(next) |
|---|---|---------|
| 0 | 0 | Q       |
| 0 | 1 | 0       |
| 1 | 0 | 1       |
| 1 | 1 | ?       |

Bảng đặc tính

| Q | Q(next) | S | R |
|---|---------|---|---|
| 0 | 0       | 0 | X |
| 0 | 1       | 1 | 0 |
| 1 | 0       | 0 | 1 |
| 1 | 1       | X | 0 |

Bảng kích thích



Phương trình đặc tính

| S | R | Q | <b>Q</b> +       |
|---|---|---|------------------|
| 0 | 0 | 0 | 0                |
| 0 | 0 | 1 | 1                |
| 0 | 1 | 0 | 0                |
| 0 | 1 | 1 | 0                |
| 1 | 0 | 0 | <i>1</i>         |
| 1 | 0 | 1 | 1                |
| 1 | 1 | 0 | $\boldsymbol{X}$ |
| 1 | 1 | 1 | X                |



## Các kiểu mô tả của FF-JK



QN

 J
 K
 Q(next)

 0
 0
 Q

 0
 1
 0

 1
 0
 1

 1
 1
 Q'

Ký hiệu

Bảng sự thật

K CLK

Bảng đặc tính

| Q | Q(next) | J | K |  |
|---|---------|---|---|--|
| 0 | 0       | 0 | X |  |
| 0 | 1       | 1 | X |  |
| 1 | 0       | X | 1 |  |
| 1 | 1       | X | 0 |  |



Bảng kích thích

$$\mathbf{Q}_{(next)} = \mathbf{JQ'} + \mathbf{K'Q}$$

| J | K | Q | <b>Q</b> + |
|---|---|---|------------|
| 0 | 0 | 0 | 0          |
| 0 | 0 | 1 | 1          |
| 0 | 1 | 0 | 0          |
| 0 | 1 | 1 | 0          |
| 1 | 0 | 0 | 1          |
| 1 | 0 | 1 | 1          |
| 1 | 1 | 0 | 1          |
| 1 | 1 | 1 | 0          |



**Ví dụ:** Sử dụng FF-J\_K để thiết kế một bộ đếm có chuỗi đếm như bảng bên cạnh

Lưu ý: Thuộc tính (đếm lên/xuống) của bộ đếm đồng bộ chỉ phụ thuộc vào trạng thái hiện tại và trạng thái kế tiếp mà không quan tâm đến tính chất của FF (kích cạnh lên/xuống)

→ Khác với bộ đếm bất đồng bộ

| C | В    | A |
|---|------|---|
| 0 | 0    | 0 |
| 0 | 0    | 1 |
| 0 | 1    | 0 |
| 0 | 1    | 1 |
| 1 | 0    | 0 |
| 0 | 0    | 0 |
|   | etc. |   |

☐ <u>Bước 1</u>: Tìm **số FF nhỏ nhất** thỏa yêu cầu bài toán Do chu trình đếm 0-1-2-3-4-0-... nên số FF tối thiểu phải là 3



■ <u>Bước 2</u>: Vẽ biểu đồ chuyển trạng thái (state diagram) của bộ đếm

Lưu ý: - vẽ tất cả các trạng thái có thể

- những trạng thái không có trong chu trình đếm, có thể cho chuyển đến một trạng thái có trong chu trình đếm

| С | В    | A |
|---|------|---|
| 0 | 0    | 0 |
| 0 | 0    | 1 |
| 0 | 1    | 0 |
| 0 | 1    | 1 |
| 1 | 0    | 0 |
| 0 | 0    | 0 |
|   | etc. |   |



#### ☐ **Bước 3**: Lập **bảng trạng thái** (state table)

- Sử dụng biểu đồ chuyển trạng thái để lập một bảng bao gồm các trạng thái hiện tại và trạng thái kế

| CLK |   | TTHT | • | TTKT           |                  |                  |  |  |
|-----|---|------|---|----------------|------------------|------------------|--|--|
|     | C | В    | A | C <sup>+</sup> | $\mathbf{B}^{+}$ | $\mathbf{A}^{+}$ |  |  |
| 1   | 0 | 0    | 0 |                |                  |                  |  |  |
| 2   | 0 | 0    | 1 |                |                  |                  |  |  |
| 3   | 0 | 1    | 0 |                |                  |                  |  |  |
| 4   | 0 | 1    | 1 |                |                  |                  |  |  |
| 5   | 1 | 0    | 0 |                |                  |                  |  |  |
| 6   | 1 | 0    | 1 |                |                  |                  |  |  |
| 7   | 1 | 1    | 0 |                |                  |                  |  |  |
| 8   | 1 | 1    | 1 |                |                  |                  |  |  |

Bảng trạng thái của mạch



#### ☐ Bước 4: Lập bảng kích thích của mạch (circuit excitation table)

- Dựa vào trạng thái hiện tại và trạng thái kế tiếp, thêm các cột giá trị ngõ vào mỗi FF vào bên phải bảng chuyển trạng thái

| CLK | TTHT |   |   | TTKT             |                  |                  | Ngõ vào các FF |                           |       |    |       |                           |
|-----|------|---|---|------------------|------------------|------------------|----------------|---------------------------|-------|----|-------|---------------------------|
|     | C    | В | A | $\mathbf{C}^{+}$ | $\mathbf{B}^{+}$ | $\mathbf{A}^{+}$ | $J_C$          | $\mathbf{K}_{\mathbf{C}}$ | $J_B$ | KB | $J_A$ | $\mathbf{K}_{\mathbf{A}}$ |
| 1   | 0    | 0 | 0 |                  | ı                |                  |                |                           |       |    |       |                           |
| 2   | 0    | 0 | 1 |                  |                  |                  | _              |                           | -     |    |       |                           |
| 3   | 0    | 1 | 0 |                  | I                |                  |                |                           |       |    | _     |                           |
| 4   | 0    | 1 | 1 |                  | I                |                  |                |                           |       |    |       | _                         |
| 5   | 1    | 0 | 0 |                  |                  |                  |                |                           |       |    |       |                           |
| 6   | 1    | 0 | 1 |                  |                  |                  |                |                           |       |    |       | _                         |
| 7   | 1    | 1 | 0 |                  |                  |                  |                |                           |       |    |       |                           |
| 8   | 1    | 1 | 1 |                  |                  |                  |                |                           |       |    |       |                           |

Bảng kích thích của mạch



■ Bước 5: Sử dụng bìa Karnaugh (bìa K) để tìm phương trình ngõ vào của các FF được sử dụng



### Bước 6: Vẽ mạch cần thiết kế





### Câu hỏi thảo luận?

#### Đúng hay Sai?

1. Thiết kế bộ đếm đồng bộ để thực hiện chuỗi đếm sau: **0010, 0011, 0100, 0111, 1010, 1111, và lặp lại.** 

2. Thiết kế bộ đếm đồng bộ để thực hiện chuỗi đếm sau: 0010, 0011, 0100, 0111, 1010, 0100, 1111 và lặp lại



# Bộ đếm có khả năng định giá trị ban đầu

- Bộ đếm có khả năng định giá trị ban đầu là bộ đếm có thể định giá trị ban đầu trước khi bộ đếm hoạt động.
  - Việc định giá trị ban đầu có thể thực hiện đồng bộ hoặc bất đồng bộ
- Thao tác định giá trị ban đầu cho bộ đếm còn được gọi là nạp dữ liệu song song (parallel loading) cho bộ đếm
- Đưa giá trị dữ liệu mong muốn vào các ngô vào song song (P<sub>2</sub>P<sub>1</sub>P<sub>0</sub>)
- 2. Điều khiển  $\overline{PL} = 0$  để nạp dữ liệu ban đầu vào bộ đếm



nạp dữ liệu song song bất đồng bộ





# Câu hỏi thảo luận?

- Thế nào là bộ đếm có khả năng định giá trị ban đầu?
- Mô tả sự khác nhau giữa định giá trị theo kiểu đồng bộ
   (synchornous presetting) và theo kiểu bất đồng bộ (asynchronous presetting)?



## Nội dung

- Bộ đếm bất đồng bộ (Asynchronous counters)
  - ☐ Hệ số của bộ đếm (MOD number)
  - □Bộ đếm lên/xuống (Up/ Down counters)
  - □ Phân tích và thiết kế bộ đếm bất đồng bộ
  - Delay của mạch (Propagation delay)
- Bộ đếm đồng bộ (Synchronous counters)
  - □ Phân tích bộ đếm đồng bộ (Analyze synchronous counters)
  - ☐ Thiết kế bộ đếm đồng bộ (Design synchronous counter)
- **Thanh ghi** (Register)



# Truyền dữ liệu thanh ghi (Register Data Transfer)

- Thanh ghi nối tiếp (Serial register): dữ liệu được nạp vào thanh ghi theo dạng nối tiếp từ phải sang trái hoặc từ trái sang phải
- Thanh ghi song song (Parallel register): dữ liệu được nạp vào thanh ghi theo dạng song song.



## Thanh ghi nối tiếp

# Ngõ vào nối tiếp - ngõ ra nối tiếp (SISO) (serial in/serial out)





## Thanh ghi nối tiếp

## Ngõ vào song song - ngõ ra nối tiếp (PISO) (Parallel in/serial out)



 $SH/LD = 0 \rightarrow parallel in/serial out$ 

 $SH/LD = 1 \rightarrow serial in/serial out$ 



## Thanh ghi nối tiếp

# Ngõ vào nối tiếp - ngõ ra song song (SIPO) (serial in/parallel out)





## Thanh ghi song song

Thanh ghi song song (Parallel register): dữ liệu được nạp vào thanh ghi theo dạng song song, khi không nạp giá trị ngõ ra được giữ nguyên





## Tóm tắt nội dung chương học

- Qua Phần 3 Chương 6, sinh viên cần nắm những nội dung chính sau:
  - □Phương pháp thiết kế, phân tích mạch tuần tự: các bộ đếm đồng bộ
  - ☐ Kiểm chứng thiết kế bằng vẽ giản đồ xung
  - ☐ Ưu và khuyết điểm của bộ đếm đồng bộ
  - Chức năng, hoạt động và ứng dụng của các thanh ghi





## Thảo luận?

